JPS59106013A - 電圧安定器 - Google Patents

電圧安定器

Info

Publication number
JPS59106013A
JPS59106013A JP21645882A JP21645882A JPS59106013A JP S59106013 A JPS59106013 A JP S59106013A JP 21645882 A JP21645882 A JP 21645882A JP 21645882 A JP21645882 A JP 21645882A JP S59106013 A JPS59106013 A JP S59106013A
Authority
JP
Japan
Prior art keywords
voltage
fet
source
gate
resistance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP21645882A
Other languages
English (en)
Inventor
Tomio Takayama
高山 富雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP21645882A priority Critical patent/JPS59106013A/ja
Publication of JPS59106013A publication Critical patent/JPS59106013A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (a)  発明の技術分野 本発明はシリーズ形電圧安定器の性能の改良に関するも
のである。
fb)  従来技術と問題点 第1図は従来の回路例を示すもので、図中Eは直流入力
電源% Ql、Qzはトラ/ジスタ、Dtに定電圧ダイ
オード、D2Uダイオード、Cはコンデンサー、几x、
Rz、Ra、R4は抵抗、几は負荷抵抗、EOは直流出
力電圧、IBはQlのベース電流、工0に直流出力電流
を示す。
第1図の回路動作を説明する。BよpR1、Qzのエミ
ッター・ベース、R4の経路に電流がRn語がOnにな
る。QzがOnになることによって、主制御トランジス
タQlがOnKなり、出力電圧が生ずる。Qzのベース
にBOをR+2、R+3で分割した電圧を印加し、Qz
のエミッターに定電圧ダイオードD1によって作られた
基準電圧を加・え、主トランジスタQlのベース電流な
Qzによって制御し、出力電圧がEoに安定化する0D
zHQxの保護用であり、Eが短絡状態(例えば低イン
ピーダンスの負荷がスイッチ等によって接続される場合
)のとき、コンデンサーCvc蓄えられた電荷によって
、Q”に逆電圧が加わることを防いでいを流す必要があ
り、一般に主トランジスタQ1に使用されるパワー・ト
ランジスタのβは10〜15と見積られる。IBは負荷
に供給されず、電圧安定器で消費され、その電圧は電圧
安定器の全消費電力の10〜15偏に達する。このこと
は従来の回路の大きな欠点である。
(q 発明の目的 本発明の目的は上記の欠点を除去し、無駄に電力を消費
しない、良好な電圧安定器を提供することである。
(d)  発明の構成 上記の目的は本発明によれば、シリーズ形電圧安定器に
おいて、該電圧安定器の主制御素子に電界効果トランジ
スタを使用し、該電界効果トランジスタのソース・ゲー
ト間に抵抗を並列に接続し出力電圧の変化に応じて該抵
抗に流れる電流を制御し、該電界効果トランジスタのソ
ース−ゲート間電圧を変化させ、該電界効果トランジス
タのソース・ドレイ7間VC7IOわる電圧を可変して
、出力電圧を安定化することを特徴とする電圧安定器を
提供することによって達成される。
(e)  発明の実施例 以下本発明の実施例を図面によって詳述する。
は本発明を説明するための図で、図中Eは直流入力電源
、QIU電界効果トランジスタ、Q2はトランジスタ、
Dx(d定電圧ダイオード、D2Uダイオード、Cはコ
ンデンサー、几1.R2、Ra 、R4R5,は抵抗、
Rは負荷抵抗、Eoは直流出力電圧、IBはQlのベー
ス電流、工0は直流出力電流を示す。
第2図・で、主制御素子に電界効果トランジスタ(FE
T)を使用することによって、FFJT’に内蔵された
逆ダイオードD2vcよって、入力電源の短絡によって
生する逆電圧より防護する。またF−BTのソースゲー
ト間抵抗は高く、電圧安定器の駆動電力は少ない。
一般VCF’E Tのノース・ゲート間の抵抗は数百に
Ωと高く、ソース・ゲート間の容量に充電された電荷の
放電時間は長く、電圧安定器の応答が悪くなる。抵抗R
5はソース・ゲート間の抵抗のバラノキを吸収し、設計
を容易にし、且つ回路の応答を早めるとともに、駆動電
力は1%程度に減少することが出来ると言う利点がある
(f)  発明の効果 以上詳細に説明したように、本発明によルば、従来技術
による電圧安定器に比較して、大変駆動電力が減少する
という大きい効果がある。
【図面の簡単な説明】
@1図に従来の回路例を示すもので、図中Eは直流入力
電源% Q1!Q2はトランジスタ、Dsは定電圧ダイ
オード、Dzuダイオード、Cはコンデンサー、几工、
几2.凡3.R4,は抵抗、几燻荷抵抗、KOは直流出
力電圧、IBにQlのベース電流、工0は直流出力電流
を示す。 第2図は本発明を説明するための図で、図中EVs、直
流入力電源、Qlは電界効果トランジスタ、Q2Hトラ
ンジスタ% Di i定電圧ダイオード、D2はダイオ
ード、Cにコンデンサー、R1,几2゜R3,R14,
R5ru抵抗、Rは負荷抵抗、Boi[流出力電圧、I
BはQlのベース電流、Ioに直流出力電流を示す。 地1 図 2 第2図

Claims (1)

    【特許請求の範囲】
  1. シリーズ形電圧安定器において、該電圧安定器の主制御
    素子に電界効果トランジスタを使用し、該電界効果トラ
    ンジスタのソース・ゲート間に抵抗を並列に接続し、出
    力電圧の変化に応じて該抵抗に流する電流を制御し、該
    電界効果トランジスタのソース・ゲート開成圧を変化さ
    せ、該電界効果トランジスタのソース・ドレイン間に加
    わる電圧を可変して、出刃電圧を安定化することを特徴
    とする電圧安定器。
JP21645882A 1982-12-10 1982-12-10 電圧安定器 Pending JPS59106013A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21645882A JPS59106013A (ja) 1982-12-10 1982-12-10 電圧安定器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21645882A JPS59106013A (ja) 1982-12-10 1982-12-10 電圧安定器

Publications (1)

Publication Number Publication Date
JPS59106013A true JPS59106013A (ja) 1984-06-19

Family

ID=16688808

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21645882A Pending JPS59106013A (ja) 1982-12-10 1982-12-10 電圧安定器

Country Status (1)

Country Link
JP (1) JPS59106013A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4728901A (en) * 1986-04-07 1988-03-01 Tektronix, Inc. Power buffer circuit
JPS63168510U (ja) * 1987-04-16 1988-11-02
JPS6457509U (ja) * 1987-10-05 1989-04-10
US5180965A (en) * 1990-10-25 1993-01-19 Nec Corporation Direct-current power source circuit with back gate control circuit for power MOS-FET

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4728901A (en) * 1986-04-07 1988-03-01 Tektronix, Inc. Power buffer circuit
JPS63168510U (ja) * 1987-04-16 1988-11-02
JPS6457509U (ja) * 1987-10-05 1989-04-10
JPH0542490Y2 (ja) * 1987-10-05 1993-10-26
US5180965A (en) * 1990-10-25 1993-01-19 Nec Corporation Direct-current power source circuit with back gate control circuit for power MOS-FET

Similar Documents

Publication Publication Date Title
US6617833B1 (en) Self-initialized soft start for Miller compensated regulators
JPH057931B2 (ja)
US4004158A (en) Keyed comparator
US4071784A (en) MOS input buffer with hysteresis
JPH07105706B2 (ja) 電流切換え式ドライバ回路
JP3301780B2 (ja) 切換可能な電圧ジェネレータ及び演算増幅器
US4746813A (en) Switching circuit for inductive load with RFI suppression
JP4017850B2 (ja) 電源回路
JPS59106013A (ja) 電圧安定器
CN110389614B (zh) 高效低压差稳压器
JPH0352081B2 (ja)
JPH0368573B2 (ja)
KR100286097B1 (ko) Mesfet 바이어스 안정을 위한 dc바이어스 보상 회로
US5581208A (en) Switching arrangement in motor vehicles for the timed switching-on of inductive consuming devices
JP2637773B2 (ja) 相補型mos集積回路
CN118199587A (zh) 开关电路及开关电路防过冲方法
JPH0263219A (ja) チャージポンプ回路
JPS6262093B2 (ja)
KR950002725B1 (ko) 3상태 출력버퍼
JP2788746B2 (ja) デューティ可変回路
JPH01272230A (ja) 半導体回路装置
JPS60117910A (ja) 比較回路
JPH0491515A (ja) 出力回路
KR20040024789A (ko) 안정된 내부 전압을 발생하는 내부전압 발생기
JP2701312B2 (ja) 定電流供給回路