JPS5880570A - 電子回路 - Google Patents

電子回路

Info

Publication number
JPS5880570A
JPS5880570A JP56178337A JP17833781A JPS5880570A JP S5880570 A JPS5880570 A JP S5880570A JP 56178337 A JP56178337 A JP 56178337A JP 17833781 A JP17833781 A JP 17833781A JP S5880570 A JPS5880570 A JP S5880570A
Authority
JP
Japan
Prior art keywords
signal
function
jumper wire
defective
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP56178337A
Other languages
English (en)
Inventor
Yoshio Kaneko
義男 金子
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Tokyo Shibaura Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Tokyo Shibaura Electric Co Ltd filed Critical Toshiba Corp
Priority to JP56178337A priority Critical patent/JPS5880570A/ja
Publication of JPS5880570A publication Critical patent/JPS5880570A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0751Error or fault detection not based on redundancy

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明は電子回路ζ二係り、特に電子回路の恨査、修
理等d;適する構造の改良(=関する。
従来、印刷配縁基板(以降、基板と略称する)を用いて
構成された電子囲路の枳責や不良部分の検出4二は目視
4二よる検査、オシロスコープζ二よる波形検査、特殊
試験装置による検査等が何なわれていた。そして検査の
結果、不良の原因とみられる1つの基板を交換したり、
ソケットを介して一品を基板d=実装させて部品の層脱
を容易シュしたり、あるいは疑わしい部品を順次父俣し
たり、さら4二は印刷配−をyJり離して解析を容易1
二するなどの手段がとられて木だ。
部上の手段≦二は大々亀二次鴫二述べる欠点がわる。
まず、不Jt丞似ごと良品基板4二55侠するのは修理
部品代か閥くつさ、次のソケットを介して基板d二夾誠
するのは尚−々ソケット、配−の手間の増加、およびソ
ケット(二よる信禎性の低下等の欠点がある・まだ、仄
の斌わしい一品、を編次交換するのは解析と開城の部品
代、工賃がかさむ欠点がある。
さら鴫二次の印刷−一を切る方法はその基板の再使用を
不−Tie4ニーfるという貞大な欠点がある。
仄(二、電子囲路の検査や不良部分の検出6二おいて、
−えは1つの信号ライン(=複数の回路、IC。
等が嵌枕さJ’している一合において、そのうちの1回
路(ニー−がめった一合その信号ライン全ての回路が製
作しなくなるので、検出が困難であり部上の手段4二よ
ると大−な部品交洪や基板を損傷させることとなり、尚
1jLl(二つく上に曲部価値を低下させる欠点かめる
この発明は上1従米の欠点を改良するため6二なされた
もので、基板し構成された゛電子回路の検査や不jLs
分の検出を迅速かつ基板鴫二損伽を与えることなく達成
できる構造を提供する。
この発明ζ二かかる電子回路は、印刷配線基板(二形成
された電子回路の一部分を一時遊離させるためシニ、遊
離予定部分の回路−二至る配−に設けられた開部と、前
記配線の開端4;設けられた配縁の拡張部と、前記配線
の拡張部間を常時は磁気的4二猛枕するジャンパワイヤ
を具備したことを特似とする。以下(=この発明を1実
施例4二つき詳IItlIl二B!1.明する。
$1図はこの発明の1実施例を示し、マイクロプロセッ
サ(1)の出力が181のl10(入力、出力を備えた
回路)(2)と、この第1のIlo (2) i二並列
(ニー櫨された第2のIlo (3)との間をシリアル
パスラインで接続し、その中間にジャンパワイヤを挿入
している。すなわち、マイクロプロセッサ(i)の中の
1つの出力であるシリアルバスから第1のシリアルパス
ライン(4)を介して並列の弗1のジャンノ(ワイヤ(
5)および第2のジャンパワイヤ(6)の夫々のl#A
4二*就されている。また、Ia記第1のジャンパワイ
ヤ(5)の他−は−A−J2の7リアルバスライン(力
で第1のl10(力の中の1つの入カー子毫二接続され
ており、i+J +ieル2のジャンパワイヤ(6)の
他端り第3のシリアルパスライン(8)で第2のl10
(3)の中の1クリ人カー子(二11k枕されている。
なお、シリアルパスラインがジャンパワイヤと接続する
部分は拡張形成された、いわゆるランド、または開孔(
二形成されてジャンパワイヤとのろう」Aを容易ならし
めている。
ここで、シリアルパスラインのどこかに多量の一戊屯匠
か必った配縁合、マイクロプロセッサ(1)、第1のl
10(2)および第2のl101;J)のいずれが不良
原因なのか慎出したい。ヤこで、まず第1のジャンパワ
イヤ151を切−■して第1のIloを遊離してシリア
ルパスラインめ漏洩電流を棟食する。漏洩峨ぽが消滅さ
れオしは第1のIloか不良であったと判定できる。な
お、献上(二おいて’lhr a N流が消去さ   
Iれなりれば第2のジャンパワイヤ(6)も切断して漏
洩−流が(Amされれば第2のl10(3)が不良であ
つたと判定できる。しかし、なお漏洩゛電流があればマ
イクロプロセッサ+1)の不良を判定する。そして、判
定が完了すれば不良部分のみ交換したのち、切断された
ジャンパワイヤを交換して検定と修理が完了する。
なお、上記1実施例はマイクロプロセッサのシリアルパ
スラインの場合を述べたが、この発明の原fflカラし
てパラレルパスラインでも、または拳なる論理回路の信
号ラインでも同様の効果がおる。
次に!J2図6二よって別の1実施例を示す。この実施
例はジャンパワイヤな帰還回路の帰還信号1−に設けた
ものである。この回路はめる機能をもつ回路を5個備え
、これらを以降機能1〜愼能5と称して説明を進める。
図1=おいて、Oυは機能1で信号/IIIIIllυ
を介して機能2(13に信号が伝達される。
この機能2では前記信号線1すυおよび16号勝(61
(4)(信号−6の信号は後(−説明される+lk能5
(二よる帰還信号出力である)の信号を受けである処理
を施し、信号線2(2)を介して機能3u、ll二ある
信号を伝達する。また、機能3(2)は信号−2t、!
!4の上記信号を受けてろる処理を施し4j号顧312
1を介して機能4 (141にある毎号を伝達するとと
もd二信号l/iii荀を弁して愼up s u*−二
ある15号を伝達する。機能4IはFJoae−1aQ
td3(ハ)の信号を受けである処理を施す。ma o
目5囮は(g線種4(2)の信号を受けである処理を施
し、信号鰺5(ハ)、ジャンパワイヤa呻および信号−
6(ハ)を介して前配憎nm 20711ユある信号を
伝達(帰還)する。すなわち、機能2a4、機能3u騰
、慎症5−は14号綜2し4.1g号線種し4、信号線
5(ハ)、ジャンパワイヤtlQlおよび信号−6(2
)を介して帰還回路を形成している。
献上のl略弓二おいて、機能5(li+=故障が発生し
正しくwJnしなくなったと仮定する。このとき、信号
fw6に)(=は異常な信号が伝屈され、機能2α々は
異常な製作を行ない信号線2G!′44二異常な信号が
伝達されること4二よって、機能3u尋も異常な動作を
行なう。同体にして信号線3(2)、信号−4−にも異
常な信号か伝達され、機能411=1)も異常な動作を
行なうことになる。次に、機能2αりあるいは機能3μ
四が故障した場合にも同様の結果になる。したがって機
能2〔4、機能3Ql、4fi能5(11のいずれかに
故障が発生した場合、いずれであるのかの判断がで亀な
い。そこで、ジャンパワイヤθIを切〜■し、信号!1
6■に正常な模擬信号を供給した収線で各機能を検査す
れば機能2住4およびJdA f+M 3 uniは正
常亀;動作していることが判明し、機能5u場の故障と
断定できるので、これに対し値塩を厖し、ジャンパワイ
ヤ(IIを更新すれば修理が光子する。
部上の如く、この発@iJ−←よれば、至って簡単な中
段で複雑な電子回路の不良部分を迅速かつ的雉(二検出
し得るとともシー、電子回路(二人I−な改修や、品質
保証上好ましくない改造を要しないなど多くの利点があ
る。
【図面の簡単な説明】
第1図はこの発明の1実施例の電子回路の10ツク図、
第2図は別の1実施例の電子回路のブロック図である。 1     マイクロプロセッサ 2    第1のl10 3    1!2のl10 5     第1のジャンパワイヤ 6     第2のジャンパワイヤ 11.12−15  機能19機能2・・・機能521
.22・・・26  信号線1.信号−2・・・1d号
−610      ジャンパワイヤ 代理人 弁理士  井 上 −男

Claims (1)

    【特許請求の範囲】
  1. 印刷配線基板に形成された電子回路の一部分を一時遊離
    させるために、遊離予定部分の回路に至る配置I4二設
    妙られた開部と、前記配−の開−(こ赦けられた配線の
    拡張部と、前記配−の拡張部の閾を常時は電気的ζ二接
    続するジャンパワイヤを具備した電子囲路。
JP56178337A 1981-11-09 1981-11-09 電子回路 Pending JPS5880570A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56178337A JPS5880570A (ja) 1981-11-09 1981-11-09 電子回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56178337A JPS5880570A (ja) 1981-11-09 1981-11-09 電子回路

Publications (1)

Publication Number Publication Date
JPS5880570A true JPS5880570A (ja) 1983-05-14

Family

ID=16046721

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56178337A Pending JPS5880570A (ja) 1981-11-09 1981-11-09 電子回路

Country Status (1)

Country Link
JP (1) JPS5880570A (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS561811B2 (ja) * 1976-06-07 1981-01-16
JPS5624092U (ja) * 1979-08-01 1981-03-04

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS561811B2 (ja) * 1976-06-07 1981-01-16
JPS5624092U (ja) * 1979-08-01 1981-03-04

Similar Documents

Publication Publication Date Title
TWI412765B (zh) 基板檢查裝置
JP2664429B2 (ja) 回路板検査装置および方法
US20120293185A1 (en) Determining the current return path integrity in an electric device connected or connectable to a further device
CN101144844B (zh) 一种芯片焊接质量的检测方法
JPS5880570A (ja) 電子回路
JPH11261179A (ja) 試験用プリント回路基板
JP2966185B2 (ja) 故障検出方法
JP2003297885A (ja) 半導体ウエハー試験システムと方法
JPH03211481A (ja) Lsiテスト回路
Hird et al. Finding power/ground defects on connectors-Case study
Nahar et al. MTBoM: Metal trace to bill of materials generation for PCB reverse engineering
GB2358466A (en) Testing interconnections in an electronic circuit assembly by thermal conduction detection.
JP3533693B2 (ja) 電子回路検査方法および電子回路検査装置
JP2876594B1 (ja) インターコネクションにおける障害検出システム
JPH09159728A (ja) プリント基板の試験方法
JPH0674992A (ja) プリント配線板上の試験しようとする点の数を減らす システム及び方法
JPS6370175A (ja) 論理回路の検査方法
JPH0291587A (ja) 半導体論理集積回路
JPS58109945A (ja) マイクロプロセツサの試験方法
CN107276847A (zh) 一种自动处理gpib通信异常的方法
JPH10163584A (ja) プリント配線板構造
JPH03293572A (ja) 基板部品検査回路
JPS62218882A (ja) 不良lsiの識別方式
JPH0444243A (ja) バーイン試験装置の試験基板管理システム
JPH1194895A (ja) Pciバスショートチェッカーおよびチェック方法