JPS5856206A - Pcm再生装置のメラリ−・アドレス制御回路 - Google Patents

Pcm再生装置のメラリ−・アドレス制御回路

Info

Publication number
JPS5856206A
JPS5856206A JP15369881A JP15369881A JPS5856206A JP S5856206 A JPS5856206 A JP S5856206A JP 15369881 A JP15369881 A JP 15369881A JP 15369881 A JP15369881 A JP 15369881A JP S5856206 A JPS5856206 A JP S5856206A
Authority
JP
Japan
Prior art keywords
address
memory
counter
address counter
pcm
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP15369881A
Other languages
English (en)
Other versions
JPH0423347B2 (ja
Inventor
Toshifumi Shibuya
渋谷 敏文
Takashi Takeuchi
崇 竹内
Takao Arai
孝雄 荒井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP15369881A priority Critical patent/JPS5856206A/ja
Publication of JPS5856206A publication Critical patent/JPS5856206A/ja
Publication of JPH0423347B2 publication Critical patent/JPH0423347B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/22Signal processing not specific to the method of recording or reproducing; Circuits therefor for reducing distortions

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、PCM再生装置のジッタ吸収用メモリの壽込
み、絖出しアドレスを監視するメモリー中アドレス制御
回路に関する。
現在オーディオ機器において、アナログ信号を録音・再
生する方法の他に、アナログ信号をデジタル信号に変換
し録音et4生するPCM録音・再生方式と一般に呼ば
れる方法がある。後者の方法は録音6生に対l−て超忠
実であることから、今後広く便用される方間にある。
デジタル信号の記録媒体としてはディスク。
テープがあり、共に回転系を使用している。そのため、
デジタル信号には回転ひらによるジッタが含まれている
超忠実1与生を行なうため、P CM 44生装置にお
いては、ジッタを含んだデジタル信号を一度メモリにス
トアし、水晶発振器のクロックで読み出しジッタな吸1
区する。このメモリはジッタ吸収用メモリと呼ばれ、メ
モリの潜き込みタイミングと読み出しタイミングは、ジ
ッタ分だけ相対的に移動していることから、メモリにア
ドレスを指示するアドレスカウンタとしては四込み専用
、読み出し専用の2個必要となる。
従来のジッタ吸収用メモリのアドレス制御回路の動作を
第1図の回路構成図、第2図のタイミングチャート、第
3図のジッタ吸収用メモリの構成図を用いて簡単に説明
する。又説明を簡潔にするため、ディスク、テープ等か
ら再生されたデータは、同期信号から同期信号の間の1
ブロツクに6個のデータ”b WIW2 W3 W4 
W5があるものとし、Wo〜W、の各データ間には、4
ブロツク間隔のインターリーグが施こしであるものと1
する。メモリの合鍵としては、第3図に示すように、1
116− W、に対応しfcA −Fの6行と、30ブ
ロツクのデータをストアできる60列のメモリとして取
り扱う。第1図において% 1はディスク。
テープ等から再生されたデジタル信号を取り込1み、デ
ータバス19にデータを出力するデータ取込み装置、2
はメモリ6に一旦粛込まれたデータが読み出された時デ
ータを取り込み、アナログ信号に変換する1)/A変換
器、21はメモリ3にアドレスを与えるアドレス制御回
路で、内部溝成は書き込み専用でメモリの行アドレスΩ
〜5を与える書込み惇用行アドレスカウンタ9、列アド
レスO〜29を与える列アドレスカウンタ8と、読み出
し専用でメモリの行アドレス0〜5を与える絖出し専用
行アドレスカウンタ6、列7 トレス0〜29を与える
列アドレスカウンタ7と、インターリーグを解くために
読み出し専用アドレスカウンタ6.7の値をデコードす
るデコーダ5と、読み出しアドレスを示すデコード5の
出力及び磨ぎ込みアドレスを示すカウンタ8.9の出力
を書込み、読み出しの場合に応じて切換え、メモリ6の
アドレスバス2Qにアドレスを与えるマルチプレクサ4
と、ジッタによりどれだけ書込みタイミングと絖出しタ
イミングがずれているか監視するための読出し専用列ア
ドレスカウンタ7と、jき込み専用列アドレスカウンタ
8の差を見るアドレス監視回路からなる。これらの回路
動作を第2図のタイミングチャート%第3図のメモリ構
成図を81いて説明する。潜込み専用列アドレスカウン
タ80入力15には、第2図(g)に示すように、ジッ
タを含む同期信号パルスが加わる。又行アドレスカウン
タ9の人力14には、同図げ)で示すように、同期信号
から6個のパルスが加わる。したがって書込み動作時に
はマルチプレクサ4をB 11に選択し、カウンタ8,
9の値をアドレスバス20に与えることにより、第2図
(α)のデータバス上のuro”yt W5のデータ旧
〜凶は、第5図に示すように順次書き込まれる。
次に読出し専用列アドレスカウンターの入力12には、
第2図(、Is)で示すように、水晶発振器から生成し
たパルスが加わり、又行アドレスカウンタ乙の人力にも
同様に水晶発振器から生成しfc第2図(C)のパルス
が加わる。これらのアドレスカウンタ6.7の値はデコ
ーダ5に加わる。デコーダ5では列アドレスカウンタ7
の値ハ、−行アドレスカウンタ乙の値により次表に示す
数値を加算する。
このデコーダ5の加算により読み出し時にマルチフレフ
サ4をA側に選択すれば、アドレスは読み出し専用列ア
ドレスカウンタ7の1直と曹き込み列アドレスカウンタ
8の1直か等しい場合、第3図のム〜ムの位置となり、
wo−w、に施こしてめったインターリーグを解いた形
状でデータバス19にデータを送り出す。このように水
晶発J辰器クロックで送り出されytデータは、D/A
変換器2に取り込まれアナ日グーtW号に変換されるこ
とから、ジッタのないfi号が鴎られるゎけである。ま
た、ジッタによりd込専用タ1]アドレスカウンタ9と
A5eみ出し専用列アドレスカウンタ7の1直に差が生
じた場合には、カウンタ8の値がカウンタ7の値より大
きければ、第3図のΔ〜ムの仇み出し位置が(1)〜L
6JK対し相対的に左に移動することとなるが、第6図
からもわかるように、4ブロツク内の移動範囲では正し
いデータを読み出Tことが出来る。また、逆にカウンタ
8の1直がカウンタ7の1直より小さければ、第3図の
Δ〜ムのdみ出し位置は相対的に右に移idJすること
となる。しかし前記と同様に4ブロツク内の移動範囲で
は正しいデータを読み出すことが出来る。以上のように
ジッタ吸収用メモリ3によって、第3図太練肉で示した
+4ブロツク内のジッタに幻しては吸収することが可能
であるが、それ以上のジッタを廿む入力があった場合に
は、誤ったデータなI)/A変換器2に連続して送り出
す績果となる。そこて゛アドレス監視回路10では書込
み専用列アドレスカウンタ8と、読出し専用列アドレス
カウンタ7の値の差が+4を越えたことを険出し、その
検出パルスによってカウンタ8,7をリセットして初期
状態にもどしている。このようにアドレス監視回路10
が作動とした場合には、カウンタ8,7がリセットされ
るため、データが一瞬不連続となり異常音が発生する。
第1図で示したアドレス制御回路において、今這源を入
れた瞬間を考えると、書き込み専用列アドレスカウンタ
8と読出し専用列アドレスカウンタ7の1直の差が+4
を越えている場合には、上記と同様アドレス監視回路1
0が作動し、カウンタ8,7をリセットして初期状態と
なる。しかしその差が+4の範囲内であれば初期状態と
ならずにそのままの状態からアドレス制御回路が動作す
る。そのためジッター吸収用メモリの余裕が一方に片寄
ってしまい、小さなジッタに対してもアドレス監視回路
10が作動しやすく、それによる異常音も出やすい状態
であるという不都合な点かめる。またこのような状態は
′K 源ON状態だけでなく。
PCMで数曲再生した後は、それまでのジッタを吸収し
た形もで次のJ> CM再生に移ることになるので、上
記と同様な不615付が生じる。
本発明の目的は、上記した従来技術の欠点をなくし、電
源ON時及びPCM再生の最初にアドレス監視回路を初
期状、@にすると共に、アドレス監視回路作動時の異常
音を出力しないようにミュートラかけるPCM再生装置
のメモリー・アドレス制御回路を提供することにある。
このため本発明は、PCM再生装置において、電源ON
時及びPCM再生中断時に発生するミュート制御信号等
の外部人カイg号を、アドレス制御回路に加え、上記外
部信号とアドレス監視回路の検出信号により、アドレス
制御1」路のカウンタをリセットし初期状態とすると共
に、ミュートをONし、アドレス1IIu#回路のカウ
ンタがある一定値以上になったことを検出してオユート
をOFFすることにより、アドレス監視回路作動時の異
常音を出力しないようにしたことにある。
以下本発明の一実施列を第4図により説明する。15は
、アドレス監視回路10の出力とミュート制御信号入力
端子19の論理ORf取るためのOR回路、16は、カ
ウンタがリセットされてからインターリーグを解くため
のデータがメモリにたまったことをf(I断するために
読み出し専用列アドレスカウンタ7の出力がある一定値
になったことを検出する数1厘検出回路、17は、OR
回路15の出力でセット、数値検出力回路16の出力で
リセットされるBSフリップフロップ、18は、RSフ
リツプフ日ツブの出力端子でPCM再生装置のミュート
信号である。その他の符号については第1図と同様であ
る。
以下第4図に従って動作を説明する。r4L源ON時及
びPCM再生装置が1曲の音楽を再生し、次の曲を再生
するときに、ミュートが加わることは従来PCM装置に
おいて自明であることから、これらのミュート制御信号
を発生する回路についての説明は省略する。まず酸源O
N時に、ミュート制御信号が入力端子19に加わると、
その信号はOR回路15を介してRSフリップフロップ
17ヲセツトし、PCM再生装置の出力にミュートをか
ける。それと共に読出し及び書き込み専用のそれぞれの
列アドレスカウンタ8,7をリセットする。この動作に
よりアドレスカウンタを初期状態にしている。
その後カウンタがリセットされてから、インターリーグ
を屏〈ためのデータがたまったことを、読み出し専用列
アドレスカウンタ7の数値検出回路16で検出し、ミー
ートは解除される。
この動作により電源ON時の異常音はミ−トされる。こ
のような動作はミュート制御信号が入力端子19に加わ
ることによって起こるもので、曲間のミ・、−トに対し
ても同様の動作を行なう。
次にPCM再生中にジッタによりアドレス監視回路が作
動した場合、アドレス監視回路10の出力はOR回路1
5を介してRSフリップフロップ17に加わると共に、
カウンタ7.8をリセットする。したがって′電源ON
時の場合と同様にミュートがかかり、インターリーグを
解ぐ几めのデータがたまったところでミュートが解除さ
れる。
第4図においては、読み出し専用列アドレス1 一カウンタ7の数値を数fit検出回路16で検出し、
ミュートを解除したが、舊き込み専用列アドレスカウン
タ8の数値を同様に検出し、ミーートを解除しても、上
記と同様な間作を行なうことが出来る。
第4図の実施例では、メモリ3の構成を6行30列で行
ない、アドレスカウンタを行と列に分けたがこのような
構成でなく、書込みアドレスカウンタと!出しアドレス
カウンタがあるような構成であれば、同様なアドレス制
御回路の動作を行なえることは15までも7jい。tf
c第4図の実施例では、入力端子19にミュート制御信
号を加えたが、pcx14生装置の再装置タートを行な
わせるスイッチの出カイぎ号寺の信号を加えることによ
っても、同様の動作を行7.cうことができ、再生の始
めにアドレス制御回路を初期状態にできるという効果が
ある。
したがって本発明によれば、電源ON時、曲間において
アドレス制御回路のカウンタを初期状態にすることがで
きるので、アドレス監視団12・ 路が従来よりも作動しにくくなる効果があると共に、ア
ドレス監視回路作動時においても、インターリーブを解
くためのデータがたまったことを判断してミーートを解
除することから異常音が出力されないという効果がある
【図面の簡単な説明】
第1図は従来のジッタ吸収用メモリのアドレス制御回路
を示す構成図、第2図は第1図構成図の説明に用いたタ
イミングチャート図、第6図は第1図のメモリに4き込
まれるデータ、読み出すデータな基したメモリの構成図
、第4図は本発明の一実施例乞示す構成図である。 6・・メモリ 7・・・j込み専用列アドレスカウンタ8・・・読出し
専用列アドレスカウンタ10・・・アドレス監視団jl
1816・・・数値検出回路1日・・・ミュート信号出
力端子 19・・・入力端子 代理人弁理士 薄 1)梨ユ辛

Claims (1)

  1. 【特許請求の範囲】 1、 データをメモリーに書込む時メモリーにアドレス
    を与える書込み専用アドレスカウンタと、データをメモ
    リーから読出す時メモリーにアドレスを与える読出し専
    用アドレスカウンタを具備してなるPCM再生装fにお
    いて、読出専用アドレスカウンタ或は書込み専用アドレ
    スカウンタがある一定値以上になったことを検出する数
    値検出回路と、上記書込み専用アドレスカウンタと続出
    し専用アドレスカウンタの値がある一定の差になったこ
    とを検出するアドレス検出回路を設け、上記アドレス検
    出回路出力信号により、PCM再生装置出力信号にミー
    ート等の処理を施すと共K、上記優遇み専用アドレスカ
    ウンタ、絖出し専用アドレスカウンタをリセットし、上
    記数値検出回路出力によりミュート等の処理を解除する
    ことを特徴とするPCM再生装置のメモリー・アドレス
    制御回路。 2、 外部から信号が加えられるような外部入力端子を
    設け、該外部入力端子と前記アドレス検出回路の出力信
    号の論理和を取り、該論理和出力信号により、PCM再
    生装置出力信号にミ講−ト等の処理を施すと共に、上記
    舊込み専用アドレスカウンタをリセットし、上記数値検
    出回路出力により、ミュート等の処理を解除する特許請
    求の範囲第1項記載のPCM再生装置のメモリ・アドレ
    ス制御回路。 五 前記外部入力端子に、PCM再生装置における再生
    開始?示す再生スイッチ出力信号等を加え、再生開始時
    に常に舊込み専用アドレスカウンタ及び読出し専用アド
    レスカウンタがリセットされるようになした特許請求の
    範囲第2項記載のPCM再生装置のメモリ・アドレス制
    御回路。
JP15369881A 1981-09-30 1981-09-30 Pcm再生装置のメラリ−・アドレス制御回路 Granted JPS5856206A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15369881A JPS5856206A (ja) 1981-09-30 1981-09-30 Pcm再生装置のメラリ−・アドレス制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15369881A JPS5856206A (ja) 1981-09-30 1981-09-30 Pcm再生装置のメラリ−・アドレス制御回路

Publications (2)

Publication Number Publication Date
JPS5856206A true JPS5856206A (ja) 1983-04-02
JPH0423347B2 JPH0423347B2 (ja) 1992-04-22

Family

ID=15568159

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15369881A Granted JPS5856206A (ja) 1981-09-30 1981-09-30 Pcm再生装置のメラリ−・アドレス制御回路

Country Status (1)

Country Link
JP (1) JPS5856206A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61188783A (ja) * 1985-02-11 1986-08-22 アムペックス コーポレーシヨン メモリ制御回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61188783A (ja) * 1985-02-11 1986-08-22 アムペックス コーポレーシヨン メモリ制御回路

Also Published As

Publication number Publication date
JPH0423347B2 (ja) 1992-04-22

Similar Documents

Publication Publication Date Title
JPH0743879B2 (ja) 情報再生装置
JPS5856206A (ja) Pcm再生装置のメラリ−・アドレス制御回路
JPS6016027B2 (ja) タイムコ−ド読取装置
US5812502A (en) Optical disc reading device
JPS6039694A (ja) 不連続音声信号の処理装置
JPS59175011A (ja) Pcm信号再生方式
JP3080519B2 (ja) ディスク再生装置
JP3582440B2 (ja) ディスク再生方法並びにディスク再生装置及び集積回路
JP3582528B2 (ja) ディスク再生装置及びディスク再生方法
JP4051378B2 (ja) ディスク再生装置及びその集積回路
JP3080619B2 (ja) ディスク再生装置
JPH0146938B2 (ja)
JPH0551986B2 (ja)
JP2004087128A (ja) ディスク再生装置及びディスク再生方法
JPH01245466A (ja) ディスク再生装置
JP2004259437A (ja) ディスク再生装置及びその集積回路
JPS6376156A (ja) デイスク再生装置
JPS633022Y2 (ja)
JPS54139710A (en) Reproducer of digial signals
JPS59175010A (ja) 磁気記録再生装置
JPH0473336B2 (ja)
JPS54139709A (en) Reproducer of digital signals
JPH0664859B2 (ja) 記憶装置
JP3049716B2 (ja) 時間軸補正回路
JPS62150563A (ja) 同期化回路