JPS585606B2 - 多バンド受信機 - Google Patents

多バンド受信機

Info

Publication number
JPS585606B2
JPS585606B2 JP52066069A JP6606977A JPS585606B2 JP S585606 B2 JPS585606 B2 JP S585606B2 JP 52066069 A JP52066069 A JP 52066069A JP 6606977 A JP6606977 A JP 6606977A JP S585606 B2 JPS585606 B2 JP S585606B2
Authority
JP
Japan
Prior art keywords
band
read
down counter
channel
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP52066069A
Other languages
English (en)
Other versions
JPS54811A (en
Inventor
小川忠史
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pioneer Corp
Original Assignee
Pioneer Electronic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Pioneer Electronic Corp filed Critical Pioneer Electronic Corp
Priority to JP52066069A priority Critical patent/JPS585606B2/ja
Priority to GB24575/78A priority patent/GB1603677A/en
Priority to US05/911,850 priority patent/US4205271A/en
Priority to DE2824344A priority patent/DE2824344C2/de
Publication of JPS54811A publication Critical patent/JPS54811A/ja
Publication of JPS585606B2 publication Critical patent/JPS585606B2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Superheterodyne Receivers (AREA)

Description

【発明の詳細な説明】 本発明はバンドおよびチャンネルがデジタル的にプリセ
ットできる多バンド受信機に関するものである。
近年、電子技術の急速な発達に伴なって、受信機も種々
改良され、バンドおよびチャンネルをデジタル的にプリ
セットできるようにした電圧シンセサイザ方式による多
バンド受信機が実願昭50−11353号として本願出
願人によって提案されている。
このデジタルプリセット方式による多バンド受信機は、
バンドセレクトスイッチとチャンネルセレクトスイッチ
の出力によってメモリをアドレスし、このアドレスされ
たメモリの番地にプリセットされたバンドおよびチャン
ネル信号を読み出してマニュアルセット用のアップダウ
ンカウンタにセットし、その出力を対応したアナログ信
号に変換して同調回路を構成する可変容量ダイオードに
供給することによりプリセットされた所望のバンドおよ
びチャンネルの電波を受信するように構成されている。
そしてこの場合、上述したチャンネルセレクトスイッチ
は例えばノンロックタイプのスイッチによって構成され
ており、タイミングコントロール回路がこのチャンネル
セレクトスイッチから出力されるチャンネルセレクト信
号を検出する毎に前記メモリ出力をアップダウンカウン
タに読み込み制御するように構成されている。
しかしながら、上述した構成による多バンド受信機にお
いては、比較的多くのプリセット情報を確実にセットす
ることができる反面、チャンネルセレクトスイッチの出
力によってアツプダウンカウンタへメモリ出力の読み込
みを行なわせているために、例えばAバンドの3チャン
ネルからBバンドの3チャンネルに変更する場合等のよ
うに、バンドのみが異なってチャンネルが一致している
場合においても、バンドセレクトスイッチを操作した後
に「3」チャンネルセレクトスイッチを再び操作する必
要があり、選局動作が比較的複雑となってしまう。
従って本発明による電圧シンセサイザ方式による多バン
ド受信機は、プリセットされたバンドおよびチャンネル
信号を用いた選局時において、チャンネルが同じでバン
ドのみが異なる場合にはバンドセレクトスイッチのみを
切替えることによってプリセットされた値の選局が行な
える多バンド受信機を提供することである。
以下、図面を用いて本発明による多バンド受信機を詳細
に説明する。
図は本発明による多バンド受信機の一実施例を示し、特
に選局電圧発生部のブロック図である。
同図において1はマニュアル操作によってアップダウン
パルスU/DおよびクロツクパルスKCを発生するパル
ス発生器、2はパルス発生器1のアップパルスUあるい
はダウンパルスDにしたがってクロックパルスKCをカ
ウント入力とする2進のアップ・ダウンカウンタ、3は
アップ・ダウンカウンタ2のカウント出力の上位数ビッ
トを入力としてデジタル表示を行なう受信帯域表示器、
4は発振信号を分周した各段の出力信号をアップ・ダウ
ンカウンタ2の出力信号によって選択して合成すること
によりアップ・ダウンカウンタ2の出力に対応したパル
ス数のシリアルパルス列を得るパルスシンセサイザ、5
はローバスフィルタであって前記パルスシンセサイザ4
とによってD−A変換部を構成している。
6はローバスフィルタ5の直流出力を図示しない同調回
路に切替えて供給することによりバンドを選択するバン
ドセレクトスイッチであって、固定接点a〜cはそれぞ
れA〜Cバンドを担当している。
7a〜7eはノンロックタイプのスイッチによって構成
されたチャンネルセレクトスイッチ、8はA〜Cバンド
を担当する固定接点a〜cを有するバンドセレクトスイ
ッチであり、このバンドセレクトスイッチ8と前記バン
ドセレクトスイッチ6は連動している。
9はチャンネルセレクトスイッチ7a〜7eの出力の内
の1個のみを記憶するチャンネル記憶回路であって、新
たなチャンネルセレクトスイッチ7a〜7eが操作され
ると記憶が変更されるように構成されている。
10はバンドセレクトスイッチ8およびチャンネル記憶
回路9の出力を入力とするアドレスデコーダ、11はア
ドレスデコーダ10によって指定された番地にアップ・
ダウンカウンタ2の出力を記憶したりあるいは指定され
た番地に記憶されている内容を読み出してアップ・ダウ
ンカウンタ2に供給するリード・ライトメモリ、12は
チャンネルセレクトスイッチ7a〜7eの操作に基づく
出力を入力としプリセットスイッチ13がオフの場合に
は、チャンネルセレクトスイッチ7a〜7eの出力発生
時にアップ・ダウンカウンタ2にロード信号Lを供給し
、またオンの場合にはリード・ライトメモリ11にライ
ト信号W供給する制御回路である。
14はバンドセレクトスイッチ8の切替(変換)を検出
するバンド切替検出回路であって、例えは切替時にバン
ドセレクトスイッチのすべての固定接点a〜eの出力が
オフとなるのを検出する。
15はバンド切替検出回路14の出力によってロード信
号を発生し、このロード信号Lをアップ・ダウンカウン
タに供給するロード信号発生回路である。
上述したように構成された多バンド受信機においてパル
ス発生器1を操作(回転させて)して例えはアップパル
スUを発生させると、このアップパルスUはアップ・ダ
ウンカウンタ2に供給されてアップ・ダウンカウンク2
がクロツクパルスKCを順次アップカウントする。
このアップ・ダウンカウンタ2のパラレルカウント出力
はパルスシンセサイザ4に供給され、ここにおいてアッ
プ・ダウンカウンタ2の出力に対応して発振信号を分周
した各段の信号が選択合成されて対応するパルス数のシ
リアルパルス列に変換される。
そして、このパルスシンセサイザ4の出力信号は、ロー
パスフィルタ5において高周波成分が除去されてアップ
・ダウンカウンタ2の出力に対応した直流電圧信号とな
る。
この直流電圧信号は、バンドセレクトスイッチ6におい
て選択された図示しない同調回路の可変容量ダイオード
に印加されて対応する周波数の同調が行なわれる。
また、前記アップ・ダウンカウンタ2の上位ビット信号
は受信帯域表示器3に供給されており、ここにおいて、
たとえは一直線状に並設された32個の発元ダイオード
によって構成された受信帯域表示器3によってアップ・
ダウンカウンタ2のカウント出力の上位数ビットを入力
として対応する発元ダイオード1個のみを点灯させて、
受信帯域における受信局の位置をデジタル表示させる。
以上の説明がマニュアル操作時における動作説明である
次にプリセット選局について説明する。
上述した方法によって所望の局を選局した状態において
まずプリセットスイッチ13をオンにし、次にプリセッ
トしたいチャンネルに対応したチャンネルセレクトスイ
ッチ7a〜7eのいずれかをオンすると、制御回路12
からリード・ライトメモリ11にライト信号Wが供給さ
れ、リード・ライトメモリ11のバンドセレクトスイッ
チ8およびオンされたチャンネルセレクトスイッチ7a
〜7eによって指定された番地にアップ・ダウンカウン
タ2のカウント出力、つまり受信中の同調周波数の基と
なっているデジタル信号を記憶させることができる。
このようにして、他のチャンネルにも所望周波数のプリ
セットを行なう。
次にプリセット選局を行なう場合には、希望する局に対
応したデジタル信号が記憶されている番地をバンドセレ
クトスイッチ8とチャンネルセレクトスイッチ7a〜7
eとによって選択する。
このような操作を行なうと、プリセットスイッチ13は
オフであるために制御回路12はアップ・ダウンカウン
タ2にロード信号Lを供給する。
この結果バンドセレクトスイッチ8とチャンネルセレク
トスイッチ7a〜7eの出力をチャンネル記憶回路9お
よびアドレスコーダ10を介してアドレスして読み出し
たリード・ライトメモリ11の読み出し信号は、アップ
・タウンカウンタ2にパラレルに読み込まれ、その出力
がデジタルシンセサイザ4に供給されてマニュアル操作
の場合と同様な選局動作が行なわれる。
以後、同一バンド内のプリセット選局変更は、チャンネ
ルセレクトスイッチ7a〜7eの選択的なオン制御のみ
で良く、またバンドが異なる場合には、バンドセレクト
スイッチ8を切替た後にチャンネルセレクトスイッチ7
a〜7eを選択すれは良い。
次に、チャンネルが同一でバンドのみが異なる部分への
プリセット選局変更について説明する。
例えは、バンドセレクトスイッチ6,8の固定接点aに
接続されて「A」バンドが選択され、またチャンネルセ
レクトスイッチ7aがオンされて、「1」チャンネルが
プリセット選局されている状態において、「B」バンド
の「1」チャンネルをプリセット選局するためにバンド
セレクトスイッチ8の可動片dを固定接点bに接続する
と、チャンネル記憶回路9には先に選択されたチャンネ
ルセレクトスイッチ7a〜7eの出力、つまり「1」チ
ャンネル信号が記憶されているため、リード・ライトメ
モリ11からは「B」バンドの「1」チャンネルに対応
した番地に記憶されている情報が読み出される。
一方、バンドセレクトスイッチ8の各固定接点a〜cの
出力を入力としているバンド切替検出回路14がバンド
選択に変化が生じたことを検出し、その検出信号をロー
ド信号発生回路15に供給する。
この結果、ロード信号発生回路15はロード信号Lをア
ップ・ダウンカウンタ2に供給し、これによってリード
・ライトメモリ11の出力をアップ・ダウンカウンタ2
に読み込んで前述した場合と同様な選局が行なえる。
以上説明したように、本発明によれば、バンドのみが異
なる局へのプリセット選局変更に対しては、バンド切替
のための1操作で行なえることになり、またこれに伴な
ってプリセット選局の変更は、バンドおよびチャンネル
の変更を必要とする部分のみを操作すれは良いことにな
り、その操作が極めて簡単なものとなる優れた効果を有
する。
【図面の簡単な説明】
図は本発明による多バンド受信機の一実施例を示す要部
ブロック図である。 1・・・パルス発生器、2・・・アップ・ダウンカウン
タ、4・・・パルスシンセサイザ、5・・・ローパスフ
ィルタ、6,8・・・バンドセレクトスイッチ、7a〜
7e・・・チャンネルセレクトスイッチ、9・・・チャ
ンネル記憶回路、10・・・アドレスデコーダ、11・
・・リード・ライトメモリ、12・・・制御回路、13
・・・プリセットスイッチ、14・・・バンド切替検出
回路、15・・・ロードパルス発生回路。

Claims (1)

    【特許請求の範囲】
  1. 1 マニュアル操作によってアップおよびダウンカウン
    トが操作されるアップ・ダウンカウンタとアップ・ダウ
    ンカウンタのカウント出力をアナログ信号に変換して同
    調部の可変容量ダイオードに供給するD−A変換部と、
    複数のチャンネルセレクトスイッチの出力を記憶するチ
    ャンネル記憶回路と、チャンネル記憶回路の出力信号お
    よびバンドセレクトスイッチの操作に基づく信号によっ
    てアドレスが指定されるリード・ライトメモリと、バン
    ドセレクトスイッチの切替を検出するバンド切替検出回
    路と、バンド切替検出回路の出力によって第1のロード
    信号をアップ・ダウンカウンタは供給してリード・ライ
    トメモリの指定されたアドレスの記憶内容を読み込ませ
    るロードパルス発生回路と、プリセットスイッチとチャ
    ンネルセレクトスイッチとの操作に基づく信号によって
    ライト信号をリード・ライトメモリに供給してアツプダ
    ウンカウンタのカウント出力をリード・ライトメモリの
    指定されたアドレスに書き込ませると共にチャンネルセ
    レクトスイッチの操作に基づく信号によって第2のロー
    ド信号をアップ・ダウンカウンタに供給してリード・ラ
    イトメモリの指定されたアドレスの記憶内容をアップ・
    ダウンカウンタに読み込ませる制御回路とを備えたこと
    を特徴とする多バンド受信機。
JP52066069A 1977-06-03 1977-06-03 多バンド受信機 Expired JPS585606B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP52066069A JPS585606B2 (ja) 1977-06-03 1977-06-03 多バンド受信機
GB24575/78A GB1603677A (en) 1977-06-03 1978-05-30 Control device of electronic preset type tuner for multi-band radio receiver
US05/911,850 US4205271A (en) 1977-06-03 1978-06-02 Control device of electronic preset type tuner for multi-band radio receiver
DE2824344A DE2824344C2 (de) 1977-06-03 1978-06-02 Steuervorrichtung für ein elektronisches Abstimmgerät eines Rundfunkempfängers

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP52066069A JPS585606B2 (ja) 1977-06-03 1977-06-03 多バンド受信機

Publications (2)

Publication Number Publication Date
JPS54811A JPS54811A (en) 1979-01-06
JPS585606B2 true JPS585606B2 (ja) 1983-02-01

Family

ID=13305183

Family Applications (1)

Application Number Title Priority Date Filing Date
JP52066069A Expired JPS585606B2 (ja) 1977-06-03 1977-06-03 多バンド受信機

Country Status (1)

Country Link
JP (1) JPS585606B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5828963B2 (ja) * 1977-06-10 1983-06-20 パイオニア株式会社 電子同調受信機
JP2689422B2 (ja) * 1987-02-28 1997-12-10 ソニー株式会社 選局装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51141514A (en) * 1975-05-30 1976-12-06 Sanyo Electric Co Ltd Synthesizer receiver

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51141514A (en) * 1975-05-30 1976-12-06 Sanyo Electric Co Ltd Synthesizer receiver

Also Published As

Publication number Publication date
JPS54811A (en) 1979-01-06

Similar Documents

Publication Publication Date Title
JPS6326930B2 (ja)
GB1521898A (en) Broadcast receiver channel selection system
JPH0251288B2 (ja)
JPS588771B2 (ja) プリセツトチユ−ナ
US4205270A (en) Station selection indicating device
JPS585606B2 (ja) 多バンド受信機
US4232395A (en) Multiband radio receiver with electronic preset tuning system
JPS5875331A (ja) スペクトルアナライザ表示機能を備えたラジオ受信機
KR0149126B1 (ko) 혼합형 주파수 합성기
US20050122243A1 (en) Semiconductor integrated circuit for a radio apparatus and radio communication apparatus
EP0032878A2 (en) Radio receiver
US4204169A (en) Muting circuit in an electronic tuning type receiver
JPS588166B2 (ja) 電子同調受信機のプリセット表示装置
JPS593043B2 (ja) 電子同調受信機のプリセット表示装置
JPS6352511A (ja) インタ−フエイス回路
GB1600087A (en) Multiband radio receiver
KR930009426B1 (ko) 위상동기루프 주파수 합성기 제어신호 발생 제어방법
JPS5828963B2 (ja) 電子同調受信機
JPS6297191A (ja) 磁気録音再生機と電子同調受信機の複合装置
EP0009617B1 (en) Circuit for controlling a receiving frequency and a channel display in a superheterodyne receiver
SU1021013A1 (ru) Формирователь сигналов с частотно-фазовой манипул цией
RU29817U1 (ru) Многотрактовое радиоприемное устройство
JPS5832808B2 (ja) デジタル選局装置
JPS6255326B2 (ja)
JPS63232686A (ja) テレビジヨン受像機