JPS5835638A - モニタcrtのインタフエ−ス回路 - Google Patents
モニタcrtのインタフエ−ス回路Info
- Publication number
- JPS5835638A JPS5835638A JP13486181A JP13486181A JPS5835638A JP S5835638 A JPS5835638 A JP S5835638A JP 13486181 A JP13486181 A JP 13486181A JP 13486181 A JP13486181 A JP 13486181A JP S5835638 A JPS5835638 A JP S5835638A
- Authority
- JP
- Japan
- Prior art keywords
- synchronizing signal
- control circuit
- character control
- monitor
- synchronization signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Digital Computer Display Output (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明はモニタCRTのインタフェース回路に関するも
ので、特にキララフタグラフイックモニタ装置のキャラ
クタコントロールに関するものである。
ので、特にキララフタグラフイックモニタ装置のキャラ
クタコントロールに関するものである。
従来、モニタCRTの同期信号の仕様は各メーカによシ
異なp、各種コンピュータを組合せて使用する場合には
、キャラクタコントロール回路の仕様を各モニタCRT
に合わせるが、またはモニタCRTをキャラクタコント
ロール回路の仕様に合わせるかして接続しなければなら
ないという欠点、があった。
異なp、各種コンピュータを組合せて使用する場合には
、キャラクタコントロール回路の仕様を各モニタCRT
に合わせるが、またはモニタCRTをキャラクタコント
ロール回路の仕様に合わせるかして接続しなければなら
ないという欠点、があった。
本発明は上記のような従来のものの欠点を除去するため
になされ友もので、キャラクタコントロール回路の同期
信号を基準に同期信号の遅延及びパルス巾の調整を行う
ことによ多仕様の違ったキャラクタコント9−ル回路と
モニタCR′f’との接続ができるインタフェース回路
を提供することを目的としている。
になされ友もので、キャラクタコントロール回路の同期
信号を基準に同期信号の遅延及びパルス巾の調整を行う
ことによ多仕様の違ったキャラクタコント9−ル回路と
モニタCR′f’との接続ができるインタフェース回路
を提供することを目的としている。
以乍、本発明の一実施例を図について説明する。
第1図において、(1)はモニタCRTに出すキャラク
タ−を指示するマイクロコンピュータ、 (2) Id
−rイクロコンピュータ(1)によって制御されるキ
ャラクタコントロール回路、(3)はキャラクタコント
ロール回路(2)から出力される同期信号を基準に遅延
及びパルス巾を調整する同期信号調整回路、(4)は文
字や図形を表示するCRTであシ、また、第2図はキャ
ラクタコントロール回路(2)の同期信号のタイミング
チャート図で、(ロ))に水平同期信号HD、tb+に
垂直同期信号VDを示している。さらに、上記同期信号
調整回路(3)は、第3図に示される回路構成を備えて
おシ、キャラクタコントロール回路(2)から出力され
た同期信号VD 1(第3図(b))を基準に、このパ
ルスを所定時間遅延、かつパルス巾調整して同期信号V
D2(第3図(C))ヲ得、モ= l CRT(4)K
必要なタイミングを得るもので、可変抵抗VRIにより
所定時間Tlを遅延させ、可変抵抗VR,によシパルス
巾を調整して上記モニタCRT(4)に必要なタイミン
グml(、及びMI(1k得ている。
タ−を指示するマイクロコンピュータ、 (2) Id
−rイクロコンピュータ(1)によって制御されるキ
ャラクタコントロール回路、(3)はキャラクタコント
ロール回路(2)から出力される同期信号を基準に遅延
及びパルス巾を調整する同期信号調整回路、(4)は文
字や図形を表示するCRTであシ、また、第2図はキャ
ラクタコントロール回路(2)の同期信号のタイミング
チャート図で、(ロ))に水平同期信号HD、tb+に
垂直同期信号VDを示している。さらに、上記同期信号
調整回路(3)は、第3図に示される回路構成を備えて
おシ、キャラクタコントロール回路(2)から出力され
た同期信号VD 1(第3図(b))を基準に、このパ
ルスを所定時間遅延、かつパルス巾調整して同期信号V
D2(第3図(C))ヲ得、モ= l CRT(4)K
必要なタイミングを得るもので、可変抵抗VRIにより
所定時間Tlを遅延させ、可変抵抗VR,によシパルス
巾を調整して上記モニタCRT(4)に必要なタイミン
グml(、及びMI(1k得ている。
即ち1図示構成において、キャラクタコントロール回路
(2)から出力される同期信号VDIは、第3図のタイ
ミングでnH,、NH+ O仕様が、モニタCRT (
4)の仕様(タイミングm1(1とMH+ )に合わな
いと垂直同期がとれなくモニタCRT (4)の画面が
正常に映らないことになシ、同期イ8号−整回路(3)
は、第3図のタイミングで基準となるパルス立下り点を
検出し、コンデンサCiと可変抵抗VRIで遅延時間T
Iを調整してタイミングMHIを決める事ができ、又コ
ンデンサC2と可変抵抗VR2でパルス巾mH1を調整
するので、モニタCRT(4)の同期信号仕様のタイミ
ングが容易に作れ各種モニタCRTへの接続が行なえる
。
(2)から出力される同期信号VDIは、第3図のタイ
ミングでnH,、NH+ O仕様が、モニタCRT (
4)の仕様(タイミングm1(1とMH+ )に合わな
いと垂直同期がとれなくモニタCRT (4)の画面が
正常に映らないことになシ、同期イ8号−整回路(3)
は、第3図のタイミングで基準となるパルス立下り点を
検出し、コンデンサCiと可変抵抗VRIで遅延時間T
Iを調整してタイミングMHIを決める事ができ、又コ
ンデンサC2と可変抵抗VR2でパルス巾mH1を調整
するので、モニタCRT(4)の同期信号仕様のタイミ
ングが容易に作れ各種モニタCRTへの接続が行なえる
。
以上のように本発明によれば、モニタCRTへの同期信
号を、表示期間とのタイミング仕様に可変抵抗で調整ヤ
きるので、各種仕様のモニタCRTへ特定のキャラクタ
コントロール回路を容易に接続ができるという効果があ
る。
号を、表示期間とのタイミング仕様に可変抵抗で調整ヤ
きるので、各種仕様のモニタCRTへ特定のキャラクタ
コントロール回路を容易に接続ができるという効果があ
る。
第1図は本発明の一実施例で、モニタCRTのコントロ
ールブロック図を示す構成図、第2図はモた同期信号の
タイミングチャート図である。 (1)二マイクロコンピュータ、 (2):キャラクタコントロール回路、(3)二同期信
号調整回路、 (4):モニタCRT 代理人 為 野 信 − 竿1図 第2図 第3図
ールブロック図を示す構成図、第2図はモた同期信号の
タイミングチャート図である。 (1)二マイクロコンピュータ、 (2):キャラクタコントロール回路、(3)二同期信
号調整回路、 (4):モニタCRT 代理人 為 野 信 − 竿1図 第2図 第3図
Claims (1)
- モニタCRTとキャラクタコントロール回路とを接続す
るのにTTLレベルの同期信号を使用しているインタフ
ェース回路において、キャラクタコントロール回路の同
期信号を基準に同期信号の遅延及びパルス巾を調整する
同期信号調1回路を備えたことを特徴とするモニタCR
Tのインタフェース回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13486181A JPS5835638A (ja) | 1981-08-25 | 1981-08-25 | モニタcrtのインタフエ−ス回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13486181A JPS5835638A (ja) | 1981-08-25 | 1981-08-25 | モニタcrtのインタフエ−ス回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5835638A true JPS5835638A (ja) | 1983-03-02 |
Family
ID=15138181
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP13486181A Pending JPS5835638A (ja) | 1981-08-25 | 1981-08-25 | モニタcrtのインタフエ−ス回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5835638A (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS54161223A (en) * | 1978-04-17 | 1979-12-20 | Cpt Corp | High resolution cathode ray tube circuit |
-
1981
- 1981-08-25 JP JP13486181A patent/JPS5835638A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS54161223A (en) * | 1978-04-17 | 1979-12-20 | Cpt Corp | High resolution cathode ray tube circuit |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH05336441A (ja) | 映像合成エフェクト装置 | |
JPS5835638A (ja) | モニタcrtのインタフエ−ス回路 | |
JPS628990B2 (ja) | ||
JPH04170219A (ja) | デューティ補正回路 | |
JP3135620B2 (ja) | Crt装置 | |
JPS63214791A (ja) | マルチスキヤンcrtデイスプレイ装置の制御装置 | |
KR920001481Y1 (ko) | 데이타 지연회로 | |
SU1596486A1 (ru) | Телевизионна камера | |
JPS60199273A (ja) | 映像信号の輪郭補正装置 | |
JPH03185489A (ja) | 垂直ラスタ幅調整装置 | |
JP4073170B2 (ja) | 輝度信号処理回路 | |
JPS60213176A (ja) | 計数回路 | |
JPS61143186U (ja) | ||
JPS609384U (ja) | 文字放送受信テレビジヨン受像機における輝度調整装置 | |
KR910005926Y1 (ko) | 백 보오더 조정기능의 비디오 리버스회로 | |
JPH073727Y2 (ja) | 画信号補整装置 | |
JP3191771B2 (ja) | ドットクロック位相調整方法および装置 | |
JPH0468825B2 (ja) | ||
JP2661117B2 (ja) | クロック位相調整回路 | |
JPH079491Y2 (ja) | ダイナミックコンバーゼンス回路 | |
JPH04292013A (ja) | 矩形信号を発生させる方法及び装置 | |
JPS6199886U (ja) | ||
JPS6369382A (ja) | ビデオ処理用パルス成形回路 | |
JPH04361293A (ja) | 同期信号検出回路 | |
JPS6076808A (ja) | クロツク整形回路 |