JPS5827412A - 自動利得制御回路 - Google Patents

自動利得制御回路

Info

Publication number
JPS5827412A
JPS5827412A JP12696281A JP12696281A JPS5827412A JP S5827412 A JPS5827412 A JP S5827412A JP 12696281 A JP12696281 A JP 12696281A JP 12696281 A JP12696281 A JP 12696281A JP S5827412 A JPS5827412 A JP S5827412A
Authority
JP
Japan
Prior art keywords
output
amplifier
level
pilot signal
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP12696281A
Other languages
English (en)
Inventor
Susumu Fujita
進 藤田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP12696281A priority Critical patent/JPS5827412A/ja
Publication of JPS5827412A publication Critical patent/JPS5827412A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/005Control by a pilot signal

Landscapes

  • Control Of Amplification And Gain Control (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 この発明は増幅器に入力した搬送波の入力レベルが変動
しても出力レベルが一定になるように自動的に利得制御
を行う自動利得制御回路に関するものである。
オ1図は従来の自動利得制御回路の一例を示すブロック
結線図である。図において(1)は搬送波の入力端子、
(2)はこの入力端子からの搬送波を増幅する前置増幅
器、(3)はこの前置増幅器出力を更に増幅する増幅器
、(41は仁の増幅器の出力を全波整流する整流回路、
(5)はこの整流回路の出力電圧を電流に変換するダイ
オード、(6)はこのダイオードの出力電流により前置
増幅器(2)の出力レベルを一定に保つためのトランジ
スタ、(7)は増幅器+31の出力端子である。
従来の自動利得制御回路は上記のように構成され、入力
端子(11に入力した搬送波は、前置増幅器12)で増
幅され増幅器(31に入力される。増幅器(3)は搬送
波を増幅して出力端子17)に出力すると共に整流回路
(41にも入力する。整流回路(41ti増幅された搬
送波を全波整流し、搬送波を直流電圧に変換し、電圧−
電流変換を行なうダイオード(5)に入力する。
ダイオード(5)で変換された直流電流により、トラン
ジスタ(6:のコレクターエミッタ間抵抗を制御するこ
とにより前置増幅器(2)の出方を制御し出力端子(7
)の出力が一定となる状態で平衡する。
今、入力端子(1)の搬送波入力レベルが高くなった場
合を考える、入力レベルが高くなると前置増幅器(21
の出力レベルも高くなり、増幅器(3)の出カレペ゛ル
も同様に高くなる。増幅器(3)の出方レベルが高くな
れば整流回路(4)の直流出方電圧も高くなり、ダイオ
ード(5)の出力電流も増える。従ってトランジスタ(
6)への流入電流が増えるのでコレクターエミッタ間の
抵抗が減少し、前置増幅器(21の出力レベルは低くな
シ、増幅器(31の出力レベルも低くなる。
次に入力端子(1)の入力レベルが低くなった場合を考
えると、上記の入力レベルが高くなった場合と逆に、増
幅器(3)の出力レベルは低くなり、整流回路(41の
直流出方電圧本低くなり、ダイオード(5)の出力電流
は減少する。従ってトランジスタ:61への流入電流が
減少し、コレクターエミッタ間の抵抗が増大し、前置増
幅器(2)の出力レベルは高くなり、増幅器(3)の出
力も高くなる8このようにトランジスタ(6)への流入
電流を最初の平衡状態時の電流値と同じになるよう圧制
御することによシ出力端子(7)のレベルが一定圧なり
自動制御される。
しかるに上記のように利得制御をトランジスタ(6)の
コレクターエミッタ間の抵抗特性によって行っているの
でトランジスタの特性が異なるごとに前置増幅器(2)
及び増幅器(3;の利得を変えなければならず、又利得
制御の直線性、応答時間も素子の偏差圧大きく左右され
るなどの欠点があった。
この発明は上記のような欠点を除去するためになされた
もので、利得制御にトランジスタなどを使用せずディジ
タル技術を使用することにより、安定かつ応答性のよい
自動利得制御回路を得ることを目的とするものである。
第2図はこの発明の一実施例を示すブロック結線図であ
り、fi+ 、 +31 、171 Fi上記オ1図の
同一符号と同−又は相当部分を示すものである。図にお
いて(ハ)は増幅器(31で増幅された搬送波中から予
め定められているパイロット信号を抽出するる波器、(
至)はこのろ波器で抽出したパイロット信号を基準電圧
発生器に)の出力と比較してそのレベルの高低に応じた
幅変調パルスを発生する電圧比較器、(ハ)はこの電圧
比較器のデユティ比を発振器固よりのパルス数に変換す
るカウンタ、@はこのカウンタ出力を抵抗回路網に)に
与え利得制御を行うエンコーダ、(至)は増幅器(31
の利得が所望の値になったかどうかの判定を行う判別器
である。
上記のように構成された自動利得制御回路においては、
入力端子(11に入力した搬送波は、増幅器(3;で増
幅され出力端子(71に出力すると共に、パイロット信
号抽出のためにろ波器(ハ)K加えられる。
ろ波器(2)により抽出されたパイロット信号は、電圧
比較器(2)により基準電圧発生器に)よりの基準電圧
と比較されf3図に示すように方形波信号に変換される
。こ\で第3図はる波器(2)出力及び電圧比較器(2
)出力の出力波形図であり、(a)tiろ波器(ハ)の
出力波形、(b)は平衡状態における電圧比較器(2)
の出力波形、(C)は搬送波入力レベルが高くなった時
の電圧比較器(イ)の出力波形、(d)は搬送波入力レ
ベルが低くなった時の電圧比較器(イ)の出力波形であ
る。
方形波信号に変換されたパイロット信号はカウンタ(ハ
)に加えられる。カウンタ(ハ)はパイロット信号が・
H・のレベルにある期間だけ発振器内からの周波数を計
数する。この計数出力をエンコーダ@に入力□し、抵抗
回路網(財)の制御のためのコード信号を作ると共に判
別器(ハ)にも計数出力を送る。
エンコーダ(ハ)のコード信号出力は抵抗回路網−の諸
元をコードに応じて制御する。抵抗回路網(イ)は増幅
器(31の帰還回路を形成しているので抵抗回路網(財
)の諸元が変化すれば増幅器(3)の綜合的な利得が変
化する。
判別器(ハ)はカウンタ(ハ)の計数出力が設定された
範囲内であるかどうかを判別し、設定範囲内であればエ
ンコーダ(ハ)の動作を停止させ抵抗回路網■の切替え
を停止させる。
今入力端子(1)の搬送波レベルが高くなった場合を考
える。入力レベルが高くなれば自然と増幅器(3)の出
力レベルも高くなる。 従ってろ波器り優の出力レベル
も高くなり電圧比較器(イ)の出力は第3図(e)のよ
うに#H・の期間が長くなる。IIH・の期間が長くな
るとカウンタ(ハ)のカウント数は大きくなシ、エンコ
ーダ翰は抵抗回路網(財)を変化させ増幅器(3)の利
得を低下させ出力端子(7)のレベルを下げる。出力レ
ベルが低くなると電圧比較器(2)の出力のgHs期間
は短くなり第3図(b)の状態に次オに近づく。この様
子を第4図を用いて説明する。
第4図はカウンタ(ハ)のカウント数と出力端子(7)
の出力レベル関係を示すグラフである。出力レベルが高
く、カウンタ(ハ)のカウント数が多い場合第4図A点
にあったとするとエンコーダ(ハ)により増幅器(3)
の利得を低下させるよう圧制御し出力レベルを下げ第4
図の利得安定カウント数設定範囲に入るまでくシ返す。
設定範囲に入ると判別器(ハ)はエンコーダ(ハ)の動
作を停止させる。
次に入力レベルが低い場合は増幅器(31の出力も低く
電圧比較器勾の出力は第3図(d)のように・H・期間
が短くなる。従ってカウンタ(ハ)のカウント数は少く
第41iJB点にあるので、エンコーダ(ハ)は増幅器
(3)の利得を増加し、第4図の利得安定カウント数設
定範囲に入るまでこの動作を繰返す。
このようにパイロット信号の方形波の・H”期間のカウ
ント数を判別器(ハ)に設定したカウント数範囲内に入
るように増幅器(3)の利得を制御することにより出力
レベルは入力レベルに関係なく一定となる。
なお上記の実施例ではノくイロット信号により!III
御を行ったが、同期式変復調装置などに実施する場合に
は、タイミング抽出回路の出力信号を利用することによ
り、上記実施例と同様の効果を期待できる。
この発明は以上説明したとおり、電圧比較器出力をカウ
ンタでディジタル信号に変え増幅器の利得をディジタル
的に制御することにより、安・定且つ応答性の良い利得
制御ができるという効果がある。
【図面の簡単な説明】
第1図は従来の自動利得制御回路の一例を示すブロック
結線図、第2図はこの発明の一実施例を示すブロック結
線図、第3図はる波器出力及び電力比較器出力の波形図
、第4図はカウンタのカウント数と出力端子の出力レベ
ルの関係を示すグラフである。 図において(1)は入力端子、(3)は増幅器、(7)
は出力端子、el)はる波器、(2)は電圧比較器、(
イ)は基準電圧発生器、(ハ)はカウンタ、四は発振器
、翰はエンコーダ、嬶は抵抗回路網、(ハ)は判gl器
である。 なお各図中同一符号は同−又は相当部分を示すものとす
る。 代理人  葛 野 信 −

Claims (1)

    【特許請求の範囲】
  1. 搬送波の入力レベルが変動した場合その入力レベルの高
    低に応じて増幅器の利得を自動的に制御して出力レベル
    を一定に保つ自動利得制御回路において、上記増幅器の
    利得をかえる帰還抵抗を構成する抵抗回路網、上記増幅
    器出方のうちパイロットとなる信号のレベルを検出し基
    準電圧と比較しそのレベルの高低に応じた幅変調パルス
    を発生する電圧比較器、この電圧比較器の出方のデユテ
    ィ比を計測しディジタル信号に変換するカウンタ回路、
    このカウンタ回路の出力信号に応じ上記抵抗回路網の抵
    抗を切換えるエンコーダを備えたことf:%徴とする自
    動利得制御回路。
JP12696281A 1981-08-11 1981-08-11 自動利得制御回路 Pending JPS5827412A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12696281A JPS5827412A (ja) 1981-08-11 1981-08-11 自動利得制御回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12696281A JPS5827412A (ja) 1981-08-11 1981-08-11 自動利得制御回路

Publications (1)

Publication Number Publication Date
JPS5827412A true JPS5827412A (ja) 1983-02-18

Family

ID=14948201

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12696281A Pending JPS5827412A (ja) 1981-08-11 1981-08-11 自動利得制御回路

Country Status (1)

Country Link
JP (1) JPS5827412A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2378328A (en) * 2001-08-01 2003-02-05 Ipwireless Inc AGC scheme using characteristics of a received beacon signal particularly in a TDD-CDMA system
WO2010116468A1 (ja) * 2009-03-30 2010-10-14 Necディスプレイソリューションズ株式会社 信号波形補正装置、信号波形補正方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2378328A (en) * 2001-08-01 2003-02-05 Ipwireless Inc AGC scheme using characteristics of a received beacon signal particularly in a TDD-CDMA system
GB2378328B (en) * 2001-08-01 2005-07-13 Ipwireless Inc AGC scheme and receiver for use in a wireless communication system
US7415083B2 (en) 2001-08-01 2008-08-19 Ipwireless, Inc. AGC scheme and receiver for use in a wireless communication system
WO2010116468A1 (ja) * 2009-03-30 2010-10-14 Necディスプレイソリューションズ株式会社 信号波形補正装置、信号波形補正方法
JPWO2010116468A1 (ja) * 2009-03-30 2012-10-11 Necディスプレイソリューションズ株式会社 信号波形補正装置、信号波形補正方法

Similar Documents

Publication Publication Date Title
EP0359323B1 (en) Switched-mode power supply circuit
US7218164B2 (en) Emitter switching driving network to control the storage time
JPS5827412A (ja) 自動利得制御回路
US4293822A (en) Gated AGC amplifier with dc feedback
US4902938A (en) Electronic ballast with high voltage protection
EP0012762B1 (en) Signal translator with squelch
US3163828A (en) Gain compressed amplifier
JPS6035844A (ja) 光信号受信回路
JP2508352B2 (ja) 増幅器
JPS6338147B2 (ja)
JP2606163B2 (ja) 光受信器の自動利得回路
EP0680144A1 (en) Receiver arrangement
JP2543612B2 (ja) 受光装置
US3258609A (en) Circuit for converting a sinusoidal voltage to a voltage having a non- sinusoidal cyclic wavefokm
JPH0352028Y2 (ja)
JPH0326565B2 (ja)
JPH04265004A (ja) Apdバイアス電圧制御回路
JPS58198912A (ja) 自動利得制御回路
JPS6146075B2 (ja)
JPS6133077A (ja) 高圧安定化回路
US4345200A (en) Load output level control circuit
JPS59108413A (ja) 自動レベル調整回路
SU481117A2 (ru) Широтно-импульсный усилитель мощности низкой частоты
JPS5840648Y2 (ja) 圧縮増幅器
SU1631526A1 (ru) Стабилизатор переменного напр жени