JPS5824292A - 制御信号検出回路 - Google Patents
制御信号検出回路Info
- Publication number
- JPS5824292A JPS5824292A JP12328181A JP12328181A JPS5824292A JP S5824292 A JPS5824292 A JP S5824292A JP 12328181 A JP12328181 A JP 12328181A JP 12328181 A JP12328181 A JP 12328181A JP S5824292 A JPS5824292 A JP S5824292A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- time
- output
- control signal
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/44—Colour synchronisation
- H04N9/455—Generation of colour burst signals; Insertion of colour burst signals in colour picture signals or separation of colour burst signals from colour picture signals
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
この発明はテレビ信号の垂直帰線区間の水平信号区間の
映像信号区間に相幽する部分に重畳され九複数の連続又
ははは連続したバースト波の組合せからなる制御信号を
検出する制御信号検出回路に関するものである。
映像信号区間に相幽する部分に重畳され九複数の連続又
ははは連続したバースト波の組合せからなる制御信号を
検出する制御信号検出回路に関するものである。
従来の制御信号検出回路によれば、例えばテレビ信号の
垂直帰線区間内の水平信号区間の映像信号区間に相幽す
る部分に重畳されている制御信号を検出する場合、重畳
されている制御信号以外の映像信号成分が制御回路に誤
動作を与えることを避けるため、同期分離回路によシ、
テレビ信号の同期信号から目的とする制御信号が重畳さ
れている区間を検出することが必要である。しかしなが
ら同期分離回路はテレビ信号に雑音が乗ると正しい同期
検出が行なわれなくな〕、制御信号の検出本発明の目的
は、より確実に制御信号を検出できる制御信号検出回路
を提供することにある。
垂直帰線区間内の水平信号区間の映像信号区間に相幽す
る部分に重畳されている制御信号を検出する場合、重畳
されている制御信号以外の映像信号成分が制御回路に誤
動作を与えることを避けるため、同期分離回路によシ、
テレビ信号の同期信号から目的とする制御信号が重畳さ
れている区間を検出することが必要である。しかしなが
ら同期分離回路はテレビ信号に雑音が乗ると正しい同期
検出が行なわれなくな〕、制御信号の検出本発明の目的
は、より確実に制御信号を検出できる制御信号検出回路
を提供することにある。
本発明の制御信号検出回路は、テレビ信号の垂直帰一区
間内の水平信号区間の映像信号区間に相当する部分に複
数のバースト波を時分割的に配置して重畳した制御信号
によル被制!iii!1機器の制御を行なう制御信号検
出回路において、前記バースト波のそれぞれを検波する
検波手段と、このそれぞれの出力の時間幅が所定の第一
の基準時間と実質的に一致することを検出する第一の比
較手段と、前記制御信号全体の時間幅が所定の第二の基
準時間と実質的に一致することを検出する第二の比較手
段と、前記制御信号中のバースト波の数を計数し所定の
数に達したことを検出する計数手段と、この検出出力と
前記第二の比較手段の検出出力とがともに存在するとき
に前記第一の比較手段の出力を前記被制御g1機器に送
出する出力手段とを有することを特徴とする。
間内の水平信号区間の映像信号区間に相当する部分に複
数のバースト波を時分割的に配置して重畳した制御信号
によル被制!iii!1機器の制御を行なう制御信号検
出回路において、前記バースト波のそれぞれを検波する
検波手段と、このそれぞれの出力の時間幅が所定の第一
の基準時間と実質的に一致することを検出する第一の比
較手段と、前記制御信号全体の時間幅が所定の第二の基
準時間と実質的に一致することを検出する第二の比較手
段と、前記制御信号中のバースト波の数を計数し所定の
数に達したことを検出する計数手段と、この検出出力と
前記第二の比較手段の検出出力とがともに存在するとき
に前記第一の比較手段の出力を前記被制御g1機器に送
出する出力手段とを有することを特徴とする。
以下に本発明の一実施例としてa%b%o、dの最大4
周波数のバースト波で構成される制御信号の制御信号検
出回路を図面を参照しながら説明する。
周波数のバースト波で構成される制御信号の制御信号検
出回路を図面を参照しながら説明する。
第1図は制御信号検出回路のブロック図であシ、ト1.
1−b、 t−o%1−dI/′iそれぞれ周波数a、
b%e、dを通過させる帯域P波器である。
1−b、 t−o%1−dI/′iそれぞれ周波数a、
b%e、dを通過させる帯域P波器である。
2は検波回路、3は1個のノ(−スト波の時間幅を判定
する時間比較回路、4は/(−スト波全体の時間幅を求
めるためのOR回路、5は〕(−スト波全体の時間幅を
判定する時間比較回路、6はOR回路、7はバースト波
の数をカウントするカウンタ、8はAND回路、9はレ
ジスタ回路を示す。
する時間比較回路、4は/(−スト波全体の時間幅を求
めるためのOR回路、5は〕(−スト波全体の時間幅を
判定する時間比較回路、6はOR回路、7はバースト波
の数をカウントするカウンタ、8はAND回路、9はレ
ジスタ回路を示す。
次に第1図の回路の各部の波形を第2図に示し、動作説
明を行なう。11は制御信号が重畳されたテレビ信号で
あシ、この例では周波数aとCの)(−スト波11ax
llaによ多構成されている。
明を行なう。11は制御信号が重畳されたテレビ信号で
あシ、この例では周波数aとCの)(−スト波11ax
llaによ多構成されている。
12m%12oは帯域P波器14%10の出力である。
13m、1aaは周波数a%Cに対応する検波、路。6
カ”tab、tE)出力、311.3゜
1は時間比較回路3に入力され、基準時間幅に実質的に
一致し九場合、14m、14aの出カッ(ルスが送出さ
れる。tた、OR回路4の出力ではバースト波全体の長
さに等しいパルス15が出力され、時間比軟回路5によ
ルバースト波全体の時間幅が基準時間と実質的に一致し
た場合にはパルス16が発生される。−OR回路6の出
力17には制御信号のバースト波の数に等しいパルスが
出力され、カウンタ7によりてパルスの数を数え、規定
時間内に、規定(この場合は21fIA)のパルス数が
検出された場合にパルス18が発生する。AND回路8
ではパルス 16.18が同時−〇Nの場合のみパルス
19が発生し、レジスタ回路9よ多制御信号20m、2
0aが出力される。 −第3図は時間比較回路の
一例を示すブローク図であり、21は赫間幅τ、゛の出
力を持つモノマルチ、22は時間幅T諺の出力を持りモ
ノマルチ、23はDI!フリップツロ、プ、24はイン
バー−125はAND回路を示す。
カ”tab、tE)出力、311.3゜
1は時間比較回路3に入力され、基準時間幅に実質的に
一致し九場合、14m、14aの出カッ(ルスが送出さ
れる。tた、OR回路4の出力ではバースト波全体の長
さに等しいパルス15が出力され、時間比軟回路5によ
ルバースト波全体の時間幅が基準時間と実質的に一致し
た場合にはパルス16が発生される。−OR回路6の出
力17には制御信号のバースト波の数に等しいパルスが
出力され、カウンタ7によりてパルスの数を数え、規定
時間内に、規定(この場合は21fIA)のパルス数が
検出された場合にパルス18が発生する。AND回路8
ではパルス 16.18が同時−〇Nの場合のみパルス
19が発生し、レジスタ回路9よ多制御信号20m、2
0aが出力される。 −第3図は時間比較回路の
一例を示すブローク図であり、21は赫間幅τ、゛の出
力を持つモノマルチ、22は時間幅T諺の出力を持りモ
ノマルチ、23はDI!フリップツロ、プ、24はイン
バー−125はAND回路を示す。
纂3図の各部の波形を第4図に示し、動作説明を會なう
。26は時間比較回路に入力された時間幅τの信号、2
7は入力信号26がインバータ1!4によシ反転され、
D型7リツグフロ、プ23のクロック端子に入力される
信号、28Ifi時間幅τ。
。26は時間比較回路に入力された時間幅τの信号、2
7は入力信号26がインバータ1!4によシ反転され、
D型7リツグフロ、プ23のクロック端子に入力される
信号、28Ifi時間幅τ。
のモノマルチ21の互出力、29は時間幅1口のモノマ
ルチ22のQ出力、30はD型7リツグツ2 ド ロップ23の出力で69.31はAND回路番4の出力
であり、時間比較回路の出力となる0本回路においては
入力信号の時間幅τがτ、〉τ〉(チ+4會 )の条件
を満すときに出力31が得られる。
ルチ22のQ出力、30はD型7リツグツ2 ド ロップ23の出力で69.31はAND回路番4の出力
であり、時間比較回路の出力となる0本回路においては
入力信号の時間幅τがτ、〉τ〉(チ+4會 )の条件
を満すときに出力31が得られる。
時間比較回路の出力としである定められた時間幅をもつ
出力波形を必要とする場合には、出力31によ〕必要な
時間幅を持つモノマルチを動作させればよい。
出力波形を必要とする場合には、出力31によ〕必要な
時間幅を持つモノマルチを動作させればよい。
また、バースト信号の周波数の数及び、バースト波の数
を増加させることによシ多(の項目の制御信号を得る事
が可能でめル、さらに周波数の順列組合せによ)多数の
項目が得られる。
を増加させることによシ多(の項目の制御信号を得る事
が可能でめル、さらに周波数の順列組合せによ)多数の
項目が得られる。
本発明に使用し九バースト波は、基本波を帯域−波−器
により、検出する事から、必ずしも正弦波の必−1!鉱
なく、方形波でも同様である事は明らかである。
・ 本発明によれば下記の4つの条件が満され九場合にのみ
制御信号が出力される。
により、検出する事から、必ずしも正弦波の必−1!鉱
なく、方形波でも同様である事は明らかである。
・ 本発明によれば下記の4つの条件が満され九場合にのみ
制御信号が出力される。
0)各々のバースト波が規定の周波数で構成されている
。
。
C)各々のバースト波の長さが規定時間に一致する。
(3)バー スト波全体の長さが規定時間に一致する。
(4)バースト波の個数が規定数に一致する。
制御信号以外のテレビ信号が上記の4つの条件をすべて
同時に満足する可能性はきわめて低いため、本発明によ
る制御信号検出回路の検出精度は高いものとなる。
同時に満足する可能性はきわめて低いため、本発明によ
る制御信号検出回路の検出精度は高いものとなる。
第1図は本発明の実施例を示すブロック図、第2図#−
i第1図の動作を示す波形図、第3図は第1図の時間比
、較回路の一例を示すプシツク図、第4図はその動作を
示す波形図である。 11〜1dは帯域−波器、2は検波回路、3は時間比較
回路、4はOR回路、5は時間比較回路、6は08回路
、7はカウンタ、8はAND回路;脅はレジスタ回路、
21.22はモノマルチ、23tiD型アリツプツロツ
プ、24はインバータ、部はAND回路。
i第1図の動作を示す波形図、第3図は第1図の時間比
、較回路の一例を示すプシツク図、第4図はその動作を
示す波形図である。 11〜1dは帯域−波器、2は検波回路、3は時間比較
回路、4はOR回路、5は時間比較回路、6は08回路
、7はカウンタ、8はAND回路;脅はレジスタ回路、
21.22はモノマルチ、23tiD型アリツプツロツ
プ、24はインバータ、部はAND回路。
Claims (1)
- テレビ信号の垂直帰線区間内の水平信号区間の映像信号
区間に相幽する部分に複数のバースト波を時分割的に配
置して重畳した制御信号によ〕壁制御n機器の制御を行
なう制御信号検出回路において、前記バースト波のそれ
ぞれを検波する検波手段と、このそれぞれの出力の時間
幅が所定のK −の基準時間と実質的に一致することを
検出する第一の比較手段と、前記制御信号全体の時間幅
か所定の第二の基準時間と実質的に一致することを検出
する第二の比較手段と、前記制御信号中のバースト波の
数を計数し所定の数に達したことを検出する計数手段と
、この検出出力と前記第二の比較手段の検出出力とがと
もに存在すると龜に前記第
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12328181A JPS5824292A (ja) | 1981-08-05 | 1981-08-05 | 制御信号検出回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP12328181A JPS5824292A (ja) | 1981-08-05 | 1981-08-05 | 制御信号検出回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5824292A true JPS5824292A (ja) | 1983-02-14 |
Family
ID=14856680
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP12328181A Pending JPS5824292A (ja) | 1981-08-05 | 1981-08-05 | 制御信号検出回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5824292A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2568740A1 (fr) * | 1984-08-06 | 1986-02-07 | Rca Corp | Generateur de signaux de declenchement de la composante de synchronisation de sous-porteuse de chrominance |
-
1981
- 1981-08-05 JP JP12328181A patent/JPS5824292A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2568740A1 (fr) * | 1984-08-06 | 1986-02-07 | Rca Corp | Generateur de signaux de declenchement de la composante de synchronisation de sous-porteuse de chrominance |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100363816B1 (ko) | 클록이상검출기 및 클록이상 검출장치 | |
JPS6272279A (ja) | 垂直同期信号検出回路 | |
JPS60207923A (ja) | 位置検出装置 | |
JPS5824292A (ja) | 制御信号検出回路 | |
US4109197A (en) | Prf detection system and method | |
US5090034A (en) | Dual channel ionization counter | |
KR930010918B1 (ko) | 분산형 프레임 구조의 병렬 프레임 검출회로 | |
SU454704A1 (ru) | Устройство дл определени частоты стаффинга вторичных цифровых систем св зи с икм-вд | |
JPS6259879A (ja) | 光電信号処理回路 | |
JPS589387Y2 (ja) | パルス信号の周期識別回路 | |
SU1188727A1 (ru) | Блок синхронизации дл устройства отображени информации | |
SU928665A1 (ru) | Устройство поэлементного фазировани | |
SU1335996A1 (ru) | След щий умножитель частоты | |
SU508921A1 (ru) | Устройство дл получени разностнойчастоты двух импульсных последователь-ностей | |
TH17942EX (th) | เครื่องนับเส้นแนวนอนที่ไม่ไวต่อการเปลี่ยนเฟสขนาดใหญ่ของสัญญาณวิดีโอ | |
SU809526A1 (ru) | Умножитель частоты следовани импульсов | |
JP2605895B2 (ja) | トリガ信号発生器 | |
SU1495774A1 (ru) | Устройство дл формировани временных интервалов | |
SU1172074A1 (ru) | Синхрогенератор | |
SU1363274A1 (ru) | Устройство дл определени площади контурных изображений | |
SU1640720A1 (ru) | Устройство дл подсчета изображений объектов | |
SU1372607A2 (ru) | Селектор импульсов по длительности | |
SU1190355A2 (ru) | Устройство дл измерени временного положени и длительности импульса | |
RU1830527C (ru) | Устройство дл синхронизации вычислительной системы | |
SU1515396A1 (ru) | Устройство дл формировани видеосигнала наклонных линий |