JPS58214197A - マトリクス配列の液晶表示装置を動作させる方法 - Google Patents

マトリクス配列の液晶表示装置を動作させる方法

Info

Publication number
JPS58214197A
JPS58214197A JP58056804A JP5680483A JPS58214197A JP S58214197 A JPS58214197 A JP S58214197A JP 58056804 A JP58056804 A JP 58056804A JP 5680483 A JP5680483 A JP 5680483A JP S58214197 A JPS58214197 A JP S58214197A
Authority
JP
Japan
Prior art keywords
closing
liquid crystal
addressing
display
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP58056804A
Other languages
English (en)
Other versions
JPH0118435B2 (ja
Inventor
ウイリアム・オルデン・クロスランド
ピ−タ−・ウイリアム・ロス
ピ−タ−・ジヨン・エイリフ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Standard Electric Corp
Original Assignee
International Standard Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Standard Electric Corp filed Critical International Standard Electric Corp
Publication of JPS58214197A publication Critical patent/JPS58214197A/ja
Publication of JPH0118435B2 publication Critical patent/JPH0118435B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の背景〕 本発明は、一般的にマトリクス配置1jの液晶表示装置
を動作させる方法に関し、史に詳細には液晶表示セルの
走置方法に関する。
マ) +7クス配列に配置された画素(ベル)を含んだ
上述の形のセルは既忙知られており、それらにおいては
1g晶層が、*極を有する透明な前面板と、アクセス回
路を備えた半導体層によって構成されるかそれを担持す
る裏面板との間にはさまれている。そして1表示装置は
、上記のアクセス回路により、その上にある!トリクス
配タリの液晶セル電極パッドと直接あるいは間接的に接
続されたマトリクス配列の半導体r−トを通して、ライ
ンごとに、アドレス指定される。
この形の表示セルを駆動するアドレス指定方式の一例が
、膠考のためここに引用する英国特奸出jlI第207
8422h号8A細誓に述べられている。
その方式においては、矩形波゛域圧が前面電極に印加さ
れることにより、半導体層内における与えられた駆動゛
鴫圧九対し、液晶層の両端間に利用可能な駆動電圧を増
大させるようにされている。更K。
ブランキングの方法として、それは前面電極の電圧の変
化の前と後とにそれぞれ行なわれる連続したアドレス指
定の間においてすべての画素を除勢することを含む方法
が開示されている。このデラ7dF−:/fにより1表
示装置の「オフ」素子からみた実効電圧は最小になる。
この方式は、特に2進形表示装置に適しておシ、その中
では1画素は完全に「オン」かあるいは完全に「オフ」
かの2f直しかとらず、かつそれは高速のデータ入力を
有しており、それにより、前1ffiI!極へ印加され
る矩形波電圧の繰返し周期にくらべて短い再薔き6入周
期をもたせることにより1表示装置の「オン」画素から
みた実効゛電圧の減少な最小にすることができる。
本発明は、前面4極へ父番域圧を供給することを含まな
いようなアドレス指定方式に関し、そのため、テレビジ
ョン放送におけるような、比較的長い再書き6入周期を
有する固足されたデータ入力形式が用いられるいくつか
の応用に対して、より逸している。テレビジョン放送に
おける画像のツシュが2Qmsごとにしか行なわれない
ことである。譬に顕著な゛電圧降下なしにこの期間中電
荷を画素電極パッド上に保持しておくためには、非常に
大きい時足破が必委である。顕著な゛電圧P4Fをさけ
る必峨は、一方では1表示装置の1−オフ」素子からみ
た残留実効電圧を最小にする目的より。
他方では、時定数の相違に起因する「オン」素子からみ
た笑効颯圧の変動を最小にする目的より生じる。
1圧降下は、液晶の抵抗とトランジスタの漏洩との組合
わされた効果によ°り生じ、更に、個々のttiパッド
に関連した靜電容電にも依存する。伴の静[容量は、パ
ッドの面積に依存し、従って゛電極パッドの大きさが減
少1゛ると電圧低下は大きく7ffiル。トランジスタ
の漏洩の成分は1代表的には。
従来のシリコン・ウェーハの表面上で変化する。
そのために1表示表直中の異なる位置にある画素からみ
た実効電圧は、同形の画素であっても、異なることがあ
りうる。′電極パッドの大きさが約150 μm X 
15077mより小さくなると、5011zのリフレッ
シュを含む多くの応用例には適さないくらいに、それら
の差が目立ってくる。しで)しながら、上記の大きさよ
りも小さい゛電極パッドを有する表示装置は、多くの装
置が1枚の半導体ウェーハ上に形成できるので、商業的
立場から應力がある。
この問題を克服する1つの方法は、各電極パッドに蓄積
用コンデンサを設けることであるが、それは製造工程を
著しく複雑にし、従って生産の収率の問題を悪化させる
〔本発明の要約〕
従って1本発明の一般的な目的は従来技術の欠点を解消
することである。
更に詳述すれは1本発明の1つの目的は1表示装置を動
作させる方法を開発す葱ことであり、その方法は、この
棟の従来の方法の欠点をもたない方法である。
更に1本発明の他の目的は、電圧低下及び比較的短い時
定数に関連した上記の既存の問題点を改善するための、
ここで検討中の形式の方法を開発することである。
これら及びその他の、以下間らかにされる目的ヲ追求す
るにあたり1本発明の1つの特徴は、isr。
極を備えた透明な前面板とそれぞれの画素を両足するマ
トリクス配列の゛wL極パッドを備えた展面也とにはさ
まれた液晶層と、前記電極パッドに個別的に接続された
マトリクス配列の/l”−)を含みかつ表示すべき情報
に従って前記f−)に選択された′電位を供給するよう
に動作するアクセス回路とを包含したマ) IJクス配
クリの液晶表示装置を動作させる方法であって、前面板
の゛電極を実質的に一定の基rs1位のレベルに保持す
ること、電極パッrのおのおのを関連する/l”−)を
介してくシかえしアドレス指定すること、アドレス指定
の間に関連するゲートを介して電極パッドのそれぞれに
選択された電位を供給すること、アドレス指定の後あら
かじめ尾められた時間中関連するc−トを閉じること、
あらかじめ定められた時間の経過に絖いて少なくとも1
回関連するダートを開(こと、ゲートを開いている時間
中に、関連するゲートを通し℃、前面板電極に対し電極
パッドのそれぞれを故゛隠させること、ならびにこの放
電に続いて次のアダレス指定時まで関連するr−)を再
び閉じる7ことを゛包含したマトリクス配列の液晶表示
装置を動作させる方法にある。
上記及びその他の本発明の特徴及び目的は、以下の図面
を参照しに詳細な説明により一層明らかになるであろう
〔実施態様のfP細な説明] 図面を詳細に参照すると、1ず第1図において、そこに
は、1つの駆動方式を用い、「オン」及び「オフ」の画
素すなわちベルの゛電極パッドに印加される″電圧波形
が示され℃いる。その駆動方式では、「オフ」パッドは
゛電圧Vによってアドレス指定され、rオン」パッドは
磁圧2v及び苓によって父区にアドレス指定され、それ
により電圧VtL保持された表示セル前向叛゛電極電圧
に対して間圧に正及び負になる。これらの磁圧は、各パ
ッドに関連するFJ!!Tのr−)を瞬間的に開く短期
間のパルス10によってパッドへ印加されるf1時短の
パッドへ印加されるこれらのパルスの(すD)えし周波
数は、映像信号によつ1設屋され1代表的には50Hz
である6第1図は、1パルスの間にパッドに印加された
wL衝を、矢のパルスによってリフレッシュされるまで
保持させようとする状態を示しており、この場合、パッ
ドからの1荷の漏洩は、引続くパルス10の間の時間間
隔とくらべて短い時定数を与える。Vオン」パッドの゛
亀圧波形11は%611面軍′+#!、′It位に関し
て非対称となっており。
従って液晶j―を通る直流経路を阻止するように。
−亀体層は完全なj$態にあることが必安である。
同様に1−オフ」パッドの波形12も前面電極に関し非
対称である。しかしながらこの場合は、一般的により庫
輩なことは、v4洩によって画素あるいはベルの両端に
璽ましくない残留駆!l/I波形が短時間あられれるこ
とである。もし辰示紋1ftの表面上のすべてのベルに
ついて時定数が同じであったとすると、この残留IK動
の大きさは表示装置の全体について同じ1直となるので
、適当な大きさのオフセット電圧を前面電極へ印加する
ことによって打ち消すことができる。しかし実際には、
トランジスタの漏洩は、一般的に半導体ウェーハの表面
上で大きく変化するので、この電圧オフセットを用いる
単純な方法は、トランジスタの1洩力区極パッドの漏洩
時定数ン決定する主要因子である場合には、好ましい結
果を与えることはできない。
第2図は、「オフ」要系力・らみた実効電圧が。
保持時間を短縮することにより減少することを示してい
る。この例では、電極パッドをアドレス指定する次に生
じるケ゛−ト・パルス20のタリが、パッドに前面電極
の電位を与えるブランキング・パルス21をその間に介
在させている。この粕果生じる1゛オンJ及び「オフ」
の電極バッドの電圧波形が22と23でそれぞれ示され
℃いる。Fオン」素子からみ定夷効祇圧もまた減少する
。このことは、もし装置がこの減少分を補償するように
よVつよ(駆動されることができれは欠点とはなしない
。その場合、異なる時定数を有する「オン」素子7:l
)らみた実効重圧の比例する差異か減少するという利点
がある。このことは、非記和駆峙状態を用いてグレース
ケールの表示をしようとする表示装置に行に有用である
。伽にのベルの引ぎ絖くアドレス指定の間の時間間隔に
対する保持期間の比の選定は、応用される場合のベルの
寸法、使用された液晶の電気−光字モード、及び利用o
J能な駆動電圧に特に依存する。表示特性の=著な改善
を行なうためには1代表的にはこの比はl/、未満であ
り、!ましくは173未満である。
「保持」期間乞短縮することは、また、第6図に示され
たような波形を用いfこ1−オン」素子へσ)一方向だ
けのパルス印加によって表示装置を駆動するように、減
繞する電圧成分を与えるために、用いることもできる。
この場合には、−1面′磁極(ま零ボルトで半導体層の
基板電位に保たれる。このことは、(゛オフ」素子の成
極パッドにはトランジスタ漏洩が加わらないことを惹味
する。「オン」素子はr−ト・パルス30によってアド
レス指定され、f−)・パルス300間には、成極/ヤ
ツドの電位を半等体層暴板電位にするプランキンク゛・
ノ々ルス31がはさまれている。結果として生じる「オ
ン」素子の電極パッドの屯圧の波形33&ま。
保持期間を引続くアドレス指定の間の時間間隔の約半分
に短編することにより欠番成分を一般人にする。しかし
保持期間をより短縮すると、異なる時定数を有する1オ
ン」素子からみた実効電圧の比例的差異が減することが
わかる。ブランキング・パルス31が電極パッドの゛電
位を半導体ノー基板載位にした後にトランジスタの漏洩
がないので、この場合には、引続くアドレス指圧パルス
300間に1,1面より多いブランキング・パルス31
を設けることは特別な利点をもたらさないことになる。
液晶層の躾に能動シリコンウェー/’%を取りつけfこ
表示セル(Cは、2色性染料を言行いくつ〃)の異なる
電気−光学的液晶効果を用いることかり能である。それ
らには、前面制元器なしの有色ネマチック相、tjff
面制元器を備えた有色ネマチック相。
及び有pコレステリックーネマチック相遷移動作モード
が含“まれる。前面偏元器なしの有色ネマチック相は、
輝夏は良好であるがコントラストが悪いという欠点を有
している。これは、結′Ifl!ン通る光の2つの主要
偏光−の1つの入が色素による吸収をうけ、元の約半分
は変fヒしないで透過するからである。羊−のlIJ面
偏光器ン用いに41色ネマチック相し1.染料による減
衰なしに伝播するモードをフィルタにかけて除去するこ
とにより、この問題をさける。このKめすぐれ定コント
ラスト比が得られるが、偏光器中の元の吸収のために輝
度の属人な損失をこうむる。この埋田により、111而
偏光器を備えた有色ネマチック表示装置は、透過光によ
れはよく見えるが1反射元表示fMIItとしては強力
な前面照明がある場合にのみ有用である。従来の有色相
遷移形表示H&はこれらの特殊の間層の両方をさけてお
り、七のかわ9スイッチング時にヒステリシスを示し、
それによジグレースケールを再生することを困難にする
。この理由のために、一般的に111面偏光器なしであ
るかカイラル添加物(0hiral additive
 :旋光性を与える添加物質)を言んだ有色ネマチック
相を用いるのが望ましい。この場合におけるカイラル添
加物の着は、スイッチング時間ン短くする目的のために
、更に随意的に逆方向ねじれの問題をさける目的のため
に、有色ネマチック相において代表的に用いられる鬼よ
りも多い。他方では、その量は、相遷移セルにおいて代
表的に用いられる量よりも少ない。
そのとき、代表的には、液晶層の厚さの中で6ないし5
回転のねじれを与える割合で含まれる。この場合は、約
660°のねじれを与える割合で含まれ、この量は、従
来の相遷移セルにおける過度のヒステリシス特性を与え
ることなく、従来の前面偏光器なしの有色ネマチック相
と対比して顕著な改良を与えるために十分な添加層とし
てほどよ0妥協であることがわかった。
第4図を参照すると、カイラル添加物を含んだ7リコン
セル上の有色ネマチックであるシリコン・でル上の液晶
が、端部シール4゛2とともにガラス板43及びシリコ
ン早結晶つエーノ・44により密封し液晶層41に対す
る外被を形成することによシ構gされている。端部シー
ル42は樹脂シールテ、1m<、ソれによってガラス・
フリット端部シールを形成する時の高温に関連した整ダ
リの問題の(・(つかをさけることができる。ガラス板
43には内部の透明電極層45が設けられて→6す、そ
れは。
セルを遡る直流電流の通過を防止するだめの透明な絶縁
ノー46によっておおわれている。シリコン・ウェーハ
44にはマトリクス配置Uの金属電極バッド47が設け
られており、それは同様に透明な絶縁層4Bによってお
おわれている。この2つの絶縁層46と48との露出し
た表面は、撹乱する印加された電界か伴在しないとき、
隣接する液晶分子の特定の配列状態を促進するように処
理される。
選ばれた表示モードが有色ネマチック相である場合には
並列ホモジニアス配列が用(・られ、その、場合にはネ
マチック物質は約5600より太きくな0ねじれを与え
ろようなカイラル麻加物を言む力)、あるいは2つの配
列方間の適当な相対的な配回によってねじれ乞与える。
端部シール42によって画冗される狽域内では、シリコ
ン薄片44は、2つの隣接する表面間圧設置した短いガ
ラス・ファイバ(図示せず)によって、ガラス板437
1・ら正確y 距離’v保って保持され、それによって
1代表的には10ないし12ミクロンの一様な厚さの液
晶1@41が得られるようになっている。端部シール4
2にかこ−まれ定領域の外においてはシリコン・ウェー
ハ44には少数のバッド49が設けられ。
それによってウエーノ144内に@まれる回路との間で
外部電気接続が行なわれろように沈っている。
特定のベルは、そのバッド41へ前向電極45へ与えら
れる電位と異なる載位を印加することによって1オン」
状態へ駆動される。各バッド47は、シリコン・ウエー
ノ′−44内に形成されたMO8PETスイッチの出力
に接続され、FJCTか導通している時、バッド47は
njI面電極450亀位に対して液晶を所要の程度に駆
動するのに十分な電位にlる1で光電される。次に、 
FJiiTかターンオフされ、バッド47は、ブランキ
ングパルスによって前面電極45に対して放゛屯される
まで絶縁される。
マトリクス配列中の他のバッド41はブランキングの前
と後とのどちらでも光電される。バッド47は1サイク
ルの児了後に前面電極45に対して再光電される。関連
したバッド47及びアクセス・ラインとに対する11’
ET O)配置は第5図に示されている。各ベルのバッ
ド47はそれと関連しKFBT 50のドレインに接続
され、 FET 50のケゞ−ト及びソースはそれぞれ
関連した行及び列のアクセス・ライン51及び52に嶺
絖されている。表示はラインごとに曹き込まれ、各ライ
ンに通し1こデータは1行アクセス・ライン、すなわら
ケゞ−ト・ライン51がストローブされている間に1列
アクセス・ライン、すなわちソース・ライン52に順に
供給される。アクセス・ライン51及び52の作り方を
選疋するに当り5考゛慮すべき重要な点は。
電気的立上り時間、電力消費量、及び生産収率であ4)
。6つの型の導体が検討された。それらは。
金属、多結晶シリコン及び拡散ラインである。金用ライ
ンは最も短い立上り時間ン有しく代表的な抵抗値は0.
06Ω/口で、静電容量は約2 X i 0−5F/m
2) s次に多結晶シリコン・ラインがそれに続いてい
る(抵抗は20−50Ω/口、静′亀谷量は約5 X 
10−5F/m2)。拡散ラインはより低い抵抗(約1
0Ω/1])を有するが、よシ大きい静電答蝋(約6.
2 X 10””’ F/m2)を有する。ソーx −
5イン52は最も短い立上り時間が必要であ夛(特に表
示をブランキングするどき)、それゆえそれらはすべて
金属でつクル、更にf−)・ライン51は父差点以外は
金属で作9.y差点には拡散1ライン部分を用いること
が好ましい。
アクセス・ライン51及び52ぽ駆動回路に接続されて
おシ、少な(ともその一部分は、シリコン・ウェーハ4
4との間に必要とされる外g電気接続の数を減らすため
にシリコン・ウェーI・44上に形成することが便利で
ある。
第6図は、特に第2図に関して既に述べたような必要な
波形を発生させるために用いることができる回路の一陶
を示すブロック図であり、その波形は28Bラインの表
示形式yaaする映像送信信号のためのものであり、そ
のうち240ラインかこの表示装置によって表示され1
時間間隔が残りの48本に割当てられ、6本に1本当り
ブランキング用として用いられる。第7図は、より詳細
にブランキング方式を図解している。この図は、映像送
信信号ラインの1から5までが通常は時間間隔1かも5
までの間に表示装置へ送られ、そこで表示ライン11J
・ら5として表示され、矢に映像信号のライン6に割当
てられた時間間隔においては。
表示ラインの4分の6.すなわち表示ライン6ないし1
85がブランキングされることを示している。次に映像
送信信号ライン7ないし11が表示装置へ表示ライン6
ないし10として入力され。
その後挟1象送信11号ライン12に割当てられた時間
間隔内における欠めブランキングにおいて、表示ライン
11ないし1−90がブランキングされる。
この過程は同様に続行され、映像送信信号ライ、ン16
ないし71が表示ライン11ないし60として表示され
た後表示ライン61ないし240がブランキングされる
。矢に、映像送信信号ライン77が表示ライン61ない
し65として表示された後、送信1ハ号ライン78に割
当てられた時間間隔内において表示ライン66ないし2
40及び表示ライン1ないし5がブランキングされる。
このように表示装置にラインが入力されると、それはフ
レーム周期の約4分の1の間保持され、131つ次の残
シの4分の6は映像送信信号ライン6本目ごとに対応し
た時点でくシかえしブランキングされる。
第6図にもどって、放送信号は同調器60により受信さ
れ、復号器61へ送られ、そこから信号は同期分離器6
2へ送られ、そこで映像信号は増幅a63へ送られ、ま
た同期信号はタイミング制御回路64へ送られる。
増幅器63からの映像信号出力は1表示装置のソース・
ライン52の数だけの段が用意された標本抽出保持回路
65へ送られる。この標本抽出保持回路の動作は、信号
「〔」」の場の中を循還している単一の「1」信号を有
するシフトレジスタ66によって制御され、更にこのシ
フトレジスタ66はタイミング11ilJ 141回路
64によって制御される゛。これによりシフトレジスタ
66は、1つの映像信号ラインのトレースの適当な区分
を通尚なソース・ラインへ分配するように動く。
標本抽出保持回路65中にたくわ見られているデータの
1つのラインが表示装置に入力される時には、タイミン
グ制御I[1回路64は単一の信号「1」をシフトレジ
スタ67の「0」の場の中へ入力させ、その信号はイネ
ーブル・c−)6Bを通って適当なゲート・ライン51
へ送られる。
タイミング制御回路64は、映像送信信号ライントレー
スの6本目ごとに標本抽出保持回路65の第2人力へブ
ランキング信号を供給する。このブランキング信号は映
像信号の入力を禁止し、標本抽出保持回路65のすべて
の段の電位を表示セル前面電極電位にセットする。同時
に、シフトレジスタ61の中は4分の6が「1」で満た
され。
従ってタイミング制御回路64がイネーブル・r−ト6
8ヘパルスを印加すると1表示ラインのうちの適当な4
分の6がブランキングされる。
フレームが交番するfこびに、タイミング■す御回路6
4は筐た増幅器63へ信号を供給し、それ九より増46
63の出力を反転させるので、関連するP′ET50を
介して+rta hのベルのパッド47へ与えられる映
像信号°1圧は、フレーム周波数の半分で交番し、それ
によシ液晶層41に必要な交番駆動を与える。
第8図は、第6図を参照して上に述べた回路の修正例を
示している。その修正は、f−ト・ライン52を制御す
るのに1個のシフトレジスタ61を用いるかわフに2個
のシフトレジスタ80及び81を用いることにある。シ
フトレジスタ80及び81は、イネ−ゾル・? −) 
68のかわりに、イネ−デル2−1マルチプレクサ82
に信号を供給する。シフトレジスタ80はライン書き込
みを制御し、その中では常にl−OJの場の中を循還し
ている年−の1°1」を含んでいる。他方、81は3/
4消云シフトレジスタであり、その中の4分の6は循還
する「1」で満たされており、ブランキングを副f41
する。
第9図は、第6図の回路の更に別の修正列を示している
。ここでは、r−ト・ラインをアクセスするために、2
レベルの復号ツリー構成が用いられている。タイミング
制御回路64は、ラッチ・イネーブル回路91に信号な
送る5段シフトレジスタ90へのデータ入力を供給する
。このラッチ駆動回路は8個の復号及びラッチ回路92
へ並列V−信号を送フ、それらの復号及びラッチ回路の
各各は、史に61m 1組の復号及びラッチ回路93へ
信号を送り、/l”−)・ライン51に対し必袂な24
00Å力な供給する。
上記のように1本発明を特定の実施例について説明した
が、この説明は率に例示として行なりKものであって、
本発明の範囲を制限するものではないことを明らかに理
解すべきである。
【図面の簡単な説明】
第1図は、@紬されないアルレス指定方式の信号波形図
である。 帛2図及び第6図は、それぞれ本発明による2つの短縮
されたアドレス指定方式の信号波形図である。 第4図は、表示セルの概略&ljr面図である。 第5図は、基本的な画素回路を示す概略電気回路図であ
る。 第6図は、駆動回路のブロック図である。 第7図は1表示HIItのライン書込み及びライン・ブ
ランキングの手順の説明図である。 第8図及び弗9図は、第6図の回路のかわりに用いられ
る別の駆動回路の構成を示すブロック図である。 (参照番号) 10・・・ゲート・パルス。 11・・・「オン」パッドの電圧波形、12・・・「オ
フ」パッドの電圧波形。 20・・・ゲート・パルス。 21・・・ブランキング・パルス。 22・・・「オン」パッドの電圧波形、23・・・「オ
フ」パッドの電圧波形。 30・・・ケゞ−ト・パルス。 31・・・ブランキング・パルス、 33・・・「オン」パッドの′電圧波形、41・・・液
晶層。 42・・・端部シール。 43・・・ガラス板。 44・・・シリコン・ウェー/−1 45・・・内部の透明゛電極層。 46・・・透明な絶縁層。 47・・・マトリクス配列の金属電極パット、4B・・
・透明な絶縁層、 49・・・パッド、 50・・・FF!T 。 51・・・ゲート・ライン。 52・・・ソース・ライン。 60・・・同調器、 61・・・復号器、 62・・・同期分離器。 63・・・増幅器、 64・・・タイミング制御回路、 65・・・標本抽出保持回路、 66・・・シフトレジスタ。 67・・・シフトレジスタ。 68・・・イネーブル・r−ト、 80・・・ライン:訃込入シフトレゾスタ、81・・・
3/+消去シフトレゾスタ、82・・・イネーブル2−
1マルチゾレクサ。 90・・・5段シフトレジスタ、 91・・・ラッチ・イネーブル回路、 92・・・復号及びラッチ回路、 93・・・復号及びラッチ回路。 代理人浅村 晧 外4名 図面の浄書(内容に変更なし) FIG、1 FIG、2 FIG、5 FIG、6 手続補正書(方式) 昭和58年7月12日 特許庁長官殿 1、事件の表示 昭和 58年乃詐願第 56804    号3、補正
をする者 事件との関係 特1.′1出にイ1人 4、代理人 5、補正命令の日イ」 昭和58年6 月28 日 6、補正により増加する発明の数 8、補正の内容  別紙のとおり

Claims (1)

  1. 【特許請求の範囲】 (1)  電極を備えた透明な前面板とそれぞれの画素
    を画定するマトリクス配列の電極パッド馨備えた裏板と
    の間にはさまれた液晶層と、前記ml極パッドに個別的
    に接続されたマトリクス配タリのff−)を含みかつ表
    示すべき情報に従って前記ゲートに選択された電位を供
    給するように動作するアクセス回路とを包含したマトリ
    クス配クリの液晶表示8置を動作させる方法であって。 前記前面板の前記wL極を実質的に一定の基準′電位1
    )レベルに保持すること、 前記電極パッドのおのおのを関連するr−)を介してく
    り力)えしアドレス指定すること。 前記のアドレス指定の間に前記の関連するr−ト馨弁し
    て前記電極パッドのそれぞれに選択された1位を供給す
    ること、 前記アドレス指定の後あらかじめ定められた時間中前記
    の関連する/7”−)を閉じること。 上記のあらかじめ定められた時間の経過に絖いて少なく
    とも1回前記の関連する//”−)を開くこと、 前記の/F”−)を洲いている時間中にh DI記の関
    連する?−)を通して、前記前面&lL他に対し前i己
    ゛wL&ハツトのそれぞれな放゛屯させること、ならび
    に 前記の枚重に続いて、仄のアドレス指定時まで前記の関
    連する/T”−)を再び閉じること、を包含したマトリ
    クス配タリの液晶表示8置を動作させる方法。 (2、特許請求の範囲第1JJlに記載の方法において
    、前記の選択された電位を供給することは、それぞれの
    画素を付勢するように駆動されるべき前記′電極パッド
    に供給される前記の選択された電位のし   ′ベルを
    、父査する前記のアドレス指定が行なわれている間に、
    基準電位のレベルよりも高及び低の間で変化させること
    を宮み、更に、前記方法は。 前記の関連するr−トを再び閉じることに先立って、前
    記の関連するf−)を閉じること、それを開くこと、及
    び前記成極ノミラドのそれぞれを放電させることを少く
    とも3回くりかえすことを包!したマ) IJクス配列
    e、昂表示襞直を動作させる方法。 (31Q”4許請求の範囲@1項に記載の方法においC
    。 前記の選択された電位を供給することは、それぞれの1
    111索を付勢するように駆動されるべき前8C電極パ
    ツドに供給される前記の選択された電位のレベルを、実
    舊釣に一定に保持することを含み、前記の関連するf−
    )を閉じること、それを開くこと、及び前記電極パラP
    のそれぞれを数域させることが、前記の関連するf−)
    を杏び閉じることに先立ってただ1回の入行なわれる、
    マ) +7クス配伺液晶表示較置を動作させる方法。 (4)特許請求の範囲第1JAに6d載の方法において
    。 前記の関連するr−)を閉じることは、それぞれのアド
    レス指定とそれらに続く仄のアドレス指定との間の時間
    間隔の半分より短い時間の閣si]記の関連するr−ト
    を閉じることを含む、マトリクス配置IJ液晶表示装置
    を動作させる方法。 (5)  特許請求の範囲第4項に記載の方法において
    。 前記の関連する?−)を閉じることは、それぞれのアド
    レス指定とそれらに続く次のアドレス指厘との間の時間
    間隔の6分の1より憩い時間の間前記の関連するゲート
    を閉じることを含む、マトリクス配置1j液晶表示装置
    を動作させる方法。
JP58056804A 1982-04-01 1983-03-31 マトリクス配列の液晶表示装置を動作させる方法 Granted JPS58214197A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
GB8209708 1982-04-01
GB08209708A GB2118346B (en) 1982-04-01 1982-04-01 Scanning liquid crystal display cells

Publications (2)

Publication Number Publication Date
JPS58214197A true JPS58214197A (ja) 1983-12-13
JPH0118435B2 JPH0118435B2 (ja) 1989-04-05

Family

ID=10529473

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58056804A Granted JPS58214197A (ja) 1982-04-01 1983-03-31 マトリクス配列の液晶表示装置を動作させる方法

Country Status (5)

Country Link
US (1) US4511926A (ja)
EP (1) EP0090988B1 (ja)
JP (1) JPS58214197A (ja)
DE (1) DE3368790D1 (ja)
GB (1) GB2118346B (ja)

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58186796A (ja) * 1982-04-26 1983-10-31 社団法人日本電子工業振興協会 液晶表示装置およびその駆動方法
DE3329130C2 (de) * 1982-08-23 1987-03-05 Kabushiki Kaisha Suwa Seikosha, Shinjuku, Tokio/Tokyo Verfahren zur Ansteuerung einer Matrix-Anzeigetafel
JPS59176985A (ja) * 1983-03-26 1984-10-06 Citizen Watch Co Ltd 液晶テレビ受信装置
US4655561A (en) * 1983-04-19 1987-04-07 Canon Kabushiki Kaisha Method of driving optical modulation device using ferroelectric liquid crystal
US5093737A (en) * 1984-02-17 1992-03-03 Canon Kabushiki Kaisha Method for driving a ferroelectric optical modulation device therefor to apply an erasing voltage in the first step
GB2146473B (en) * 1983-09-10 1987-03-11 Standard Telephones Cables Ltd Addressing liquid crystal displays
GB2149176B (en) * 1983-10-26 1988-07-13 Stc Plc Addressing liquid crystal displays
JPS60257683A (ja) * 1984-06-01 1985-12-19 Sharp Corp 液晶表示装置の駆動回路
US4825203A (en) * 1984-07-06 1989-04-25 Sharp Kabushiki Kaisha Drive circuit for color liquid crystal display device
GB2173337B (en) * 1985-04-03 1989-01-11 Stc Plc Addressing liquid crystal cells
GB2173336B (en) * 1985-04-03 1988-04-27 Stc Plc Addressing liquid crystal cells
US4794453A (en) * 1986-09-09 1988-12-27 Web Printing Controls Co. Method and apparatus for stroboscopic video inspection of an asynchronous event
JP2579933B2 (ja) * 1987-03-31 1997-02-12 キヤノン株式会社 表示制御装置
US4845482A (en) * 1987-10-30 1989-07-04 International Business Machines Corporation Method for eliminating crosstalk in a thin film transistor/liquid crystal display
US4781437A (en) * 1987-12-21 1988-11-01 Hughes Aircraft Company Display line driver with automatic uniformity compensation
US5248963A (en) * 1987-12-25 1993-09-28 Hosiden Electronics Co., Ltd. Method and circuit for erasing a liquid crystal display
US5089812A (en) * 1988-02-26 1992-02-18 Casio Computer Co., Ltd. Liquid-crystal display
JP2555420B2 (ja) * 1988-08-29 1996-11-20 株式会社日立製作所 液晶マトリックス・パネルの中間調表示駆動回路
US5105288A (en) * 1989-10-18 1992-04-14 Matsushita Electronics Corporation Liquid crystal display apparatus with the application of black level signal for suppressing light leakage
US5680147A (en) * 1991-05-20 1997-10-21 Semiconductor Energy Laboratory Co., Ltd. Electro-optical device and method of driving the same
JP2641340B2 (ja) * 1991-06-13 1997-08-13 スタンレー電気株式会社 アクティブマトリクス液晶表示装置
US5257103A (en) * 1992-02-05 1993-10-26 Nview Corporation Method and apparatus for deinterlacing video inputs
GB9207527D0 (en) * 1992-04-07 1992-05-20 Philips Electronics Uk Ltd Multi-standard video matrix display apparatus and its method of operation
JP3196998B2 (ja) * 1995-04-24 2001-08-06 シャープ株式会社 液晶表示装置
KR100338480B1 (ko) * 1995-08-19 2003-01-24 엘지.필립스 엘시디 주식회사 액정표시장치및그제조방법
US5610667A (en) * 1995-08-24 1997-03-11 Micron Display Technology, Inc. Apparatus and method for maintaining synchronism between a picture signal and a matrix scanned array
US5635988A (en) * 1995-08-24 1997-06-03 Micron Display Technology, Inc. Apparatus and method for maintaining synchronism between a picture signal and a matrix scanned array
US5856818A (en) * 1995-12-13 1999-01-05 Samsung Electronics Co., Ltd. Timing control device for liquid crystal display
GB2313224A (en) 1996-05-17 1997-11-19 Sharp Kk Ferroelectric liquid crystal device
GB2313223A (en) * 1996-05-17 1997-11-19 Sharp Kk Liquid crystal device
JP2923906B2 (ja) * 1996-06-07 1999-07-26 日本電気株式会社 液晶表示装置の駆動回路
US5854615A (en) * 1996-10-03 1998-12-29 Micron Display Technology, Inc. Matrix addressable display with delay locked loop controller
US6489940B1 (en) * 1998-07-31 2002-12-03 Canon Kabushiki Kaisha Display device driver IC
US7199527B2 (en) * 2000-11-21 2007-04-03 Alien Technology Corporation Display device and methods of manufacturing and control
GB2385975B (en) * 2000-11-21 2004-10-13 Avery Dennison Corp Display device and methods of manufacture and control

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3824003A (en) * 1973-05-07 1974-07-16 Hughes Aircraft Co Liquid crystal display panel
US4368523A (en) * 1979-12-20 1983-01-11 Tokyo Shibaura Denki Kabushiki Kaisha Liquid crystal display device having redundant pairs of address buses

Also Published As

Publication number Publication date
EP0090988A1 (en) 1983-10-12
JPH0118435B2 (ja) 1989-04-05
US4511926A (en) 1985-04-16
EP0090988B1 (en) 1986-12-30
DE3368790D1 (en) 1987-02-05
GB2118346A (en) 1983-10-26
GB2118346B (en) 1985-07-24

Similar Documents

Publication Publication Date Title
JPS58214197A (ja) マトリクス配列の液晶表示装置を動作させる方法
JP2677593B2 (ja) 表示装置
US7161573B1 (en) Liquid crystal display unit and method for driving the same
KR100283346B1 (ko) 디스플레이 장치 및 구동 방법
TWI288912B (en) Driving method for a liquid crystal display
KR0138082B1 (ko) 강유전성 액정표시장치 및 강유전성 액정표시소자의 구동방법
US20050190133A1 (en) Liquid crystal pixel memory, liquid crystal display, and methods of driving the same
JPS5875194A (ja) マトリクス表示装置及び駆動方法
JPH01137293A (ja) デイスプレーのクロストーク減少方法と装置
KR960003590B1 (ko) 액티브매트릭스형 액정표시장치의 구동장치 및 방법
JPH10197894A (ja) 液晶表示装置及び液晶表示装置の駆動方法
TW594338B (en) A two TFT pixel structure liquid crystal display
JP2002533767A5 (ja)
JPH0943572A (ja) Lcd駆動方式
US6788282B2 (en) Driving method for electro-optical device, driving circuit therefor, electro-optical device, and electronic apparatus
JP3920821B2 (ja) 強誘電性液晶の電界配向方法と液晶表示装置
JP2681528B2 (ja) 液晶ライトバルブ装置
JPH0764056A (ja) 反強誘電性液晶表示素子及び反強誘電性液晶表示素子の駆動方法
US20010045933A1 (en) Liquid crystal optical apparatus
JP3476865B2 (ja) 液晶表示装置の駆動方法
TW563082B (en) Antiferroelectric liquid crystal devices, method and system for driving an antiferroelectric liquid crystal display device
JPH1138386A (ja) 映像表示装置およびその駆動方法
JP2000298259A (ja) 液晶表示装置の駆動方法
JP4406993B2 (ja) プラズマアドレス型液晶表示素子の駆動方法および駆動装置
JP2857976B2 (ja) 強誘電相を示す液晶表示装置及び液晶表示素子の駆動方法