JPS58208782A - 表示制御装置 - Google Patents

表示制御装置

Info

Publication number
JPS58208782A
JPS58208782A JP57092002A JP9200282A JPS58208782A JP S58208782 A JPS58208782 A JP S58208782A JP 57092002 A JP57092002 A JP 57092002A JP 9200282 A JP9200282 A JP 9200282A JP S58208782 A JPS58208782 A JP S58208782A
Authority
JP
Japan
Prior art keywords
display
graphic
pixel
information
mask
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57092002A
Other languages
English (en)
Inventor
明彦 横田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Fuji Facom Corp
Original Assignee
Fujitsu Ltd
Fuji Facom Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd, Fuji Facom Corp filed Critical Fujitsu Ltd
Priority to JP57092002A priority Critical patent/JPS58208782A/ja
Publication of JPS58208782A publication Critical patent/JPS58208782A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (a)  発明の技術分野 本発明は図形表示手段を有する表示制御装置に関する。
(b)  従来技術と問題点 グラフィックディスプレイ装置における図形表示の一手
段としてシザリング機能がある。これは図形データのう
ち特定の部分の図形データのみを取出して表示せしめる
手段であシ、一般にマスク法を用いて不要な図形データ
の表示を抑止している。例えばA、 B 2つの図形(
線画)が重なシ合う図形表示の場合、重なシ合う部分の
図形データをマスクして表示部へ送出しない方法である
。このようなマスク法による光示制御を、従来はソフト
ウェアにより竹ってきたが、このため処理装置における
図形処理が複雑化し、また処理に要する実行時間が多大
となり処理〃1率が低下する欠点があった。
(e)  発明の目的 本発明は上記の欠点を解決するためになされたもので、
図形表示における不要図形の消去を容易とする表示制御
装置の提供を目的とする。
(d)  発明の構成 本発明は、表示部を有するディスプレイ装置と処理装置
とが結ばれ、前記処理装置から送出された図形情報を表
示する表示制御装置において、前記表示部の画面の全画
素に対応する記憶容量を有する記憶部と、表示図形部分
を指定する画素バタン情報を設定する手段と、該画素バ
タン情報と前記処理装置からの図形表示情報とを画素単
位で比較する比較手段とを備え、前記処理装置から図形
表示情報を受けたとき、該図形表示情報と、前記記憶部
に設定された画素バタン情報とを画素単位で比較し、該
画素バタン情報で指定される図形表示情報を前記表示部
へ送出することにより、指定された図形を表示せしめる
ことを特徴とする表示制御装置である。
(6)  発明の実施例 以下、本発明を図面によって説明する0第1図は本発明
の一実施例を1明するブロック図、第2図、第3図及び
第4図は本弁明の一実施例に基く表示例であ夛、1は処
理装置、2は主記憶装置、3は制御部、4,5は切替部
、6はバッファ、7はマスクメモリ、8け比較部、9は
書込制御部、ICは表示メモリ、11は画面、12は表
示部、A、 E、 Fは曲線図形、Bは直線図形、C,
、C,は制御信号、Dけ表示データ、Gは図形データ、
Hは書込指令、■は抑止指令、MLはマスクライン・、
Pはマスクバタン情報、Plは矩形バタンデータ、P、
は境界ラインデータ、Qは交差点、a+ Hay r&
+) an) agl asl av、&s、be、 
b言、bm、e6”+ ’o+ fntは曲線又は直線
図形上の点、X、。
X161 X5nHXaoIyol YtoTyso9
)’toはメモリのアドレス、49口は接点である。第
1図の実施例はラスクスキャン衣示方式による表示装置
の例であり、表示メモリ1oは、表示部12における画
面11の表示画素数に対応するメモリ容量(ビット酸)
を有する。本発明では、とのに示メモリ10と同一容量
を有するバッファ6及びマスクメモリ7を設けている。
また本発明は2つのマスク手段を可能とするものであり
、第1は処理装置1からの固定マスク情報を受け、図形
表示の際、この固定マスク情報に基いて所要の図形を表
示するシザリング法である。第2は表示図形が更柄され
る毎にマスク情報が変更される可変マスク情報に基く図
形表示である。
先ず第1の方法を図によって説明する。第1図における
切替部5は接点(イ)に接続しておく。第1図において
、制御部3は、処理装置ii 1からマスクバタン情報
Pの送出通知を受けたとき、制御信号C2を発して切替
部4を接点(イ)に接続する。従って処理装置1から送
出されたマスクパタン情@P(ビット単(Vの情報)は
、切替部4の接点(イ)及び切替部5の接点(イ)を経
てマスクメモリ7へ格納される。次いで制御部3は、切
替部4を接点(ロ)に切替えて、図形データGの到来を
待つ。引続いて処理装置lから送出された図形データG
は、制御部3によりバッファ6に格納される。格納終了
と共に、制御部3は制御信号C2を発するので、比較部
8が起動され、バッファ60図形データGと、マスクメ
モリ7のマスクバタン情報とがビット単位で読出され、
比較照合が行われる。例えばマスクバタン情報Pが、第
2図(a)に示すような矩形バタンデータPlでアシ、
一方図形データは第2図(b)に示すN字形の曲線Aと
する。この場合、比較部8は、比較結果が一致したとき
に書込指令Hを発し、不一致のときに抑止指令■を発す
るので、バッファ6内の図形(曲線A)データのうち一
致した部分(矩形内)のデータのみが、書込制御部9に
よシ表示メモリ10へ書込まれる。これによシ表示部1
2には所要部分の曲線のみが表示されることになる。す
なわち第2図(b)に示すように点a、〜as2点a4
〜a、及び点a、〜a、の部分のみが画面11に表示さ
れることになる。第3図(a)はマスクバタン情報Pと
して、境界ライン(メモリ7のアドレスy0〜y、。の
領域内のデータ表示を許容する)データP、をマスクメ
モリ7にセットしたときの例である。一方、図形データ
は第3図(b)に示すような直線Bとすれば、図示のよ
うに直線B(b、−b、)のうち、線分す、−b、のみ
が表示されることになる。
次に第2の可変マスク情報の場合を説明する。
表示すべき図形データGが、第4図(a)に示すように
3次元データの場合、これを画面11によシ2次元で表
示する場合には、第4図(c)に示すように、曲aEと
Fとの交差点Qと点f0とを結ぶ曲線を消去したい場合
がある。従来は、これをソフトウェアで行ってきたが、
本発明では第4図(b)に示すように、最初の曲線Eの
図形データをマスクメモリ7に格納しておき、これをマ
スクバタンとして用い、次に送られてくる曲線Fの図形
データをマスクすることによシ、第4図(c)に示す図
形表示が可能となる。第1図において、切替部4及び5
を接点(ロ)側に切替えておく。処理M#1から送出さ
ねた図形(曲ME)データGは制御部3によシバソファ
6に格納されたのち、書込制御部9により表示メ尤り1
0に書込まれる。この曲mEの図形データは表示部12
へ送出されるので、画面11には曲線Eが表示される。
一方この曲線Eの図形データは切替部5の接点(ロ)を
経てマスクメモリ7に書込まれる。従って、次に処理装
置1から図形(曲&F)データGが送られてきた場合に
は、比軟&IL 8によシ、曲線Eのマスクバタンと、
曲線Fの図形データの比較が行われることになり、表示
メモリには、2つの図形が重なシ合う部分が取除かれた
図形データが曹込まhるので、表示部12の画面11に
は第4図(c)に示す表示が得られる。
J31上のようにマスクメモリ7のマスクバタンは、表
示図形が変更される毎に1新されることになる。
(f)  発明の効果 赴J上のように本発明は、ハードウェア(マスクメモリ
)によシ画像処理を行えるので、処理装置の処理効率を
著しく向上する利点を有する。
【図面の簡単な説明】
第1図は本発明の一実施例を説明するブロック図、第2
図、第3図及び第4図は本発明の一実施例に基く表示例
であわ、図中に用いた符号は次の通如である。 1は処理装置自、2は主記憶装置、3は制御部、4.5
は切替部、6けバッファ、7はマスクメモリ、8は比較
部、9は書込制御部、ioけ光示メモIハ 11は画面
、12け表示部、A、 E、 Fけ曲線図形、Bは直線
図形、C1,巳は制御信号、I)は表示データ、Gは図
形データ、Hは書込指令、■は抑止指令、MLはマスク
ライン、Pはマスクバタン情報、PIは矩形バタンデー
タ、PIは境界ラインデータ、Qは交差点、aa1 a
t> aal aa)a@、aa、avl am、bo
、by) hIHe(’) en ) fo Hfnは
曲線又は直線図形上の点、Xo、X+。、X、。。 Xab ) Vu + yta 1 ’!so 、’t
adはメモリのアドレス、42口は接点を示す。 第 2 図 ((1)             (b)$ 3 a 第  4 図

Claims (1)

    【特許請求の範囲】
  1. 表示部を有するディスプレイ装置と処理装置とが結ばれ
    、前記処理装置から送出された図形情報を表示する表示
    制御装置において、前記表示部の画面の全画素に対応す
    る記憶容量を有する記憶部と、表示図形部分を指定する
    画素バタン情報を設定する手段と、該画素バタン情報と
    前記処理装置からの図形表示情報とを画素単位で比較す
    る比較手段とを備え、前記処理装置から図形表示情報を
    受けたとき、該図形表示情報と、前記記憶部に設定され
    た画素バタン情報とを画素単位で比較することにより、
    該画素バタン情報で指定される図形表示データを前記表
    示部へ送出して図形を表示せしめることを特徴とする表
    示制御装置。
JP57092002A 1982-05-29 1982-05-29 表示制御装置 Pending JPS58208782A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57092002A JPS58208782A (ja) 1982-05-29 1982-05-29 表示制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57092002A JPS58208782A (ja) 1982-05-29 1982-05-29 表示制御装置

Publications (1)

Publication Number Publication Date
JPS58208782A true JPS58208782A (ja) 1983-12-05

Family

ID=14042215

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57092002A Pending JPS58208782A (ja) 1982-05-29 1982-05-29 表示制御装置

Country Status (1)

Country Link
JP (1) JPS58208782A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59231591A (ja) * 1983-06-15 1984-12-26 株式会社日立製作所 画像表示装置
JPS6318390A (ja) * 1986-07-10 1988-01-26 松下電器産業株式会社 ビツトマツプ装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5518745A (en) * 1978-07-25 1980-02-09 Seiko Instr & Electronics Ltd Hidden-line erasing system of display unit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5518745A (en) * 1978-07-25 1980-02-09 Seiko Instr & Electronics Ltd Hidden-line erasing system of display unit

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59231591A (ja) * 1983-06-15 1984-12-26 株式会社日立製作所 画像表示装置
JPS6318390A (ja) * 1986-07-10 1988-01-26 松下電器産業株式会社 ビツトマツプ装置

Similar Documents

Publication Publication Date Title
US7379068B2 (en) Memory system and method for improved utilization of read and write bandwidth of a graphics processing system
JPH0355832B2 (ja)
JPS58208782A (ja) 表示制御装置
JPS5846459A (ja) 画信号格納方式
JPH06149533A (ja) 表示領域外セグメントの描画処理を削減したセグメント高速描画方式
JPS59162588A (ja) 表示装置
JPS60129789A (ja) 表示アドレス管理装置
JPS59214944A (ja) 図形出力端末装置
JPS59178487A (ja) デイスプレイ装置
JPS6035075B2 (ja) Crt表示装置
JPS6122391A (ja) 表示装置の複写制御方式
JP2584143B2 (ja) 画像表示装置
JPH1130969A (ja) 表示装置の表示制御装置
JPS58178390A (ja) 画像表示方式
JPS6042792A (ja) 表示制御方式
JPH0442197A (ja) 図形表示装置
JPH04151195A (ja) 画像表示装置
JPS6139092A (ja) 表示装置
JPS62267793A (ja) ビツトマツプデイスプレイ装置
JPH02240755A (ja) 情報機器
JPS60178484A (ja) 表示装置
JPH0550013B2 (ja)
JPS6298390A (ja) デイスプレイ装置
JPS60129786A (ja) 画像メモリ装置
JPS60214387A (ja) スクロ−ル画像の画面管理方式