JPS58197542A - キ−コ−ド読取装置 - Google Patents

キ−コ−ド読取装置

Info

Publication number
JPS58197542A
JPS58197542A JP57080250A JP8025082A JPS58197542A JP S58197542 A JPS58197542 A JP S58197542A JP 57080250 A JP57080250 A JP 57080250A JP 8025082 A JP8025082 A JP 8025082A JP S58197542 A JPS58197542 A JP S58197542A
Authority
JP
Japan
Prior art keywords
output
input
arithmetic processing
terminals
scanning line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57080250A
Other languages
English (en)
Inventor
Naoya Ikeda
尚哉 池田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP57080250A priority Critical patent/JPS58197542A/ja
Publication of JPS58197542A publication Critical patent/JPS58197542A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M11/00Coding in connection with keyboards or like devices, i.e. coding of the position of operated keys
    • H03M11/20Dynamic coding, i.e. by key scanning

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Input From Keyboards Or The Like (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明はキーコード読取装置に係シ、特に、キーマトリ
ックスの走査を駆動する装置の出力部を出力量短絡から
保護するキーコード読取装置に関する。
キーマトリックスの走査を駆動する装置の出力量短絡の
例及び、出力部の保饅を従来技術で施されたキーコード
読取装置の例を第1図、第2図、第6図を用いて以下説
明する。
第1図は出力端子間短絡の保繰の無いキー人力絖MiL
装置の一例を示した構成図である。
本例では、前述のキーマ) IJラックス走査を駆動す
る装置として演算処理装置1を用いる。
前6己演算処理装置1は、演算処理部2と出力ホード3
及び入力ボート4から成シ、出力ボート3は走査線駆動
アンプ5〜9.入力ボート4は読取アンプ10〜14か
らそれぞれ構成されている。
演算処理部2には、出力ボート5に対し、走査線駆動ア
ンプ5〜9の出力のうち一つをロウレベルに、他をすべ
てハイレベルにするように出力データ信号を送る。これ
によシ、走査IM15〜19のうち1つがロウレベル、
他1はハイレベルとなる。例として走査線15がロウレ
ベル、走青廟16〜19がハイレベルの場合を考えると
、走査#!15上に接点を有するキーが押下された場合
、押下されたキー接点を構成する読取線がロウレベルと
なる。例として読取線22がロウレベルにされたとする
と、他の読取線は抵抗25〜29と電源30によシハイ
レベルになシ入カポート4中の読取アンプ12の出力が
ロウレベル、他の読取アンプの出力がハイレベルという
5ピツ)+7)7’−タを演算処理部2に出力する。
演算処理部2は、この入力データ信号と前記の出力デー
タから押下されたキーを検索し、また、次の出力データ
信号としては走査線16をロウレベルに、他の走査線を
ハイレベIしとして次の状態へ移行するという働きをす
る。
第1図において、走査−15がロウレベルであるとき、
読取線22と走査線15の交点上のキーと、読取線22
と走査線16の交点上にあるキーが同時に押されたとす
ると、これら2つのキー接点を介して、走査m駆動アン
プ5の出力部と走査線駆動アンプ6の出力部が電気的に
短絡されることになる。そして走査線駆動アンプ5の出
力がロウレベル、走査線駆動アンプ6の出力がハイレベ
ルであるから、走査線駆動アンプ6から走査線駆動アン
プ5に対して短絡電流が流れる。
走査線駆動アンプを具体的に第2図に示して短絡を説明
する。第2図において前記の走査線駆動アンプ5.6は
それぞれ走査線駆動アンプ32゜31  に対応する。
走査線駆動アンプ51はFET55.FET54から成
シ、今その出力端子38はハイレベルである6走査線駆
動アンプ32はFET3s、FET56から成如今その
出力端子39はロウレベルである。
このとき、FET56のドレイン、ソース間に過剰な電
流37が流れ、このため走査線駆動アンプ32つまシ第
1図の走査線駆動アンプ5は故障する危険性がある。
同時入カキ−によっては、全ての走査駆動アンプ5〜9
が短絡し、出力ボート3の故障の危険性はさらに増えこ
れは演算処理装置1llj1の故障にもつながる。
そこで、出力ボート3を保護するために、従来はm3図
に示すように出力ボート3にオーブンコレクタIC40
〜44ヲ接続している。オープンコレクタICはその出
力部に、異なる電圧値の出力が短絡されたときこれら2
つの信号の論理和を出力信号とする性質を持ち、かつオ
ープンコレクタIC自体は出力間の短絡による破損の危
険性の無いものである。
したがって、演算処理装置は同時キー人力による故障か
ら保護される。
しかしながら、この方法ではオープンコレクタICを走
査線の数だけ使用するため、コストアップという欠点と
、回路規模増大という欠点を持っている。
本発明の目的は、前記従来技術の欠点を解決するために
、キーコード読取装置において、IC部品を増やすこと
なく、キーマトリックスの走査を駆動する装置の出力部
を出力量短絡がら保護することにある。
キーコード読取装置において、従来装置では、キーマト
リックスの走査を駆動する装置の出力部は、常に出力状
態であるとして、出力量短絡から保護するためのオープ
ンコレクタICを接続した。
しかし、本発明では、キーマトリックスの走査信号を出
力している一つの出力端子以外の出力部を、出力状態か
ら入力状態に切シ換えることにより、走査線駆動装置を
出力量短絡から保−するのである。
本発明の一実施例を、第4図、第5図、第6図を用いて
説明する。
本実施例では、WJa図に示したような、入出力切換可
能な出力ボートを有する演算処理装置を用いる。
この演算処理装置1の入出力端子45〜49は、入力端
子にも出力端子に本なり得るものである。
したがって、前記入出力端子45〜49は走査線と接続
し、出力部として′用いても、ある方法により出力状態
と入力状態が切少換え可能である。
#44図では入出力端子47が出力状態で、入出力端子
45,4448.49は入力状態である。さらに、本例
では、前記の出力状態と入力状態の切換えを内部のデー
タ方向レジスタの内容によって行なう演算処理装置を用
いることにすると、出力量短絡の保護機能を有する本発
明装置の実施例は第5図に示した構成となる。
本実施例では前述のように走査線を駆動する演算処理装
置の出力部の出力状態と入力状態を第6図に示すデータ
方向レジスタ56で切シ換える。
第6図においてデータレジスタ50の各ビット51〜5
5はそれぞれ走査線15〜19への出力信号を示すもの
で、ハイレベルなら“1“、ロウレベルなら°0“がそ
れぞれ書きこまれるが、本発明では、出力部のうち出力
状態にする端子は1個で他は入力状態にするのであるか
ら、ハイレベルの出力信号は不要で全ビットともにIo
lを1きこんでおく。
データ方向レジスタ56の各ビット57〜61はそれぞ
れデータレジスタ50の各ビット51〜55の入出力状
態を示すもので、出力状態ならば1、入力状態ならば°
0°がそれぞれ誉きこまれる。
したがって第6図のデータレジスタ50及びデータ方向
レジスタ56の内容であれば、第4′図の入出力端子4
7のみが出力状態で出力信号はロウレベルとなシ、他の
入出力端子は入力状態となる。
この状態で、読取線22と走査線16の交点−にの千−
と、読取線22と走査線17の交点上のキーが同時に押
下されたとすると、第4図の入出力端子46と入出力端
子47がキー接点を介して短絡されるが、この場合は、
入出力端子47のロウレベIし出力が入出力端子46に
入力されるだけで、出力ポートの故障の危険性は無い。
−また、押下されていないキー接点については、LY、
 kVl 720〜24に抵抗25〜29を介して電源
30からハイレベル信号が加えられるため、押下された
読取線はロウレベル、押下されていない読取線はハイレ
ベルとなシ、これらが入力データ信号となり演算処理装
置1に入力される。
演算処理装置1は、この入力データ信号と、前記データ
方向レジスタの内容から押下されたキーを検索し、また
、第4図の出力部のうち入出力端子48のみを出力状態
に、他の入出力端子45、46.47.49をそれぞれ
入力状態にして次の状態を移行するという働きをする。
したがって、本実施例においての出力部の入力状態、出
力状態の切り換え操作は、最初にデータレジスタ50の
内容をすべて°0°にするという操作を除いては、従来
技術が出力データ信号の内容を遷移させてキーマトリッ
クス回路を走査していたのと全く同様に、データ方向レ
ジスタ56の内容を遷移させてキーマトリックス回路を
走査しているので、操作上複雑化あるいは低速化すると
いうことはない。
よって本実施例によれば、出力量短絡保護用のICを用
いることなく、かつ、演算処理装置の操作ではほとんど
従来技術と変わることなく、演算処理装置を出力量短絡
から保−するという効果がある。
本発明によれば、キーコード読取装置において、走査線
駆動装置の出力部に、同時キー人力による出力量短絡の
保護用ICを設けることなく出力量短絡から走査線駆動
装置を保護でき、前記保護用ICの分、経済性及び回路
規模の点で有利となる効果がある。
【図面の簡単な説明】
m1図は出力端子間短絡の保護の無いキー人力読取装置
の一例を示した構成図、第2図は短絡した2個の出力端
子の例を示した図、第3図は従来技術によシ出力端子間
短絡の保護をしたキー人力装置の一例を示した構成図、
第4図は入出力切換可能な出力ポートを有する演算処理
装置の構成図、第5図は本発明の一実施例を示すキー人
力読取装置の構成図、第6図は45図で用いる演算処理
装置の内部レジスタの内容を示した図である。 1・・・演算処理装置、2・・・演算処理部、3・・・
出力ポート、4・・・入力ボート、5〜9・・・、走査
線駆動アンプ、10〜14・・・読取アンプ、15〜1
9・・・走査線、20〜24・・・読取線、51〜32
・・・走査線駆動アンプ、63〜36・・・FET、3
8〜69・・・出力端子、40〜44・・・オープンコ
レクタIC,45〜49・・・入出力端子、50・・・
データレジスタ、56・・・データ方向レジスタ第  
1  因

Claims (1)

    【特許請求の範囲】
  1. 複数の走査−と、この走査線に交叉する複数の読取線と
    、前記走IEmlと読取線との交点に位ill L押下
    されたときその交点が接触するように構成されたキーと
    、前記走査線を電気的に駆動する出力部を有する走査線
    駆動装置を有するキーコード読取装置において、前記走
    査線駆動装置の走f#出力端子のうち一つを出力状態に
    し、他の走査線出力端子を入力に切シ換えることによシ
    、キー接触による出力量短絡に対して前記走査−駆動装
    置を保護することを4!徴とするキーコード読取装置。
JP57080250A 1982-05-14 1982-05-14 キ−コ−ド読取装置 Pending JPS58197542A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57080250A JPS58197542A (ja) 1982-05-14 1982-05-14 キ−コ−ド読取装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57080250A JPS58197542A (ja) 1982-05-14 1982-05-14 キ−コ−ド読取装置

Publications (1)

Publication Number Publication Date
JPS58197542A true JPS58197542A (ja) 1983-11-17

Family

ID=13713069

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57080250A Pending JPS58197542A (ja) 1982-05-14 1982-05-14 キ−コ−ド読取装置

Country Status (1)

Country Link
JP (1) JPS58197542A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61267893A (ja) * 1986-05-14 1986-11-27 三洋電機株式会社 ロツカ−装置
JPS6317847U (ja) * 1986-07-18 1988-02-05
KR100395947B1 (ko) * 2000-12-11 2003-08-27 주식회사 엘지이아이 전자레인지의 키입력회로
CN103095308A (zh) * 2012-12-31 2013-05-08 杭州士兰微电子股份有限公司 I/o接口电路及包含该电路的按键扫描装置及扫描方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61267893A (ja) * 1986-05-14 1986-11-27 三洋電機株式会社 ロツカ−装置
JPS6317847U (ja) * 1986-07-18 1988-02-05
KR100395947B1 (ko) * 2000-12-11 2003-08-27 주식회사 엘지이아이 전자레인지의 키입력회로
CN103095308A (zh) * 2012-12-31 2013-05-08 杭州士兰微电子股份有限公司 I/o接口电路及包含该电路的按键扫描装置及扫描方法
CN103095308B (zh) * 2012-12-31 2015-07-29 杭州士兰微电子股份有限公司 I/o接口电路及包含该电路的按键扫描装置及扫描方法

Similar Documents

Publication Publication Date Title
EP0096167B1 (en) Clock driver
JPS58197542A (ja) キ−コ−ド読取装置
US5193177A (en) Fault indicating microcomputer interface units
JPS60121588A (ja) デイジタル符号検出回路
JP3199805B2 (ja) キー入力装置
JPS60175135A (ja) キ−スキヤン回路
SU1179347A2 (ru) Многоканальное устройство тестового контрол цифровых узлов ЭВМ
JPS5917631A (ja) 入力装置
JPS6095370A (ja) 集積回路装置
KR890002664B1 (ko) 패리티 검출회로
JP3270068B2 (ja) 半導体装置
JP3018681B2 (ja) D/a変換装置
SU1324068A1 (ru) Устройство дл контрол посто нной пам ти
JPH0413715Y2 (ja)
JPS61241676A (ja) 電子回路
JPH01211058A (ja) 状態設定回路
JPH0564361B2 (ja)
JPH07105333A (ja) Icカード
JPS63173361A (ja) 集積回路
JPH05184066A (ja) 出力ドライブ回路
JPH0561708A (ja) 半導体集積装置
JPH036122A (ja) 3ステートバッファ
JPH0548493B2 (ja)
KR910012884A (ko) 키패드 스위치 입력 시스템
JPH0312098A (ja) Ramテスト方式