JPS58158902A - 印刷抵抗装置 - Google Patents

印刷抵抗装置

Info

Publication number
JPS58158902A
JPS58158902A JP57042008A JP4200882A JPS58158902A JP S58158902 A JPS58158902 A JP S58158902A JP 57042008 A JP57042008 A JP 57042008A JP 4200882 A JP4200882 A JP 4200882A JP S58158902 A JPS58158902 A JP S58158902A
Authority
JP
Japan
Prior art keywords
printed
insulating substrate
printed resistance
layer
resistance
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57042008A
Other languages
English (en)
Inventor
澤入 精
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP57042008A priority Critical patent/JPS58158902A/ja
Publication of JPS58158902A publication Critical patent/JPS58158902A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Parts Printed On Printed Circuit Boards (AREA)
  • Non-Adjustable Resistors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は同一の絶縁基板上に異なる面抵抗値の印刷抵抗
層を3つ以上形成した印刷抵抗装置に係り、簡単な構成
で印刷抵抗層の形成の容易な優れた印刷抵抗層・置を提
供することを目的とするものである。
一般に同一の絶縁基板上に異なる面抵抗値の印刷抵抗層
を3つ以上形成した印刷抵抗装置は公知であるが、この
種のものはいずれも第1図に示すように面抵抗値に関係
なく、適当に配列して印−副抵抗層を形成している。す
なわち、第1図において1は絶縁基板、2は絶縁基板1
上に形成された回路パターンを構成する導体層、3は絶
縁基板1の端面に形成され上記導体層2に電気的に接続
された電極、6.6はそれぞれ導体層2,2間に形成さ
れ面抵抗値が互に異なる印刷抵抗層である。
第1図において印刷抵抗層6,6を形成する場合には先
ず、一方の面抵抗値を有する印刷抵抗層6をスクリーン
印刷によって形成し、しかる後他方の面抵抗値を有する
印刷抵抗層6をスクリーン印刷によって形成するのが普
通である。しかしながら、この場合光に印刷抵抗層6が
形成されていると第2図より明らかなようにスクリーン
7が印刷抵抗層6の厚み分だけ絶縁基板1より離れるこ
とになり、したがってスクリーン上の抵抗ペースト8を
スキージ9によって絶縁基板1上に印刷する場合、その
位置がずれたり、絶縁基板1に完全に付着しないことが
あり、その印刷がきわめて困難であるという問題があっ
た。
本発明は以上のような従来の欠点を除去するものであり
、簡単な構成で優れた印刷抵抗装置を提供するものであ
る。
すなわち、本発明の印刷抵抗装置は第3図にその一実施
例を示すように絶縁基板1上に回路パターンを形成する
導体層2をそれぞれ形成する際、これらの導体層2,2
間に印刷される印刷抵抗層5.6がそれぞれその面抵抗
値に応じて異なる区画された領域に来るように構成して
いる。したがって、本発明によれば一方の印刷抵抗層5
を印刷した後、他方の印刷抵抗層6を印刷する場合でも
スクリーンを一方の印刷抵抗層6を印刷するときとはソ
同じように絶縁基板1に近接させることができ、他方の
印刷抵抗層6を正確かつ確実に印刷することができると
いう利点を有する。特に第3図に示す重施例のように一
方の印刷抵抗層6,6の間に他方の印刷抵抗層6が来な
いように設計した場合にはその効果が顕 であり、実用
上きわめて有利である。
【図面の簡単な説明】
第1図は従来の印刷抵抗装置の正面図、第2図は同装置
の一製造工程を示す図、第3図は本発明の印刷抵抗装置
における一実施例の正面図である。 1・・・・・・絶縁基板、2・・・・・・導体層、3・
・・・・・電極、6,6・・・・−・印刷抵抗層。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第1
図 し 第2fi4 第 3aa

Claims (1)

    【特許請求の範囲】
  1. 同一の絶縁基板上にそれぞれ回路パターンを構成する導
    体層を形成し、これらの導体層間にそれぞれ面抵抗値に
    応じて区画してそれぞれ異なる面抵抗値の印刷抵抗層を
    形成して成る印刷抵抗装置。
JP57042008A 1982-03-16 1982-03-16 印刷抵抗装置 Pending JPS58158902A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57042008A JPS58158902A (ja) 1982-03-16 1982-03-16 印刷抵抗装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57042008A JPS58158902A (ja) 1982-03-16 1982-03-16 印刷抵抗装置

Publications (1)

Publication Number Publication Date
JPS58158902A true JPS58158902A (ja) 1983-09-21

Family

ID=12624149

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57042008A Pending JPS58158902A (ja) 1982-03-16 1982-03-16 印刷抵抗装置

Country Status (1)

Country Link
JP (1) JPS58158902A (ja)

Similar Documents

Publication Publication Date Title
JPS58158902A (ja) 印刷抵抗装置
JP2712295B2 (ja) 混成集積回路
JPS5992937U (ja) 入力装置
JPS59112992U (ja) プリント基板
JPH0427184Y2 (ja)
JPS59151496A (ja) セラミツク多層配線基板の製造方法
JPS58159301A (ja) 印刷抵抗装置
JPS6342536Y2 (ja)
JPS5856999B2 (ja) 配線板の製造方法
JPS6045095A (ja) 厚膜多層基板の製造方法
JPH0767001B2 (ja) 電子部品用基板
JPS5963702A (ja) 印刷抵抗部品
JP2623748B2 (ja) 厚膜回路装置
JPS5948914A (ja) 厚膜複合部品の製造方法
JPH0488693A (ja) 混成集積回路用基板の製造方法
JPS59141293A (ja) 多層配線基板
JPS6340394A (ja) 混成集積回路基板
JPS6228793Y2 (ja)
JPS63168074A (ja) 電子回路基板の抵抗形成方法
JPH0287588A (ja) 厚膜配線基板の抵抗体形成方法
JPS5874097A (ja) 印刷配線板の製造方法
JPH0210792A (ja) プリント基板
JPS59191764U (ja) 湿式多層セラミツク基板
JPS5987101U (ja) 低抵抗厚膜素子
JPS6122303U (ja) 厚膜抵抗体