JPS58157279A - 静止画像伝送装置 - Google Patents
静止画像伝送装置Info
- Publication number
- JPS58157279A JPS58157279A JP4056782A JP4056782A JPS58157279A JP S58157279 A JPS58157279 A JP S58157279A JP 4056782 A JP4056782 A JP 4056782A JP 4056782 A JP4056782 A JP 4056782A JP S58157279 A JPS58157279 A JP S58157279A
- Authority
- JP
- Japan
- Prior art keywords
- block
- circuit
- transmission
- blocks
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/12—Systems in which the television signal is transmitted via one channel or a plurality of parallel channels, the bandwidth of each channel being less than the bandwidth of the television signal
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明は音声又はデータ通信回線等を使用してテレビジ
1ン画像信号を静止画像に変換して伝送する静止画像伝
送装置に関する。
1ン画像信号を静止画像に変換して伝送する静止画像伝
送装置に関する。
従来のこの種の静止画像伝送装置の画面の伝送方法は全
画面を全て伝送することが一般的である。
画面を全て伝送することが一般的である。
しかし例えば静止画像伝送装置の主用途である監視用途
又はテレビ金銀用途等にテレビジ冒ンモニターに対する
カメラの撮健している範囲すなわちカメラアングルにつ
いて検討して見ると監視対称物以外は全てその背景とな
ってお如その割合は数十嚢1!度である。又静止画像伝
送の場合はカメラアングル自体は固定される場合が多い
から背景自体は常時一定の画像である。静止画像伝送と
言えども画像の伝送速度は速いほど有用であることは明
らかである。
又はテレビ金銀用途等にテレビジ冒ンモニターに対する
カメラの撮健している範囲すなわちカメラアングルにつ
いて検討して見ると監視対称物以外は全てその背景とな
ってお如その割合は数十嚢1!度である。又静止画像伝
送の場合はカメラアングル自体は固定される場合が多い
から背景自体は常時一定の画像である。静止画像伝送と
言えども画像の伝送速度は速いほど有用であることは明
らかである。
本発明の目的は静止画像伝送を行なう際最初の1画像の
みも全画面の伝送を行カって、次からは画面をブロック
分けして監視対称となるブロックのみを指定してそのブ
ロックのみを伝送して背景と表っているブロックは伝送
せずに相対的に自惚伝送時間を短縮させることができる
静止画像伝送装置を提供することにある。
みも全画面の伝送を行カって、次からは画面をブロック
分けして監視対称となるブロックのみを指定してそのブ
ロックのみを伝送して背景と表っているブロックは伝送
せずに相対的に自惚伝送時間を短縮させることができる
静止画像伝送装置を提供することにある。
本発明による静止画像伝送装置の構成は、送信部に於い
て、1フイールド又は1フレームの画像データを記憶す
る画像メモリーと、七〇自惚データを読み出すための低
速度アドレス回路と、このアドレス回路をあらかじめ指
定したブロックに従って動作させるだめのブロック指定
回路と、指定ブロックを配憶する回路と、あらかじめ指
定されたブロック情報を受信部に送信させる回路と、ブ
ロックを格子縞にモニター画面に表示させるブロック信
号発生回路とを具備する。受信部に於いては送信された
来たブロック情報を検出して記憶して低速度のアドレス
回路のブロック指定をする回路と、静止画像信号が送信
されて来るとあらかじめ指定されたブロック順序に従っ
て動作する回路と、又送信部のブロック指定を受信部か
ら遠隔制御するためのブロック情報の遠隔制御回路とを
具備している。
て、1フイールド又は1フレームの画像データを記憶す
る画像メモリーと、七〇自惚データを読み出すための低
速度アドレス回路と、このアドレス回路をあらかじめ指
定したブロックに従って動作させるだめのブロック指定
回路と、指定ブロックを配憶する回路と、あらかじめ指
定されたブロック情報を受信部に送信させる回路と、ブ
ロックを格子縞にモニター画面に表示させるブロック信
号発生回路とを具備する。受信部に於いては送信された
来たブロック情報を検出して記憶して低速度のアドレス
回路のブロック指定をする回路と、静止画像信号が送信
されて来るとあらかじめ指定されたブロック順序に従っ
て動作する回路と、又送信部のブロック指定を受信部か
ら遠隔制御するためのブロック情報の遠隔制御回路とを
具備している。
次に本発明の一実施例を図面を参照して詳細に説明する
。第1図は本発明の一実施を示す図で特に画面のブロッ
ク構成を示している。本実施例による有効画素数を水平
方向に512、垂直方向の有効走査線数を256とする
。そしてブロックを水平方向に8分割し、垂直方向に8
分割すると全ブロック数は64ブロツクになる。従って
1ブロツク当シの水平方向の画素数は64、垂直方向の
走査線数は32となる。本発明においては以上の如く分
けたブロックを1個から64個迄自由に選択して送信で
きる。伺第1図にてa / 、 a lは水平ブランキ
ング期間、bl、b’は垂直ブランキング期間を示して
いる。
。第1図は本発明の一実施を示す図で特に画面のブロッ
ク構成を示している。本実施例による有効画素数を水平
方向に512、垂直方向の有効走査線数を256とする
。そしてブロックを水平方向に8分割し、垂直方向に8
分割すると全ブロック数は64ブロツクになる。従って
1ブロツク当シの水平方向の画素数は64、垂直方向の
走査線数は32となる。本発明においては以上の如く分
けたブロックを1個から64個迄自由に選択して送信で
きる。伺第1図にてa / 、 a lは水平ブランキ
ング期間、bl、b’は垂直ブランキング期間を示して
いる。
次に第2図は本発明による送・受信兼用形静止画偉伝送
装置の一実施例のブロック図を示している。カウンター
1は水平方向の1ブロツクの低速度アドレスカウンター
で本実施ではl/64の分周比である。カウンター回路
2は水平方向の8ブロツクの1つを推定をする低速度水
平ブロックアドレスカウンター回路で、水平ブロック指
定回路3からの制御によりアドレスを指定し、分局比は
1/8 である。デコーダ回路4は、水平ブロックの
終如を水平ブロック指定回路3から指示されてお夛、カ
ウンター回路2の出力がこの推定値となったとき、これ
を検知して出力する。この出力パルスは水平ブロックア
ドレスカウンター回路2を次の指定ブロックにロードす
ると共に垂直方向の1ブロツクの低速度アドレスカウン
ター回路9に供給される。この回路の分周比は本実施例
では1/32である。カウンター10は垂直方向の8ブ
ロツクの1つを指定する低速度垂直ブロックアドレスカ
ウンター回路で、垂直ブロック指定回路11カ・らの制
御によυアドレスを指定する。デコーダ回路12は、垂
直ブロック指定回路11からの垂直ブロックの終りすな
わち静止画像の最終を指定されており、カウンター10
の出力がこの指定値になったとき低速度アドレスのエン
ドパルスを出力して′垂直ブロックアドレスカウンター
10をθ番地にクリアーする。ブロックアドレス制御回
路5は伝送ブロック指定回路7から送られてくる送信す
べきブロックの指定を記憶するとともに、この指定に応
じて水平ブロック指定回路3と垂直ブロック指定回路1
1を制御する。他方このブロック情報は伝送制御回路8
を介して変復調回路14によシ変調して通信回線に送信
される。
装置の一実施例のブロック図を示している。カウンター
1は水平方向の1ブロツクの低速度アドレスカウンター
で本実施ではl/64の分周比である。カウンター回路
2は水平方向の8ブロツクの1つを推定をする低速度水
平ブロックアドレスカウンター回路で、水平ブロック指
定回路3からの制御によりアドレスを指定し、分局比は
1/8 である。デコーダ回路4は、水平ブロックの
終如を水平ブロック指定回路3から指示されてお夛、カ
ウンター回路2の出力がこの推定値となったとき、これ
を検知して出力する。この出力パルスは水平ブロックア
ドレスカウンター回路2を次の指定ブロックにロードす
ると共に垂直方向の1ブロツクの低速度アドレスカウン
ター回路9に供給される。この回路の分周比は本実施例
では1/32である。カウンター10は垂直方向の8ブ
ロツクの1つを指定する低速度垂直ブロックアドレスカ
ウンター回路で、垂直ブロック指定回路11カ・らの制
御によυアドレスを指定する。デコーダ回路12は、垂
直ブロック指定回路11からの垂直ブロックの終りすな
わち静止画像の最終を指定されており、カウンター10
の出力がこの指定値になったとき低速度アドレスのエン
ドパルスを出力して′垂直ブロックアドレスカウンター
10をθ番地にクリアーする。ブロックアドレス制御回
路5は伝送ブロック指定回路7から送られてくる送信す
べきブロックの指定を記憶するとともに、この指定に応
じて水平ブロック指定回路3と垂直ブロック指定回路1
1を制御する。他方このブロック情報は伝送制御回路8
を介して変復調回路14によシ変調して通信回線に送信
される。
ブロック制御回路5は受信部として動作する時は、送信
部から送信されて来た水平、垂直のブμツクアドレス情
報を記憶する機能ももっている。
部から送信されて来た水平、垂直のブμツクアドレス情
報を記憶する機能ももっている。
切替回路6は、送信部として動作する時は伝送ブロック
指定回路7@の、受信部として働く場合は、伝送制御回
路84Iの信号を選択する。切替回路6の制御はシステ
ム制御回路13によって制御される。この回路13は更
に装置全体の送信、受信の制御等を行なう。格子縞信号
発生回路22は7の伝送ブロック篠定回路でブロック設
定を行なう際に送信モニター画面上にブロックを格子縞
状に重量してブロックを明きらかにするための格子縞信
号を発生する。変復調回路14は、送信の場合、ブロッ
ク情報、制御データ、静止画像データを変調して通信回
線へ送信する機能と、受信の場合、通信回線よシの変調
信号を復調する機能をもつ。
指定回路7@の、受信部として働く場合は、伝送制御回
路84Iの信号を選択する。切替回路6の制御はシステ
ム制御回路13によって制御される。この回路13は更
に装置全体の送信、受信の制御等を行なう。格子縞信号
発生回路22は7の伝送ブロック篠定回路でブロック設
定を行なう際に送信モニター画面上にブロックを格子縞
状に重量してブロックを明きらかにするための格子縞信
号を発生する。変復調回路14は、送信の場合、ブロッ
ク情報、制御データ、静止画像データを変調して通信回
線へ送信する機能と、受信の場合、通信回線よシの変調
信号を復調する機能をもつ。
レジスター回路15は低速度画像データを16の画像メ
モリーから読み出しく送信の場合)、又は書き込み(受
信の場合)を行なう際のバツファーである。テレビジ璽
ン速変のアドレスカウンター17は低速度のアドレスカ
ウンタと同じ構成であるが、ブロック指定はせずにシー
ケンシャルに常時動作させられる。本実施例は、更にテ
レビジ璽ン信号のアナログデジタル変換回路18、入力
ビデオ増幅及び処理回路19、テレビジ覆ンデジタルア
ナログ変換回路20、及びビデオ出力と同期信号、ブロ
ック信号の附加回路21とを含む。
モリーから読み出しく送信の場合)、又は書き込み(受
信の場合)を行なう際のバツファーである。テレビジ璽
ン速変のアドレスカウンター17は低速度のアドレスカ
ウンタと同じ構成であるが、ブロック指定はせずにシー
ケンシャルに常時動作させられる。本実施例は、更にテ
レビジ璽ン信号のアナログデジタル変換回路18、入力
ビデオ増幅及び処理回路19、テレビジ覆ンデジタルア
ナログ変換回路20、及びビデオ出力と同期信号、ブロ
ック信号の附加回路21とを含む。
次に本発明の実施例におけるブロック設定方法を第3図
を参照して説明する。第1図で説明した如く画面101
は64ブロツクに区分されている。
を参照して説明する。第1図で説明した如く画面101
は64ブロツクに区分されている。
このブロックを水平方向にHl〜H8と座標を付け、H
1〜H8に対応させて8個の!ツク形のスイッチ102
を設ける。同様に垂直方向にも■1〜■8と座標を伺け
、これに対応する8個のノンロック形のスイッチ103
を設ける。回、ここで説明の便宜上横8列をA 、 H
列とする。水平の有効画素数と垂直の有効走査線数は第
1図で説明したとおりであるが、画面101に太線で示
す範囲内の40個のブロックを設定する場合を例にして
説明すると、まずA列から始め水平方向のスイッチ10
2の%H4#とs )i 5 tをONにする。次に垂
直方向のスイッチ103の%V1#をONにする。この
スイッチはノンロック形であるから手を離せばOFFと
なる。スイッチ102,103 は第2図に示す伝送
ブロック指定回路7に属し、このスイッチの接点情報が
切替回路6を介してブロック制御回路5内のメモリー回
路に一時記憶される。このメモリーは64ブロツク分の
64ビツトの容量があればよく、スイッチをアドレスと
して■1をONとした時のスイッチ102の蟻O4情報
を書き込んで10gの時がブロックを設定された場合と
する。以下同様の操作によシ残シのB列からH列迄プ諺
ツクを設定する。淘ブロックを設定する際には静止画骨
を書き込んでから静止画像をモニター上に出力し、第2
図の格子縞信号発生回路22から発生された格子信号を
静止画上に重畳して設定ブロックを決定する。
1〜H8に対応させて8個の!ツク形のスイッチ102
を設ける。同様に垂直方向にも■1〜■8と座標を伺け
、これに対応する8個のノンロック形のスイッチ103
を設ける。回、ここで説明の便宜上横8列をA 、 H
列とする。水平の有効画素数と垂直の有効走査線数は第
1図で説明したとおりであるが、画面101に太線で示
す範囲内の40個のブロックを設定する場合を例にして
説明すると、まずA列から始め水平方向のスイッチ10
2の%H4#とs )i 5 tをONにする。次に垂
直方向のスイッチ103の%V1#をONにする。この
スイッチはノンロック形であるから手を離せばOFFと
なる。スイッチ102,103 は第2図に示す伝送
ブロック指定回路7に属し、このスイッチの接点情報が
切替回路6を介してブロック制御回路5内のメモリー回
路に一時記憶される。このメモリーは64ブロツク分の
64ビツトの容量があればよく、スイッチをアドレスと
して■1をONとした時のスイッチ102の蟻O4情報
を書き込んで10gの時がブロックを設定された場合と
する。以下同様の操作によシ残シのB列からH列迄プ諺
ツクを設定する。淘ブロックを設定する際には静止画骨
を書き込んでから静止画像をモニター上に出力し、第2
図の格子縞信号発生回路22から発生された格子信号を
静止画上に重畳して設定ブロックを決定する。
以上の如く送信すべきブロックアドレスを設定したら第
2図に示すシステム制御回路13に属する操作ボタンを
制御して送信を行なうと、設定されたブロックアドレス
情報がブロック制御回路5から伝送制御回路8を介し種
々の制御情報と共に変調回路14で変調されて受信部に
送信する。次に設定したブロックアドレスに相当する静
止画像データをメモリーから読み出して低速度の静止画
像データに変換してレジスタ回路15を介して変調回路
14で変調して受信部に送信する。
2図に示すシステム制御回路13に属する操作ボタンを
制御して送信を行なうと、設定されたブロックアドレス
情報がブロック制御回路5から伝送制御回路8を介し種
々の制御情報と共に変調回路14で変調されて受信部に
送信する。次に設定したブロックアドレスに相当する静
止画像データをメモリーから読み出して低速度の静止画
像データに変換してレジスタ回路15を介して変調回路
14で変調して受信部に送信する。
受信部として働く場合、先に送信されて来たブロックア
ドレス情報を5のブロックアドレス制御回路5罠書き込
みそのブロックアドレスに従って低速度水平、垂直アド
レス回路1〜4,9〜12を動作させて次から送信され
て来る静止画像データを画像メモリー16に書き込む。
ドレス情報を5のブロックアドレス制御回路5罠書き込
みそのブロックアドレスに従って低速度水平、垂直アド
レス回路1〜4,9〜12を動作させて次から送信され
て来る静止画像データを画像メモリー16に書き込む。
このデータをテレビジ冒ンアドレス回路17で読み出し
てテレビジ璽ン速度の静止画像に変換してコンバータ回
路20でアナログ信号に変換して、更に出力増巾回路2
1で同期信号を付加して出力端子kから出力する。
てテレビジ璽ン速度の静止画像に変換してコンバータ回
路20でアナログ信号に変換して、更に出力増巾回路2
1で同期信号を付加して出力端子kから出力する。
尚、指定ブロックのみの静止画像伝送に先立って全ブロ
ックを指定した全画面を伝送させて背景郷を受信部画像
メモリーに書き込んで置く。これはカメラアングルが変
わるごとに全ブロックの伝送を行なう必要がある。本実
施例ではデジタル静止画像データをそのままデジタル伝
送する場合駅間したが、アナログ式の伝送を行なっても
同様な効果が得られる。この場合は第2図に示すレジス
タ回路15を低速度静止画像のアナログデジタル変換回
路と、デジタルアナログ変換回路に置き換えて、変復調
回路14をデジタル式からアナログ式の本のに置き換え
れば良い。
ックを指定した全画面を伝送させて背景郷を受信部画像
メモリーに書き込んで置く。これはカメラアングルが変
わるごとに全ブロックの伝送を行なう必要がある。本実
施例ではデジタル静止画像データをそのままデジタル伝
送する場合駅間したが、アナログ式の伝送を行なっても
同様な効果が得られる。この場合は第2図に示すレジス
タ回路15を低速度静止画像のアナログデジタル変換回
路と、デジタルアナログ変換回路に置き換えて、変復調
回路14をデジタル式からアナログ式の本のに置き換え
れば良い。
本発明は以上説明したように、低速度の静止画データを
、銃み出し又は書き込みを行なうとき、アドレス回路を
ブロックに区分して送信すべき必要なブロックのみを推
定して、そのブロックに対応する画像データのみを送信
することによシ相対的に静止画像伝送時間を短縮させる
効果があシ、固定カメラアングルの監視用途には非常に
有効な手段となる。例えば93図の太線範囲内のブロッ
クのみを伝送することを考えると全画面に対するブロッ
ク64@に対して40個であるから37.5%(1−4
0/64 )の伝送時間の短縮ができることになる。
、銃み出し又は書き込みを行なうとき、アドレス回路を
ブロックに区分して送信すべき必要なブロックのみを推
定して、そのブロックに対応する画像データのみを送信
することによシ相対的に静止画像伝送時間を短縮させる
効果があシ、固定カメラアングルの監視用途には非常に
有効な手段となる。例えば93図の太線範囲内のブロッ
クのみを伝送することを考えると全画面に対するブロッ
ク64@に対して40個であるから37.5%(1−4
0/64 )の伝送時間の短縮ができることになる。
第1図は本発明の画面のブロック分割を示した図でおる
。第2図は本発明による静止1iif&!伝送装置の一
束施例を示し、fC,回路図である。第3図は本発明の
ブロック設定を示す図でおる。 図で、1・・・・・水平方向の1ブロック設定度アドレ
ス回路、2・・・・・水平低速度8ブロックアドレス回
路、3・・・・・・水平ブロック指定回範、4・・・・
・水平パルスデコード回路、5・・・・・ブロック制引
庸+j跡、6・・・・・切替回路、7・・・・・伝送ブ
ロック設定「:路、9・・・・・・伝送制御目跡、9・
・・・・・垂直1ブロック併速度アドレス回路、】0・
−・・・・垂直伝速度8ブロックアドレス回路、11・
・−・・11ブロック指定回銘、12・・・・・・垂直
アドレスエンドパルスデコード回路、13・・・・・・
システム制御回路、14・・・・・・変復F[iXi′
!終、15・・・・・・レジスター回踏、16・・・・
ii′Ili′i像メモリー回路、17・・・・・・テ
レビジβノアドレス回!、18・・・・・・テレビジ謹
ンアナログ→デジタル変換回路、19・・・・・・ビデ
オ処理及び増巾回路、20・・・・・・テレビジ璽ンデ
ジタル→アナ胃グ変換回路、21・・・・・・ビデオ増
巾及び同期信号附加回路、22・・・・・・ブロックを
示す格子信号発生回路、g・・・・・・通信回線出力端
子、h・・・・・・通信回線入力端子、j・・・・・・
テレビジW/信号入力端子、k・・・・・・静止画像モ
ニター出力端子、102・・・・・・水平ブロック設定
スイッチ、103・・・・・・垂直ブロック設定スイッ
チ。 第1閉 第3I30
。第2図は本発明による静止1iif&!伝送装置の一
束施例を示し、fC,回路図である。第3図は本発明の
ブロック設定を示す図でおる。 図で、1・・・・・水平方向の1ブロック設定度アドレ
ス回路、2・・・・・水平低速度8ブロックアドレス回
路、3・・・・・・水平ブロック指定回範、4・・・・
・水平パルスデコード回路、5・・・・・ブロック制引
庸+j跡、6・・・・・切替回路、7・・・・・伝送ブ
ロック設定「:路、9・・・・・・伝送制御目跡、9・
・・・・・垂直1ブロック併速度アドレス回路、】0・
−・・・・垂直伝速度8ブロックアドレス回路、11・
・−・・11ブロック指定回銘、12・・・・・・垂直
アドレスエンドパルスデコード回路、13・・・・・・
システム制御回路、14・・・・・・変復F[iXi′
!終、15・・・・・・レジスター回踏、16・・・・
ii′Ili′i像メモリー回路、17・・・・・・テ
レビジβノアドレス回!、18・・・・・・テレビジ謹
ンアナログ→デジタル変換回路、19・・・・・・ビデ
オ処理及び増巾回路、20・・・・・・テレビジ璽ンデ
ジタル→アナ胃グ変換回路、21・・・・・・ビデオ増
巾及び同期信号附加回路、22・・・・・・ブロックを
示す格子信号発生回路、g・・・・・・通信回線出力端
子、h・・・・・・通信回線入力端子、j・・・・・・
テレビジW/信号入力端子、k・・・・・・静止画像モ
ニター出力端子、102・・・・・・水平ブロック設定
スイッチ、103・・・・・・垂直ブロック設定スイッ
チ。 第1閉 第3I30
Claims (1)
- テレビジ還ン画像信号を少なくとも1フイールド記憶す
る画像メモリを含み伝送路の伝送速度に応じて画像信号
を読み出して伝送する静止画像伝送装置において、テレ
ビジ璽ン画面を複数のブロックに分けて任意のブロック
を指定する指定手段と、前記指定手段で指定されたブロ
ックに対応する前記画像メモリのアドレスを発生する手
段とを具備し、指定されたブロックの画像を送ることを
特徴とする静止画像伝送装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4056782A JPS58157279A (ja) | 1982-03-15 | 1982-03-15 | 静止画像伝送装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4056782A JPS58157279A (ja) | 1982-03-15 | 1982-03-15 | 静止画像伝送装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS58157279A true JPS58157279A (ja) | 1983-09-19 |
Family
ID=12584043
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4056782A Pending JPS58157279A (ja) | 1982-03-15 | 1982-03-15 | 静止画像伝送装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58157279A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6284689A (ja) * | 1985-10-09 | 1987-04-18 | Fujitsu Ltd | 画像伝送表示方式 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5340414A (en) * | 1976-09-24 | 1978-04-13 | Kubota Ltd | Threeeway valve |
JPS556944A (en) * | 1978-06-30 | 1980-01-18 | Fujitsu Ltd | Narrow-band picture transmission system |
-
1982
- 1982-03-15 JP JP4056782A patent/JPS58157279A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5340414A (en) * | 1976-09-24 | 1978-04-13 | Kubota Ltd | Threeeway valve |
JPS556944A (en) * | 1978-06-30 | 1980-01-18 | Fujitsu Ltd | Narrow-band picture transmission system |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6284689A (ja) * | 1985-10-09 | 1987-04-18 | Fujitsu Ltd | 画像伝送表示方式 |
JPH0575233B2 (ja) * | 1985-10-09 | 1993-10-20 | Fujitsu Ltd |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH04365278A (ja) | 多画面表示回路 | |
JPH0359628B2 (ja) | ||
EP0371677B1 (en) | Image signal processing apparatus | |
JPH10304232A (ja) | カメラ装置及び画像処理システム | |
JPS58157279A (ja) | 静止画像伝送装置 | |
JPH02218279A (ja) | デジタルtv受像機間画像伝送装置 | |
JPH0937232A (ja) | 遠隔画像監視装置 | |
US7068329B1 (en) | Method and system for providing a video signal | |
JPH09247654A (ja) | 監視カメラシステム | |
JP3300103B2 (ja) | 静止画送出装置および静止画受信表示装置 | |
KR101045502B1 (ko) | 집합형 영상 선택 장치 | |
KR100397400B1 (ko) | 디지털 신호처리 방식의 다 채널 영상 처리 시스템 | |
EP0690618A1 (en) | An imaging apparatus which simultaneously displays images formed in different analog formats on a single monitor | |
JP3122445B2 (ja) | 通信装置 | |
JPH0248872A (ja) | 静止画像表示装置 | |
JP3457935B2 (ja) | 画像伝送システム及びそのための装置 | |
JP2846421B2 (ja) | 画面フリーズ機能付きフレームフォーマット変換回路 | |
JP2645032B2 (ja) | 副画面処理装置 | |
JPH11331841A (ja) | 映像伝送装置 | |
JPH0793738B2 (ja) | 映像信号の方式変換装置 | |
JP2746724B2 (ja) | 表示画像の信号処理装置 | |
JPS6281887A (ja) | 画像表示方式 | |
KR900002294Y1 (ko) | 영상기록 재생기의 정지화면 확대회로 | |
JPS6079884A (ja) | 静止画伝送方式 | |
JPH07143474A (ja) | 画像取り込み装置、およびテレビ会議システム |