JPS58116830A - クロツクパルス発生回路 - Google Patents

クロツクパルス発生回路

Info

Publication number
JPS58116830A
JPS58116830A JP56210400A JP21040081A JPS58116830A JP S58116830 A JPS58116830 A JP S58116830A JP 56210400 A JP56210400 A JP 56210400A JP 21040081 A JP21040081 A JP 21040081A JP S58116830 A JPS58116830 A JP S58116830A
Authority
JP
Japan
Prior art keywords
output
circuit
signal
clock pulse
phase
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP56210400A
Other languages
English (en)
Other versions
JPS632511B2 (ja
Inventor
Tetsuo Inose
猪瀬 哲男
Masahiro Niino
新納 正博
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Home Electronics Ltd
NEC Corp
Original Assignee
NEC Home Electronics Ltd
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Home Electronics Ltd, Nippon Electric Co Ltd filed Critical NEC Home Electronics Ltd
Priority to JP56210400A priority Critical patent/JPS58116830A/ja
Publication of JPS58116830A publication Critical patent/JPS58116830A/ja
Publication of JPS632511B2 publication Critical patent/JPS632511B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • H04L7/0337Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Television Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、ノセケット伝送により送られて来る情報の各
情報ビットを取り出すために用いられるクロックツ臂ル
スの発生回路に関し、%にノぞケラト伝送i11%の各
情報ビットに自動的に位相合せされたクロックパルスを
発生するクロックツぞルス発生(ロ)路に関するもので
ある。
ノ臂ケット伝送は、各種の情報をブロック伝送すること
によ夕伝送精匿および伝送効率を高めたものであり1例
えは文字情報伝送テレビジョン方式に於いては文字信号
の伝送にオU用されている。この場合、文字情報伝送テ
レビジョン方式は又字個号(図形も含む)をテレビジョ
ン信号の垂直帰一期間に於ける複数ラインに多重化して
パケット伝送を行なうものであり、受信側に於いてはパ
ケット伝送にエフ送られて来る文字信号を順次メモリに
書き込み、テレビジョンの水平および垂直定食周期に同
期した周期でメモリ情報を読み出してテレビジョンの1
II1面に表示するものである。従って1文字情報が多
重化されたカラーテレビ信号は1例え#f第1図に1水
平走査期間を示すように、水平同期信号H8゜カラート
ースト信号08に続いて例えば296ビツトの文字信号
が送られて来るように構成されている。そして、この文
字信号o8は疋り込み基準信号&Iと情報データIDと
からなり。
疋り込み基準信号RIは第2′図にその拡大図を示すよ
うに2.86 M)(Zの16ビツトパルスによって構
成されており、情報データIDは走り込み基準4Ii号
RIに於けるパルス周期に同期した5、 73 MHz
のビットレートを有する非ゼロもどり法(NRZ)によ
り表わされる信号となっている。
従って、このように構成された文字信号o8の受信処理
に除しては1文字情報受**の内部に受信文字信号O8
の各ビットに位相およびレートが一致するクロックパル
スを発生7るクロックパルス発生回路を設け、このクロ
ックツ臂ルスを用いて文字受信信号08をサンプリング
することにより情報データIDの各情報ビットを取り出
している。この場合、クロックパルス発生回路は、受信
文字信号08から分離して取り出した2、、 86 M
klz (D走り込み基準信号BIを入力として引き込
み発振を行なうことにより、はぼ1水平走査期間にわ九
って発振を持続する発振回路が用いられており、これに
よって発生されるクロックパルスの位相およびレートを
受信文字信号C8o各ビツトに一致させている。
しかしながら、上記構成によるりpツクパルス発生(ロ
)路に於いては1文字侶号O8の冒頭部分に於いてのみ
送られて来る定り込み基準信号alに引き込まれて発振
を持続する発振u路をネリ用し友ものであるために1発
生されるクロックパルスの周期および位相は一時的な定
夛込み基準信号&Iによって一義的に決定されることに
なる。この結果、(−かの原因によって文字信号08の
位相が変化すると1文字信号O8o各ビットに対するサ
ンプリング用クロックパルスの位相がずれて正確な信号
処理が行なえな(なる間艷を有している。
また、上記り關ツクノ臂ルスを水晶!?+奈器を用いて
発振させ九として%、その周期は文字信号O8のビット
レートに完全に一致させることは困難であV1周曲潟度
等によって多少変動してしまう間聴を有している。
従って1本発明による目的は、LOケット伝送により送
られて米る情@信号の情報ビットが何かの原因によって
位相変動したとしても、常に位相同期したクロックツぞ
ルスを高他な発嶽器を用いずに′得ることが出来るりp
ツクパルス発生(ロ)路を提供することである。
このような目的を達成するために本発明によるクロック
パルス発生(ロ)路は、カラーテレビ信号に含まれる高
安定のカラーザブキャリヤ信号を利用してクロックパル
スを発生するとともに。
りpツクパルスの位相を変化させてノ臂ケット伝送によ
p送られて来る情報信号の情報ビットに位相合せするも
のである。以下1図面を用いて。
本発明によるクロックパルス発生回路を詳細に説明する
第3図は本発明によるクロックパルス発生回路の一実施
例を示す回路図であって、%に文字情報伝送テレビジョ
ン受信様に用いられるりpツクパルス発生回路に適用し
た場合を示す、同図に於いて1はパケット伝送により送
られて来る情報信号としての文字信号O8を入力とし、
この文字信号08の各ビット信号のエツジ、つま9#縁
および後縁を検出して一定、eルス暢のサンプリングパ
ルス8Pを発生するエッジ検出l1lI回路であって1
文字信号O8を微分するコンデンサ2と抵抗3とからな
る第1黴分回路4と。
インバータ5によって反転された文字信号O8を微分す
るコンデンサ6と抵抗7とからなる第2黴分回路8と、
第1.第2微分回路4.8の出力をそれぞれ入力とする
オアゲート9とによって構成されている。10は位相判
別(ロ)路を構成するDタイツの7リツプ70ツブ回路
であって、後述するクロックパルス選択回路15から出
力されるクロックパルスCPを入力りとしかつ前記サン
プリング信号8Pをりpツク入力OKとしており、サン
プリングパルス8Fに対するクロックパルスCPの遅れ
に対しては出力Qを@ HITとし、進みに対しては出
力Q t−”H@とする位相判別出力を発生する。11
は前記エツジ検出(ロ)路1から発生されるサンプリン
グパルスSPをクロック入力OKとする5ピツトの7ツ
ツダウンカウンタであって、7リツプフルツブ回路10
の出力Qtダウンモードの制御入力DOとするとともに
、出力Qを7ツツモードの制御入力UPとしている。t
た。この了ツブダウンカウンタ11はそのプリセット入
力PRにテレビ信号から分離して取り出したパケット伝
送に於ける伝送開始信号としての水平同期信号88を入
力としており、この水平同期信号H8が供給される毎に
所定値にプリセットされるものであり、ここではフルカ
ウント値r32 Jのほは1/2  である「15」に
セットされる。
12は7ツプダウンカウンタ11の出力MA QA〜Q
m から出力される2進の計IIi値を入力a−eとし
てデコードするデコーダ、13はアンテナATから供給
されるテレビジョン放送信号を受信するチューナ、14
は前記チューナ13の出力を増幅して映像検波回路15
に供給する映像中間周波増11i回路、16は映像検波
回路15の出力を入力とする映像回路であって、映像信
号Aと3.58 MklzのカラーサブキャリヤO8O
が取り出される。17は前記映像回路16から供給され
るカフ−サブキャリヤO8Oの周波数を8倍して2 &
 6 MHzの信号を出力する逓倍回路であって、7工
−ズロツクループ回路によって構成されている。18は
文字信号O8をクロック人力0にとするとともに水平同
期信号H8をクリア入力OL&とする。7リツプ70ツ
ブ回路。
19は逓倍回路17から供給される2 & 6 MHz
の信号を入力として5分周することにより1文字信号O
8の基本ビットレートに一致する5、73MH1の鳳ク
ロックパルスOP′を発生する分周器でめって、IIl
記7リツプ70ツブ回路18の出力端Qから送出される
信号をクリア入力Ol、Rとしている。20は豪歓の運
低出力端を有する遅延回路を構成するディレーラインて
らって。
デコーダ12の出力増数と同一数の出力層0・〜0)を
有しており1分周@19から供給される原クロックツぐ
ルスOP’を順次遅延させながら各出力N10・〜O1
から順次出力するように構成されている。2.1はデコ
ーダ12の出力に対応したディレーライン20の出力層
から発生される出力を選択して、文字信号O8の各ビッ
トに位相同期されたクロックパルスCPとして送出する
クロックパルス選択回路でおって、デコーダ12とディ
レーライン20の対応する出力層から発生される信号の
一致を求めるアンドゲート221〜22s1 と、各ア
ンドゲート22亀〜22■の出力を入力とするオアゲー
ト23とによって構成されている。
このように構成されたクロックツぐルス発生回路に於い
て、チューナ13FiアンテナムTから供給される高周
波催奇を入力として選局を行ない、七〇S局出力を映像
中間周波増幅回路14を介して映像検波回路15に供給
する。映像検波回路15は映像中間周波信号を検波する
ごとによって映像信号を取り出して映像回路16に供給
し、映gI−路16は映像信号Aを図示しない表示回路
系に供給するとともに=&58MHzのカラーサブキャ
リヤO8Oを送出する。そして、ζOカラーサブキャリ
ヤO8Oは、逓倍回路17に於いてその周波数が8倍さ
れて2J16MHIの信号に変換されて分局器19に供
給される。そしてhlI4図(mlに示す文字信号08
のパケット伝送に先立って第4図(clに示す伝送開始
信号としての水平同期信号H8が供給されると。
アリツブフロップ回路18はクリアされて出力111Q
の信号が第4図(dlに示すように′″L″となる。そ
して、この7リツプフロツプ回路18の出力fiQから
送出される信号は、クリア信号として分周器19のクリ
ア入力QOL&に供給されるために1分周器19は第4
図(f)に示すように不動作状塾を続ける。
次に1文字化号08が供給されると、7リツプ70ツブ
回路18がセットされるためにその出力Qが第4図(d
lに示すように1H”とな夕。
これに伴なって分周tI19に対するクリア動作が解除
される0分周器19はクリア入力が解除されると、逓倍
回路17から出力される第4図(e)に示す2 &6 
MI(zの発奈出力を5分周して第4図ば)に示す5.
、73 MHzの原クロックツぞルス00P′を発生し
、この原クロツクパルスOF’は文字信号O8の基本ビ
ットレートに一致したものとなる。従って、原クロツク
パルスOP′の発生開始は常に文字信号O8の立ち上シ
に同期したものとなってディレーライン20に供給され
ることになり、ディレーライン20の各出力端0・〜0
31からは順次遵延された原クロックツぐルスOP’が
出力されることになる。
一方、アップダウンカウレタ11は、テレビ信号を分離
して取り出し九水平同期信号H8が供給される毎に予め
定められたフルカクント鎌に対してほぼ1/2のプリセ
ット値「15」にセットされており1文字化号Osが供
給されない状IIに於いては、この7ツプダウンカウン
タ11のプリセット出力がデコーダ12に於いてデコー
ドされて出力*Chsから出力が送出されることになる
。そして1分周器19から発生される原クロツクパルス
OPがディレーライン20に於いて順次111aされ、
出力端Ossから出力が2発生される毎にアンドグー)
 22rsのみから一致出力が送出されることになる。
そして。
このアントゲ−)221m の出力、つまり原クロツク
パルスCPがディレーライ/20に於いて。
1タツプのam時間6nsX15=90ns  だけa
砥され友信号が第4図(g)に示すクロックパルスCP
として送出されることになる。つt9゜クロックツ臂ル
ス選択@1621は、デコーダ12の出力に対応してデ
ィレーライン20の遅蝙出力を選択していることになり
、これに伴なってクロックパルスOPの位相詞整が行な
われる。
一方、エツジ検出回路1にも第4図(II)に示す文字
信号O8,が供給されると、エツジ検出回路1は第1微
分回路4を構成するコンデンサ2と抵抗3が又手信号0
8を微分し、ま次第2黴分I賂8を構成するコンデンサ
6と抵抗7がインバータ7を介して供給される文字信号
O8の反転信号を微分する。このようにして微分され次
第1.第2微分回路4.8の出力信号は、オアゲート9
を介して取り出すことにより、その正惚性出力のみが纂
4図慟)に示すように文字信号O8の各ビットに於ける
エツジ部分に同期した一定パルス輻のサンプリング信号
8Fとして送出されることになる。
このようにして発生され九サンプリングパルスSPは1
位相判別回路を構成するフリツプフロツプ回路10に於
いてクロックパルス選択回路21から出力されるクロッ
クパルスCPとの位相I41gkが判別される。つ筐り
1文字化号08の名ビット信号をサンプリングするに最
−遍し九クロックパルスCPの位相は、第4図−)に示
すようにその前縁が文字信号C3t−構成する☆ピット
の中央部分く位置する場合である。この場合、クロック
パルスcP紘文字信号c8の基本ピット周期に対して1
4に設定されているために、りpツクパルスCPの前縁
を文字信号C8の各ピットのはソ中夫に位置させるに妹
、サンプリングパルス8Pの前縁をりpツクパルスCP
の後縁に一致するように位相調整すれば東いことになる
。サンプリングパルス8Fをりシック入力とし、クロッ
クパルスCPf:入カDとするDタイプのフリップフロ
ップ回路1oは、クロックパルスCPが文字信号c8に
対して上述したようKp1期し九場合に扛下安定な状態
となって、出力Q、Qのいずれがが1H′となる。
例えば出力Qが′″H#となった場合に於いては。
アップダウンカウンタ11が7ツゾモードにセットされ
、サンプリングパルス8Piカウントしてカウント値が
プリセット値「15」から「16」に上昇する。この結
果、デコー、/12は出力端0□、から出力を発生する
ことになり、これに伴なってアンドゲート221−はデ
ィレーライン20の出力11AO*mの出力を選択して
堆り出すために、オアゲート23から出力されるクロッ
クパルスCPは前回のりpツクパルスOPに対してディ
レーライン20の1タップ遅延時間としての6nsだけ
迦aされ*、%のとなる。
そして1次のサンプリングパルス8Pが供給されると、
フリップフロップ回路10に於いてり四ツクパルスCP
との位相関係が判別される。
この場合、クロックツぞルスOPは6nsりffa!t
されている次めに、今度はクロックパルスCPの@H′
″勘間にサンプリングツぞルスi9Fが発生されること
になり、これに伴なって出力Qが1H1となって7ツプ
ダウンカクンタ11がダウンモードにセットされる。従
って、アップダクンカクンタlit!サンプリングパル
ス8Fによってダウンカウントされて貴び「15」とな
る、このようにして、サンプリングパルスの前縁とクロ
ックパルスCPの後縁の位相が一致している場合に於い
ては、アップダウンカウンタ11が1カウントのアップ
・ダウン動作を交互に行なう仁とになp%これに伴なっ
てクロックツ臂ルxOPの位相がディレーライン2G+
7)1/ツブ遅砥分だけ変動する信号となる。しかし。
この場合に於けるlタップ遅延時間は6nsと極めて矩
いものて多るために何ら問題とはならず。
サンプリングパルス8Pりま9外部入力信号としての文
字入力信号08に位相合せされたクロツタパルスOPと
なる。
次に、何かの原因によって文字信号08の位相が進んで
クロックパルスOFの位相が大きく迦れると、′#ンプ
リングパルス8PとクロックパルスOPが一致するため
にフリップフロップ回路10の出力qが@H”となって
、アップダウンカウンタ11がダウンモードにセットさ
れる。この縞来、サンプリングツ9ルス8Pが供給され
る毎に了ツブダウンカウンタ11はM字ダクンカウント
されることになg、カウント値が1カウント下が、る毎
にデコーダ12の出力発生端が下位方向に1個ずつ移動
されることになる。
従って、クロックツにルス選択回路21のディレーライ
ン20に対する出力選択趨も下位方向に移行され、これ
に伴なってサンプリングツぞルス8Pの発生毎に、クロ
ックツぐルスOFの位相が6nsずつ進められることに
なる。
次に何かの原因によって文字信号C8の位相が遅れてク
ロックパルスOPの位相が大キく進むと、サンプリング
ツ臂ルス8PとクロックパルスCPが一致しな(な9.
これに伴なってフリップフロップ回路10の出力Qが°
H”となってアップダウンカウンタ11がアンプモード
にセットされる。この結果、サンプリングツ臂ルスOP
の発生毎に7ツプダウンカウンタ11が拳次了ツブカウ
ントされることになり、カウント値が1カウント上がる
毎にデコーダ12の出力発生端が上位方向に1個ずつ移
動されることになる。従って、クロックツ々ルス選択回
路21に於けるディレ−ライン20に対する出力遥択端
も上位方向に移行され、これに伴なってサンプリングパ
ルスSPの発生毎に、り四ツクノ臂ルスOPの位相が6
nsずつ迦らされることになる。
このような動作をサンプリングパルス8Pの発生毎に行
なうことにより、クロックパルスCPの位相が順次遅ら
されて文字信号O8の位相に一致される。
このような動作を水平向期侶号H8が発生される毎に、
アンプダクンカウンタ11が丹びプリセットされながら
順次繰り返されることになり、これに伴なってサンプリ
ングパルスつまり外鄭入刃信号としての文字信号O8に
自動的に位相I11!1され九クロックパルスCPが得
られることになる。そして、この場合に於いては1分j
lIl器19に対して水平同期信号H8の発生と同時に
クリア制御が肌見られ1文字化号08の供給と−1時に
クリア1111#が解除されるものでおるために1分周
4vF1Gから出力される原クロツクパルスOF’の文
字信号O8に対する位相関係かはは一定化され、これに
伴なってクロックパルスOPの位相[11範囲を比較的
狭くすることも出来る。また、原クロツクパルスOP′
は、テレビ信号より分離したカラーサブキャリヤ080
を利用して作成されているために、高価な発振回路を用
いることなくして、パケット伝送により送られて来る情
報信号の基本ビットレートに一致する5、 73 MH
zのクロックパルスが袢易に得られることになる。
なお、上記vi!施例に於いてFi、 m次遅砥された
出力を発生するgL数の出力趨を有する過延回路として
ディレーラインを用いた場合について説明したが1本発
8Aはこれに限冗されるものではなく、シフトパルスに
よって入力信号を順次シフトするシフトレジスタを用い
ても良いことは言うまでもない。
以上説明し九ように1本発明によるクロックパルス発生
回路は、テレビジョン信号から分離されたカラーサブキ
ャリヤの周波数を逓倍および分局することによってパケ
ット伝送により送られて来る情報信号の情報ビットレー
トに一致する原クロツクパルスを発生するものであるた
めに、高価な発振回路を用いることな(して。
高精夏のクロックツぞルスが容易に得られる。ま九本発
明に於いては、原クロックツぞルスを得るために設けら
れている分周器の分局動作をパケット伝送開始信号に続
いて供給される情報ビットの前縁によって分周動作を開
始させるものであるために1発生される原クロックツ臂
ルスは〕ぞケラト伝送により送られて来る情報の供給に
常に同期したものとなり、原クロックツ臂ルスの位相を
劃−して情報ビットの位相に一致したクロックパルスを
得る場合に於ける制御室が少なくな夕、これに伴なって
位相制御および回路構成が容易になる優れた効果を有す
る。
【図面の簡単な説明】
第1園はパケット伝送される文字信号が多重化されたテ
レビ信号を示す波形図、第2図は第1図に示す文字信号
の拡大波形図、第3図は本発明によるクロックツ臂ルス
発生回路の回路図。 第4図1湯1〜(g)は第3図の各部動作波形図である
。 1・・・エツジ検出回路、10.14・・・7リツプフ
ロツプ回路、11・・・アツプダウンカクンタ。 12・・・デコーダ、17・・・逓倍回路、18・・・
フリツプフロツプ回路、19・・・分周器、20・・・
ディレーライン、21・・・クロックパルス選択回路。 手続補正書(方式) やわ5715カ148 特許庁        殿 1、事件の表示 昭和66年 特許 願第$!10400号2、発明の名
称  クロツクバμス発生回路3 補正をする者 事件との関係    特許出願人 フリガナ 住  所 氏 名銘称)  新日本電気株式会社 4、代理人 蟲書きし九図面を提出する。

Claims (1)

    【特許請求の範囲】
  1. (1)  パケット伝送の開始を示す伝送開始信号をと
    もなって送られて来る情報信号の各情報ビットの取り出
    し処理に用いられるクロックパルスを発生するクロツク
    ノセルス発生回路に於いて、#記慣報信号の各情報ビッ
    トのエツジt@出してサンプリングパルスを発生するエ
    ツジ検出回路と、前記伝送開始信号によって予め定めら
    れfCI5T定値がツリセットされ、紬配すンプリング
    パルスtカウント入力とする7ツプダウンカウンタと%
    前記伝送開始信号によってクリアされかつ前記情報信号
    によってセットされるフリップフロップ回路と、テレビ
    ジョン放送信号におけるカラーサブキャリヤの周波数1
    e逓倍する逓@(ロ)路と、前記フリップフロップー路
    のセット出力供給時のみクリアか解除され、前記逓倍回
    路の出力を分周することにより前記情報信号の基本ビッ
    トレートに一致する周期の原クロツクパルスを発生する
    分局器と、前記分局器から発生される原り四ツクツぐル
    スを入力として複数の出力層から順次遅延した遅延クロ
    ックパルスを出力する遅延回路と。 前記了ツゾダウンカウンタの出力に応じて前記遅蝙回路
    の各出力層から出力される遅延クロックツにルスを選択
    して送出するクロックパルス選択(ロ)路と、このクロ
    ックツにルス選択回路から出力される遅延クロックパル
    スの稜縁の位相が前記サンプリングツぐルスの前縁に対
    して進みか遅れかを判別し、クロックパルスが遅れ位相
    の場合には前記了ツブダウンカウンタをダウンモードに
    制御しかつ、クロックパルスが進み位相の場合には前記
    了ツプダウンカクンタをアンプモードに制御する位相判
    別回路とを設け。 +i′iI配タ日ツクパルス選択(ロ)路から出力され
    るクロックツぞルスを當に前記ノぜケラト伝送により送
    られて来る情@信号の各情報ビットに位相合ぜすること
    を%ilとするクロックパルス発生回路。
JP56210400A 1981-12-30 1981-12-30 クロツクパルス発生回路 Granted JPS58116830A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56210400A JPS58116830A (ja) 1981-12-30 1981-12-30 クロツクパルス発生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56210400A JPS58116830A (ja) 1981-12-30 1981-12-30 クロツクパルス発生回路

Publications (2)

Publication Number Publication Date
JPS58116830A true JPS58116830A (ja) 1983-07-12
JPS632511B2 JPS632511B2 (ja) 1988-01-19

Family

ID=16588685

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56210400A Granted JPS58116830A (ja) 1981-12-30 1981-12-30 クロツクパルス発生回路

Country Status (1)

Country Link
JP (1) JPS58116830A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03174838A (ja) * 1989-09-22 1991-07-30 Nec Corp クロツクジツタ抑圧回路

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02133285U (ja) * 1989-04-07 1990-11-06

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03174838A (ja) * 1989-09-22 1991-07-30 Nec Corp クロツクジツタ抑圧回路

Also Published As

Publication number Publication date
JPS632511B2 (ja) 1988-01-19

Similar Documents

Publication Publication Date Title
JPS6244752B2 (ja)
JP2597239B2 (ja) ディジタル位相同期ループ及び該ディジタル位相同期ループを具える受信機及びその制御方法
US4876598A (en) Apparatus for digitizing a composite video signal
JPS58116830A (ja) クロツクパルス発生回路
US4701800A (en) Scanning line position control system for shifting the position of scanning lines to improve photographic reproduction quality
NL8304114A (nl) Televisie-ontvanger met kanaalnummeraanwijzing.
JPS6179382A (ja) 自動無線周波数共振回路調節回路を具えるテレビジヨン受信機
JPS6362144B2 (ja)
JPH0638667B2 (ja) ゲート制御回路
JPH0124992Y2 (ja)
JPS6051833B2 (ja) デ−タ抜取方法
JP3480573B2 (ja) ビデオ信号処理装置
JPS635327Y2 (ja)
JP3419387B2 (ja) クロック制御方法及びクロック生成回路
JP2549002B2 (ja) 映像信号取り込み回路
JPH0158898B2 (ja)
JPH0410787B2 (ja)
JP3114990B2 (ja) 映像信号処理方法
JPS58111591A (ja) サンプリングパルス発生回路
JP3050896B2 (ja) ハイビジョン受信機
SU1543445A1 (ru) Способ маркировани информационных комбинаций в системах последовательной записи с двухчастотным кодированием и устройства записи и воспроизведени дл его осуществлени
SU438135A1 (ru) Синхрогенератор
SU1046764A2 (ru) Устройство дл воспроизведени сигналов цифровой информации с носител магнитной записи
JPS58111592A (ja) サンプリングパルス発生回路
JPS6143342Y2 (ja)