JPS58111424A - ノツチフイルタ - Google Patents
ノツチフイルタInfo
- Publication number
- JPS58111424A JPS58111424A JP21376981A JP21376981A JPS58111424A JP S58111424 A JPS58111424 A JP S58111424A JP 21376981 A JP21376981 A JP 21376981A JP 21376981 A JP21376981 A JP 21376981A JP S58111424 A JPS58111424 A JP S58111424A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- digital
- filter
- circuit
- notch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H17/00—Networks using digital techniques
- H03H17/02—Frequency selective networks
- H03H17/0248—Filters characterised by a particular frequency response or filtering method
- H03H17/025—Notch filters
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- Filters That Use Time-Delay Elements (AREA)
- Networks Using Active Elements (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
デジタルオーディオシステムやデジタルビデオシスデム
などのデジタル値号処履システムにおいては、多くのデ
ジタにフィルタが使用され、中でもローパスフィルタや
バイパスフィルIの叙は多い・ しかし、多くの場合、儒々のフィルタなWIA文に設計
し、1llkしているので、これをワイアード關シック
で夷構するとtiKは、ハードウェアの畝が実用上限界
に近く、また、マイクa j aグラム方式で実現する
ときには、マイクロプログラムのスタップ数が多くなり
、限られた時間内にフィルタ処理を行5ことができない
ことがある。
などのデジタル値号処履システムにおいては、多くのデ
ジタにフィルタが使用され、中でもローパスフィルタや
バイパスフィルIの叙は多い・ しかし、多くの場合、儒々のフィルタなWIA文に設計
し、1llkしているので、これをワイアード關シック
で夷構するとtiKは、ハードウェアの畝が実用上限界
に近く、また、マイクa j aグラム方式で実現する
ときには、マイクロプログラムのスタップ数が多くなり
、限られた時間内にフィルタ処理を行5ことができない
ことがある。
このため、デジタル信号処理シスデムにおいて、より複
雑な特性であるノツチフィルタ(バンドストップフィル
タ)を構成しようとしても、これはtわめて困難である
。
雑な特性であるノツチフィルタ(バンドストップフィル
タ)を構成しようとしても、これはtわめて困難である
。
この発明は、このような間趨点を解決しようとするもの
である。
である。
以下その一例について説明しよう。
m2図において、(2Iはデジタルローパスフィルタな
示し、これは、ワイアー、ドロシックあるいはピットス
ライス形のマイクロプロセッサなどKより歯えば係数が
対称なPI&形KII成され、直って纂2図Aに示すよ
うに、周波数f、4(おいて利階か1になる低an過籍
憔をMすると共に、少なくとも通過僧職におい′cI!
+遅地時閲贅性(位相〜性)が−嫌となるような位相特
性を市している。そして、デジタルII考Slか入力端
子(1)を通じてフィルタ(2)に供給されて第2図B
に示すような低域信号S!が嘲り出きれ、この信号88
はさらに出力端子(3)Kなり出される。
示し、これは、ワイアー、ドロシックあるいはピットス
ライス形のマイクロプロセッサなどKより歯えば係数が
対称なPI&形KII成され、直って纂2図Aに示すよ
うに、周波数f、4(おいて利階か1になる低an過籍
憔をMすると共に、少なくとも通過僧職におい′cI!
+遅地時閲贅性(位相〜性)が−嫌となるような位相特
性を市している。そして、デジタルII考Slか入力端
子(1)を通じてフィルタ(2)に供給されて第2図B
に示すような低域信号S!が嘲り出きれ、この信号88
はさらに出力端子(3)Kなり出される。
また、″信号81がデジタル遅延回路(4)に供給され
、信号81に生じている遅延(位相遅れ)K対応した遅
延補償が行われて信号84とされ、この信号84がデジ
タル減算回路(5)に供給されると共に、信号8sが減
算回路(5)に供給されて第2図Cに示すような差信号
8i wm 8g −84が取り出される。ただし、こ
の場合、信号8iは、減算回路(5)kよりもとの信号
84,81jjび信号88 K対して逆相である。
、信号81に生じている遅延(位相遅れ)K対応した遅
延補償が行われて信号84とされ、この信号84がデジ
タル減算回路(5)に供給されると共に、信号8sが減
算回路(5)に供給されて第2図Cに示すような差信号
8i wm 8g −84が取り出される。ただし、こ
の場合、信号8iは、減算回路(5)kよりもとの信号
84,81jjび信号88 K対して逆相である。
そして、この信号8mがデジタル加算回路(6)に供給
されると共に、信号8sが加算回路(6)K供給されて
和信号a@wm Ml +8sが取り出さたる。この場
合、信号8iと83とは逆相であるから優られた***
・はJIE2図りに示すような周波数特性となり、綱波
数fアで伽鴨がOKなる。つまり、ノツチフィルタか優
られたわけである。そして、この信号8・が端子(1)
K 4jり出される。
されると共に、信号8sが加算回路(6)K供給されて
和信号a@wm Ml +8sが取り出さたる。この場
合、信号8iと83とは逆相であるから優られた***
・はJIE2図りに示すような周波数特性となり、綱波
数fアで伽鴨がOKなる。つまり、ノツチフィルタか優
られたわけである。そして、この信号8・が端子(1)
K 4jり出される。
系3図は、ローパスフィルp twsの特性の一例な示
すもので、この図では、横軸の周波数は、信号S1の紫
ンプナ/グ周波数な基準として正規化しである。そして
、このフィルタ(2)の特性においては、阻止帯域にお
ける減衰は45 dB以上であるが、このとき、ノツチ
フィルタとして第4図に示すような特性を得ることがで
きた。
すもので、この図では、横軸の周波数は、信号S1の紫
ンプナ/グ周波数な基準として正規化しである。そして
、このフィルタ(2)の特性においては、阻止帯域にお
ける減衰は45 dB以上であるが、このとき、ノツチ
フィルタとして第4図に示すような特性を得ることがで
きた。
ζうして、この発明によれば、ローノくスフイルタ(2
7を設計、構築するだけでノツチフィルタを実現するこ
とができる。従って、ハードウェアが大型化したりする
ことがない。
7を設計、構築するだけでノツチフィルタを実現するこ
とができる。従って、ハードウェアが大型化したりする
ことがない。
また、フィルタ127をビットスライス形のマイクロプ
ロセッサにより構成しても、そのマイクロプログラムの
ステップ数が増加して限られた時間内Kffi場するこ
とができないなどの間ax生じることもなくリアルタイ
ム処理ができる。
ロセッサにより構成しても、そのマイクロプログラムの
ステップ数が増加して限られた時間内Kffi場するこ
とができないなどの間ax生じることもなくリアルタイ
ム処理ができる。
なお、上述において、フィルタ(2)はIIR杉として
もよく、さらに、バイパスフィルタとしてもよい、また
、Ss x S4− MRとしテWg = ax −b
mとしてもよい。
もよく、さらに、バイパスフィルタとしてもよい、また
、Ss x S4− MRとしテWg = ax −b
mとしてもよい。
第1図はこの発明の一例の系統図、第2図〜第4図はそ
の説明のための図である。 (2)ハローパスフィルタである。 128
の説明のための図である。 (2)ハローパスフィルタである。 128
Claims (1)
- 低械通過あるいは高域通過特性を有し、かつ、少なくと
も通過帯域において群遅凰時間特性が一様なデジタルフ
ィルタと、デジタル演算回路とをル演算回路において加
減算し、この加減算の結果として上記入力デジタル備考
のノツチ出力を優るよ5Kしたノツチフイにり。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21376981A JPS58111424A (ja) | 1981-12-24 | 1981-12-24 | ノツチフイルタ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21376981A JPS58111424A (ja) | 1981-12-24 | 1981-12-24 | ノツチフイルタ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS58111424A true JPS58111424A (ja) | 1983-07-02 |
Family
ID=16644721
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP21376981A Pending JPS58111424A (ja) | 1981-12-24 | 1981-12-24 | ノツチフイルタ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58111424A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6251820A (ja) * | 1985-08-28 | 1987-03-06 | プレツシ− オ−バ−シ−ズ リミテツド | デジタルフイルタ |
JPS62206917A (ja) * | 1986-03-06 | 1987-09-11 | Fujitsu Ten Ltd | ラジオ受信機 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5441047A (en) * | 1977-09-08 | 1979-03-31 | Victor Co Of Japan Ltd | Frequency band dividing filter |
-
1981
- 1981-12-24 JP JP21376981A patent/JPS58111424A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5441047A (en) * | 1977-09-08 | 1979-03-31 | Victor Co Of Japan Ltd | Frequency band dividing filter |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6251820A (ja) * | 1985-08-28 | 1987-03-06 | プレツシ− オ−バ−シ−ズ リミテツド | デジタルフイルタ |
JPS62206917A (ja) * | 1986-03-06 | 1987-09-11 | Fujitsu Ten Ltd | ラジオ受信機 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3089630B2 (ja) | サンプリングレート変換装置 | |
JPH09167944A (ja) | デジタル化信号の等化装置 | |
JP3223188B2 (ja) | 積の数を減らすことによりディジタルフィルタバンクの電力消費を減らす方法 | |
EP0123419A1 (en) | Digital sub-band filters | |
JPS58111424A (ja) | ノツチフイルタ | |
JP2000041269A (ja) | クロミナンス情報を含むビデオ信号のフィルタリング | |
JPS63121325A (ja) | 可変信号濾波回路網 | |
JPS642243B2 (ja) | ||
Onat et al. | Optimized delay characteristics for a hearing instrument filter bank | |
JP2590910B2 (ja) | デイジタルフイルタ | |
JPH1051269A (ja) | ローパスフィルタ | |
JPH0744425B2 (ja) | デイジタル濾波回路 | |
JP2548448B2 (ja) | 多次元非線形信号処理装置 | |
JPH0515087B2 (ja) | ||
JP3297326B2 (ja) | ディジタルフイルター装置 | |
JP2932761B2 (ja) | ディジタル信号等化器 | |
JPH08139606A (ja) | 信号処理回路 | |
JPH08116237A (ja) | 最小位相推移フイルタの設計方法 | |
JPS63252010A (ja) | オクタ−ブ多重フイルタ | |
JPH0348716B2 (ja) | ||
GB2145306A (en) | Filter arrangement | |
JPS6114689B2 (ja) | ||
JPS6298813A (ja) | フイルタ回路 | |
JPH0123964B2 (ja) | ||
JPS58104514A (ja) | 振幅制限装置 |