JPS58100180A - キヤラクタ表示方式 - Google Patents
キヤラクタ表示方式Info
- Publication number
- JPS58100180A JPS58100180A JP19940281A JP19940281A JPS58100180A JP S58100180 A JPS58100180 A JP S58100180A JP 19940281 A JP19940281 A JP 19940281A JP 19940281 A JP19940281 A JP 19940281A JP S58100180 A JPS58100180 A JP S58100180A
- Authority
- JP
- Japan
- Prior art keywords
- character
- display
- brightness
- characters
- data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Digital Computer Display Output (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明は、キ;ラクタディスプレイにおけるキ″ 2
ヤラクタ表示方弐に関する。
従来、キャラクタジェネレータから読み出したパターン
情報に応じてディスプレイにキャラクタ表示を行なわせ
るテレテックス、ワードプロセッサなどにおいて、A4
、 H,などのパーシャルアップダウンの書体忙よる
キャラクタ?ディスプレイに表示させる際1例えばA4
をAXX4 などのようにコンビ島−タ言語の表
記法にしたがった表示を行なわせるようにしている。
情報に応じてディスプレイにキャラクタ表示を行なわせ
るテレテックス、ワードプロセッサなどにおいて、A4
、 H,などのパーシャルアップダウンの書体忙よる
キャラクタ?ディスプレイに表示させる際1例えばA4
をAXX4 などのようにコンビ島−タ言語の表
記法にしたがった表示を行なわせるようにしている。
しかし、このような従来のキャラクタ表示方法では、実
際に印字されるパーシャル書体のキャラクタとイメージ
が大幅に異なってしまい、ディスプレイをみながらの編
集作業が四Sなものになってしまりている。
際に印字されるパーシャル書体のキャラクタとイメージ
が大幅に異なってしまい、ディスプレイをみながらの編
集作業が四Sなものになってしまりている。
本発明はこのような点を考慮してなされたもので、キャ
ラクタジェネレータから読み出したパターン情報にもと
づいてディスプレイにパーシャルアップダウンの書体に
よるキャラクタを表示させ□る際、実際に印字されるパ
ーシャ、ル書体に近い態様で表示させることができるよ
うにしたキャラクタ表示方式を提供するものである。
ラクタジェネレータから読み出したパターン情報にもと
づいてディスプレイにパーシャルアップダウンの書体に
よるキャラクタを表示させ□る際、実際に印字されるパ
ーシャ、ル書体に近い態様で表示させることができるよ
うにしたキャラクタ表示方式を提供するものである。
本発明によるキャラクタ表示方式は1例えばA’vA4
として40部分を半輝度表示させることによってそれを
小文字であることを表現させ、かつ−によう【それがパ
ーシャルアップであることを表現させるよう和するもの
である。また、例えばH,icありてはそれ11cHf
iとして2の部分を半輝度表示させ、それにより小文字
のパーシャルダウンであることV表現させるよ5にする
ものである・ 第1図は本発明によるキャラクタ表示方式をテレテック
ス端末のディスプレイにおいて具体的に実施するための
キャラクタディスプレイのシステム構成例を示すもので
、ここでは第1のキャラクタジェネレータ(ROM )
−4に第2図のキャラクタコード表に示すテレテックス
の各穐基本キャラクタのパターン情報を記憶させ、また
第2のキャラクタジェネレータ(ROM)5に第3図の
キャラクタコード表に示す各樵宛音符記号のパターン情
報を記憶させておき、CPυ9の制御下において、オペ
レータのキー操作により【入力されたキャラクタコード
に応じて例えば@lのキャラクタジェネレータ4から基
本キャラクタ「A」。
として40部分を半輝度表示させることによってそれを
小文字であることを表現させ、かつ−によう【それがパ
ーシャルアップであることを表現させるよう和するもの
である。また、例えばH,icありてはそれ11cHf
iとして2の部分を半輝度表示させ、それにより小文字
のパーシャルダウンであることV表現させるよ5にする
ものである・ 第1図は本発明によるキャラクタ表示方式をテレテック
ス端末のディスプレイにおいて具体的に実施するための
キャラクタディスプレイのシステム構成例を示すもので
、ここでは第1のキャラクタジェネレータ(ROM )
−4に第2図のキャラクタコード表に示すテレテックス
の各穐基本キャラクタのパターン情報を記憶させ、また
第2のキャラクタジェネレータ(ROM)5に第3図の
キャラクタコード表に示す各樵宛音符記号のパターン情
報を記憶させておき、CPυ9の制御下において、オペ
レータのキー操作により【入力されたキャラクタコード
に応じて例えば@lのキャラクタジェネレータ4から基
本キャラクタ「A」。
「4」の各パターン情報を読み出し、また@2の[−
キャラクタジェネレータ5から発音符記号 ]のパタ
ーン情報を読み出し、「4」と「−」との 各パターン情報の合成を行なったのちにその合成された
パターン情報を半輝度処理回路14によって処理したう
えで、ビデオコントローラ11’介り、テCRT 1i
ilfi上にA4として40部分が半輝度表示されたパ
ーシャルアップのキャラクタ表示を行なわせるよ5VC
している。
ーン情報を読み出し、「4」と「−」との 各パターン情報の合成を行なったのちにその合成された
パターン情報を半輝度処理回路14によって処理したう
えで、ビデオコントローラ11’介り、テCRT 1i
ilfi上にA4として40部分が半輝度表示されたパ
ーシャルアップのキャラクタ表示を行なわせるよ5VC
している。
第4図は基本キャラクタと発音符記号とを合成し【発音
衿付きの文字のデータな作成させるための基本的な回路
構成例を示している。
衿付きの文字のデータな作成させるための基本的な回路
構成例を示している。
同図において、まず、図示しない入力装置から送られて
(るコード信号が基本キャラクタ(例えば「4」)のも
のであるか発音符記号(例えば「−」)のものであるか
が判別回路1によって判別され、その判別された基本キ
ャラクタ「4」のコード信号が第1のりフレツシ為メモ
リ(VRAM)2に格納され、また発音符記号「−」の
コード信号が第2のりフレフシ1メモリ3における「4
」と対応する位置に格納される1次いで1図示しない制
御回mによって各り7レツシ島メモリ2.3に記憶され
たコード信号が同時rtc@み出され、それら各読み出
されたコード信号が基本キャラクタ用のキャラクタジェ
ネレータ41発音符記号用のキャラクタジェネレータ5
にそれぞれアドレスとして与えられる。また%各キャラ
クタジェネレータ4.5にはそれぞれロウアドレスカウ
ンタ6によりてロウアドレスが与えられている。しかし
【。
(るコード信号が基本キャラクタ(例えば「4」)のも
のであるか発音符記号(例えば「−」)のものであるか
が判別回路1によって判別され、その判別された基本キ
ャラクタ「4」のコード信号が第1のりフレツシ為メモ
リ(VRAM)2に格納され、また発音符記号「−」の
コード信号が第2のりフレフシ1メモリ3における「4
」と対応する位置に格納される1次いで1図示しない制
御回mによって各り7レツシ島メモリ2.3に記憶され
たコード信号が同時rtc@み出され、それら各読み出
されたコード信号が基本キャラクタ用のキャラクタジェ
ネレータ41発音符記号用のキャラクタジェネレータ5
にそれぞれアドレスとして与えられる。また%各キャラ
クタジェネレータ4.5にはそれぞれロウアドレスカウ
ンタ6によりてロウアドレスが与えられている。しかし
【。
各キャラクタジェネレータ4,5からそれぞれ絖み出さ
れた基本キャラクタ「4」1発音符記号[−の各パター
ンのデータがOR@路7に与え」 られ【そこでカラムの同一ビットごとに論理和がとられ
てデータの合成処理がなされ、その合成処理された発音
符記号付きの文字「1」のデータが並直列変換回路8に
よりてシリアルデータに変換され、シリアルデータによ
るキャラクタデータが得られるようになっている。
れた基本キャラクタ「4」1発音符記号[−の各パター
ンのデータがOR@路7に与え」 られ【そこでカラムの同一ビットごとに論理和がとられ
てデータの合成処理がなされ、その合成処理された発音
符記号付きの文字「1」のデータが並直列変換回路8に
よりてシリアルデータに変換され、シリアルデータによ
るキャラクタデータが得られるようになっている。
tお、第1図中の1部分は@4図に示したキャラクタデ
ータの発生部を示すもので、 CI’U9 IC前記基
本キャラクタ/発音符記号判別回路lの礒能をもたせる
ようにしている。また、そのキャラクタデータ発生@1
において、基本キャラクタ用すフレッシ島メモリ21発
音符記号用IJフレツシ島メモリ3の各入力111には
基本キャラクタのコード信号と発音符記号のコード信号
との切り換えを適宜性なわせるマルチプレクサ10 、
11がそれぞれ設けられ、また基本キャラクタ用キャラ
クタジェネレータ4と発音符記号用キャラクタジェネレ
ータ5との各人力@には各リフレツシエメモリ2゜3か
らそれぞれ読み出されたコード信号を保持させるラッチ
12 、13が設けられ【(ぐる、また、そのキャラク
タデータ発生部IのOR回路70出力四には、それから
出力されるキャラクタデータケラッチ13に保持された
コード信号のよ(SI2ピッ(の状態に応じて半輝度表
示な行なわせるためのデータ処理を行なわせる前記半輝
度処理回$14が設けられており、その半・輝度処理回
路14の出力データがビデオコントローラ15T/c与
えられるようになり【いる、また1図中16はCRT制
御回路であり、水平、垂直同期信号H8YNC,VSY
NCY図示しないCRT駆動部に与えるととも[、ビデ
オコントローラ15に表示タイミング信号DISPTM
G。
ータの発生部を示すもので、 CI’U9 IC前記基
本キャラクタ/発音符記号判別回路lの礒能をもたせる
ようにしている。また、そのキャラクタデータ発生@1
において、基本キャラクタ用すフレッシ島メモリ21発
音符記号用IJフレツシ島メモリ3の各入力111には
基本キャラクタのコード信号と発音符記号のコード信号
との切り換えを適宜性なわせるマルチプレクサ10 、
11がそれぞれ設けられ、また基本キャラクタ用キャラ
クタジェネレータ4と発音符記号用キャラクタジェネレ
ータ5との各人力@には各リフレツシエメモリ2゜3か
らそれぞれ読み出されたコード信号を保持させるラッチ
12 、13が設けられ【(ぐる、また、そのキャラク
タデータ発生部IのOR回路70出力四には、それから
出力されるキャラクタデータケラッチ13に保持された
コード信号のよ(SI2ピッ(の状態に応じて半輝度表
示な行なわせるためのデータ処理を行なわせる前記半輝
度処理回$14が設けられており、その半・輝度処理回
路14の出力データがビデオコントローラ15T/c与
えられるようになり【いる、また1図中16はCRT制
御回路であり、水平、垂直同期信号H8YNC,VSY
NCY図示しないCRT駆動部に与えるととも[、ビデ
オコントローラ15に表示タイミング信号DISPTM
G。
カーソルビデオ信号CUDISPt’与える。なお。
図中17 、18はCPUQ用のROMおよびRAMt
’。
’。
19はシリアルI10ボートt%鵬家パラレル!10ポ
ー[121〜23はバスドライバラ、24はりOyり発
生器をそれぞれ示している。
ー[121〜23はバスドライバラ、24はりOyり発
生器をそれぞれ示している。
このよ5に構成されたものにあって、第3図に示す各発
音符記号を選択する信号線は4ビy)であればよ(、そ
のため本発明ではD・〜D丁の8ビツトの5ちD・〜D
sY発音符記号の選択用に使用し、残りD4〜D1のう
ち1例えばD@を半輝度処理回路14のセット信号にS
DTをそのリセット信号に用いるよ5にすることにより
、そのD6D丁の信号状態に応じてキャラクタデータ発
生部lのOR回路7から出力されるデータが合成され7
1:Q音符記号付きのキャラクタのものであるときKは
半輝度処理回路14をセット状QiCL″CCRTにそ
のキャラクタの半輝I[表示を行なわせ、またキャラク
タデータが何ら合成されない普通のキャラクタのもので
あるときには亭輝度処理回414%’リセット状啼にし
てCRT K普通のキャラクタ表示を行なわ讐るように
するものである。
音符記号を選択する信号線は4ビy)であればよ(、そ
のため本発明ではD・〜D丁の8ビツトの5ちD・〜D
sY発音符記号の選択用に使用し、残りD4〜D1のう
ち1例えばD@を半輝度処理回路14のセット信号にS
DTをそのリセット信号に用いるよ5にすることにより
、そのD6D丁の信号状態に応じてキャラクタデータ発
生部lのOR回路7から出力されるデータが合成され7
1:Q音符記号付きのキャラクタのものであるときKは
半輝度処理回路14をセット状QiCL″CCRTにそ
のキャラクタの半輝I[表示を行なわせ、またキャラク
タデータが何ら合成されない普通のキャラクタのもので
あるときには亭輝度処理回414%’リセット状啼にし
てCRT K普通のキャラクタ表示を行なわ讐るように
するものである。
第5図は半輝度処理回路14の一構成例を示すもので、
フリップフロップFFがセット信号り、−1でセットさ
れ、リセット信号Dt−iでリセットされ、その1フリ
ツプフロツプFFのセット出力がANDゲートに加わっ
てそのセット期間中キャラクタデータをクロックCLK
K同期させ【キャラクタデータの1ドツトのパルス幅
が半分になるようなデータ処理を行なわせるように戸っ
ている。
フリップフロップFFがセット信号り、−1でセットさ
れ、リセット信号Dt−iでリセットされ、その1フリ
ツプフロツプFFのセット出力がANDゲートに加わっ
てそのセット期間中キャラクタデータをクロックCLK
K同期させ【キャラクタデータの1ドツトのパルス幅
が半分になるようなデータ処理を行なわせるように戸っ
ている。
なお%第6図にその半輝度処理回路14における各部信
号のタイムチャートを示しており1図中TIはキャラク
タデータの1ドツトパルス1111w: s T zは
lキャラクタパルス幅をそれぞれ示しており。
号のタイムチャートを示しており1図中TIはキャラク
タデータの1ドツトパルス1111w: s T zは
lキャラクタパルス幅をそれぞれ示しており。
フリップフロップFFのセット期間T2中ANDゲート
から1ドツトパルス幅がT1/2 になったキャラクタ
データが出力されることになる。
から1ドツトパルス幅がT1/2 になったキャラクタ
データが出力されることになる。
いま、例えば14−シャルアツブの書体による文字A4
をムiとしてjの部分を半輝度表示させてディスプレ
イにキャラクタ表示させる場合の動作について説明をす
る$ まず、オペレータのキー操作によりて第2図中の基本キ
ャラクタrAJのコード指定が行なわれると、CPU9
はそれを読みとってキャラクタジェネレータ4から所足
のキャラクタデータを読み出すとともにs D*mO,
Dtwmlをリフレッシ為メモリ3に書き込んで半輝度
処理回路14をリセット状態にし、それによりキャラク
タデータがそのままビデオコントローラ15に送られて
CRT VCrAJの表示がなされる0次いで、基本キ
ャラクタ「4」と発音符記号「−」との各コード指定1
がなされ1かつパーシャルアップ指定のコード E S
C(13H)−1−U(55H) が与えられると
、CPU9はそれを読取ってキャラクタジェネレータ4
から「4」(34H)のキャラクタデータな、またキャ
ラクタジェネレータ5からr−J(05H) のキャ
ラクタデータ?それぞれ同時に読み出すとともに、ツク
−シャルアツブが要求されていることを判断し【リフレ
ッシ畠メモリ3の空きビットにD@”1゜Dtalll
llll−書き込む、このり、−1のデータはCRT制
御回路16の制御出力MA、〜MA1.の出力タイミン
グでリフレッシ為メモリ3から読み出されて半輝度処理
回路14をセット状態にさせる・しカシて、各キャラク
タジェネレータ4,5かも同時VC読み出されてOR回
路7によって合成されたキャラクタr7」の亭−夕が半
輝度処理回路14によって前述のように処理されてそれ
がビデオコントローラ15に与えられ、それによってC
RTに「−の半輝度表示がなされることになる。久に4
」 コード入力されるキャラクタがESC+U 、ESC+
D (44H) (パーシャルダウン) または E
SC+8(53H)(スパースクリプト)でナケれば、
CPU9はD6冨0.D7厘l ′ffリフレッシ纂メ
モリ3に書き込んで半輝度処理回@1471Jセット状
態にする。
をムiとしてjの部分を半輝度表示させてディスプレ
イにキャラクタ表示させる場合の動作について説明をす
る$ まず、オペレータのキー操作によりて第2図中の基本キ
ャラクタrAJのコード指定が行なわれると、CPU9
はそれを読みとってキャラクタジェネレータ4から所足
のキャラクタデータを読み出すとともにs D*mO,
Dtwmlをリフレッシ為メモリ3に書き込んで半輝度
処理回路14をリセット状態にし、それによりキャラク
タデータがそのままビデオコントローラ15に送られて
CRT VCrAJの表示がなされる0次いで、基本キ
ャラクタ「4」と発音符記号「−」との各コード指定1
がなされ1かつパーシャルアップ指定のコード E S
C(13H)−1−U(55H) が与えられると
、CPU9はそれを読取ってキャラクタジェネレータ4
から「4」(34H)のキャラクタデータな、またキャ
ラクタジェネレータ5からr−J(05H) のキャ
ラクタデータ?それぞれ同時に読み出すとともに、ツク
−シャルアツブが要求されていることを判断し【リフレ
ッシ畠メモリ3の空きビットにD@”1゜Dtalll
llll−書き込む、このり、−1のデータはCRT制
御回路16の制御出力MA、〜MA1.の出力タイミン
グでリフレッシ為メモリ3から読み出されて半輝度処理
回路14をセット状態にさせる・しカシて、各キャラク
タジェネレータ4,5かも同時VC読み出されてOR回
路7によって合成されたキャラクタr7」の亭−夕が半
輝度処理回路14によって前述のように処理されてそれ
がビデオコントローラ15に与えられ、それによってC
RTに「−の半輝度表示がなされることになる。久に4
」 コード入力されるキャラクタがESC+U 、ESC+
D (44H) (パーシャルダウン) または E
SC+8(53H)(スパースクリプト)でナケれば、
CPU9はD6冨0.D7厘l ′ffリフレッシ纂メ
モリ3に書き込んで半輝度処理回@1471Jセット状
態にする。
以上、本発明によるキャラクタ表示方式にありては、入
力された基本キャラクタとパーシャルアップダウンをあ
られす記号との各コード信号にそれぞれ応じた所定のパ
ターンデータなキャラクタジェネレータから読み出して
合成させる手段と。
力された基本キャラクタとパーシャルアップダウンをあ
られす記号との各コード信号にそれぞれ応じた所定のパ
ターンデータなキャラクタジェネレータから読み出して
合成させる手段と。
その合成されたAターンデータを6理してディスプレイ
に半輝度によるキャラクタ表示を行なわせる手段とをと
り、ディスプレイに普通に表示されたキャラクタと半輝
f、表示されたキャラクタとの組合せによってパーシャ
ルアップダウンの書体による文字を模擬的に表示させる
ようにしたもので、パーシャルアップダウンの書体によ
るキャラクタを実際に印字されるキャラクタに近い態様
でディスプレイに表示させることができ、オペレータに
おいてそのディスプレ4vみながらの編集作業を効率良
く行なわせることができるとい54&れた利点を有して
いる。
に半輝度によるキャラクタ表示を行なわせる手段とをと
り、ディスプレイに普通に表示されたキャラクタと半輝
f、表示されたキャラクタとの組合せによってパーシャ
ルアップダウンの書体による文字を模擬的に表示させる
ようにしたもので、パーシャルアップダウンの書体によ
るキャラクタを実際に印字されるキャラクタに近い態様
でディスプレイに表示させることができ、オペレータに
おいてそのディスプレ4vみながらの編集作業を効率良
く行なわせることができるとい54&れた利点を有して
いる。
【図面の簡単な説明】
第1図は本発明によるキャラクタ表示一方式を具体的に
実施するための一構成例を示すブロック図。 @2図は基本キャラクタのコード表を示す図、1!3F
!!tJは発音符記号のコード表を示す図、第4図は基
本キャラクタと発音符記号とを合成するための基本的な
回路構成例ケ示すブロック図、#!5図は同実施例にお
ける半輝度処理回路の一例火示す電気的結線図、第6図
はその半輝度処理回QIKおける各部信号のタイムチャ
ートである・l°°°基本キャラクタ/発音符記号判別
回路2.3・・・リフレクシ為メモク 4,5・・・キ
ャラクタジエネレーl 6・・・ロウアドレスカウンタ
7・・・OR回路 8・・・並直列変換回路 9・・・
CPυ10 、11・・・マルチプレクサ 12 、1
3・・・ラッチ14・・・半輝度処理回路 15・・・
ビデオコントローラ16−CRT %ilj御回路 出回路代理人 鳥 井 清 第1図 篤2図 吊3図 jl−”J、喫Cp
実施するための一構成例を示すブロック図。 @2図は基本キャラクタのコード表を示す図、1!3F
!!tJは発音符記号のコード表を示す図、第4図は基
本キャラクタと発音符記号とを合成するための基本的な
回路構成例ケ示すブロック図、#!5図は同実施例にお
ける半輝度処理回路の一例火示す電気的結線図、第6図
はその半輝度処理回QIKおける各部信号のタイムチャ
ートである・l°°°基本キャラクタ/発音符記号判別
回路2.3・・・リフレクシ為メモク 4,5・・・キ
ャラクタジエネレーl 6・・・ロウアドレスカウンタ
7・・・OR回路 8・・・並直列変換回路 9・・・
CPυ10 、11・・・マルチプレクサ 12 、1
3・・・ラッチ14・・・半輝度処理回路 15・・・
ビデオコントローラ16−CRT %ilj御回路 出回路代理人 鳥 井 清 第1図 篤2図 吊3図 jl−”J、喫Cp
Claims (1)
- 【特許請求の範囲】 入力された基本キャラクタとパーシャルアップダウンを
あられす記号との各コード信号にそれぞれ応じた所定の
パターンデータなキャラクタジェネレータから読み出し
【合成させる手段と、その合成されたパターンデータを
処理してディスプレイに半輝[Kよるキャラクタ表示を
行なわせる手段とをとり、ディスプレイに普通に表示さ
れたキャラク速と半輝度表示されたキャラクタとの組合
せによってパーシャルアップダウンの書体による文字を
模擬的に表示させるようにしたキャラクタ表示方式〇
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19940281A JPS58100180A (ja) | 1981-12-10 | 1981-12-10 | キヤラクタ表示方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19940281A JPS58100180A (ja) | 1981-12-10 | 1981-12-10 | キヤラクタ表示方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS58100180A true JPS58100180A (ja) | 1983-06-14 |
Family
ID=16407187
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP19940281A Pending JPS58100180A (ja) | 1981-12-10 | 1981-12-10 | キヤラクタ表示方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58100180A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63165899A (ja) * | 1986-12-27 | 1988-07-09 | 富士通株式会社 | 字体の表示装置 |
JPH075868A (ja) * | 1993-09-06 | 1995-01-10 | Canon Inc | 出力方法 |
-
1981
- 1981-12-10 JP JP19940281A patent/JPS58100180A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63165899A (ja) * | 1986-12-27 | 1988-07-09 | 富士通株式会社 | 字体の表示装置 |
JPH075868A (ja) * | 1993-09-06 | 1995-01-10 | Canon Inc | 出力方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS61254980A (ja) | 文字フオント転送制御方式 | |
JP2797435B2 (ja) | 表示コントローラ | |
JPS58100180A (ja) | キヤラクタ表示方式 | |
US5233334A (en) | Text display apparatus and a method of displaying text | |
JPH05181454A (ja) | 表示方式、その制御回路および表示装置 | |
JPS60144789A (ja) | 文字図形表示制御装置 | |
JPS60121496A (ja) | 表示制御方式 | |
JPS6213690B2 (ja) | ||
JPS63131181A (ja) | 文字表示装置 | |
JPH06100904B2 (ja) | メモリアクセス装置 | |
JPS62280794A (ja) | 文字表示の制御方法 | |
JPH0311396A (ja) | 文字表示システム | |
JPS5927911B2 (ja) | デイスプレイ装置の制御方式 | |
JPH05108053A (ja) | 文字表示装置 | |
JPS5988788A (ja) | デイスプレイ制御方式 | |
KR900702500A (ko) | 평판 디스플레이 보상방법 및 회로 | |
JPS58205186A (ja) | 表示装置 | |
JPH08115072A (ja) | ドット表示装置 | |
JPS58187989A (ja) | 表示メモリ回路 | |
JPS60129786A (ja) | 画像メモリ装置 | |
JPS59212883A (ja) | Crtデイスプレイ制御装置 | |
JPS6139091A (ja) | 表示装置 | |
JPS60153085A (ja) | デイスプレイ装置 | |
JPS58107583A (ja) | 表示装置 | |
JPS61193189A (ja) | 文字図形表示装置 |