JPH1165539A - 信号変換方法および信号変換装置 - Google Patents

信号変換方法および信号変換装置

Info

Publication number
JPH1165539A
JPH1165539A JP9219638A JP21963897A JPH1165539A JP H1165539 A JPH1165539 A JP H1165539A JP 9219638 A JP9219638 A JP 9219638A JP 21963897 A JP21963897 A JP 21963897A JP H1165539 A JPH1165539 A JP H1165539A
Authority
JP
Japan
Prior art keywords
signal
read
image data
line memory
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9219638A
Other languages
English (en)
Inventor
Masaaki Ishibashi
公明 石橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Group Corp
Original Assignee
Aiwa Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Aiwa Co Ltd filed Critical Aiwa Co Ltd
Priority to JP9219638A priority Critical patent/JPH1165539A/ja
Publication of JPH1165539A publication Critical patent/JPH1165539A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Television Systems (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】 【課題】NTSCやPAL方式の映像信号を、簡単で安
価な構成でノンインタレースの画像信号に変換する。 【解決手段】発振信号を分周して書込クロック信号WCK
(図4A)、書込リセット信号RESW(図4B)、信号WC
Kの2倍の周波数の読出クロック信号RCK(図4D)、分
周信号DKP(図4E)を生成する。信号RESWがローレベ
ル「L」のときアドレスが「0」となり、ハイレベル
「H」のときに信号WCKに基づき、図4Cに示すように
データが書き込まれる。信号DKPを遅延させて信号RCKを
用いて読出リセット信号RESR(図4F)を生成する。信
号RSTRのタイミングを、信号RESWが「H」とされてから
書き込まれたデータを読み出せるまでの時間Tdよりも
時間Teが大きくなるように遅延時間Tgを設定する。信
号RCKと信号RESRによって図4Gのように2倍の速度で
データを正しく読み出せる。分周比を切り替えて両方式
に対応できる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】この発明は信号変換方法およ
び信号変換装置に関する。詳しくは、インタレース走査
の映像信号をラインメモリを用いてノンインタレース走
査の画像信号に変換する場合、インタレース走査の映像
信号の画像データをラインメモリに書き込み、書込速度
の2倍の周波数の読出クロック信号と、ラインメモリに
書き込まれた画像データが読み出し可能とされてから画
像データの読み出し動作を開始するためにノンインタレ
ース走査の水平周期と等しい周期の信号を遅延させて生
成された読出リセット信号とを用いることにより、ライ
ンメモリに書き込まれた画像データを読み出してノンイ
ンタレース走査の画像信号を生成するものである。
【0002】
【従来の技術】従来のコンピュータ装置では、例えばイ
ンタレース走査のテレビジョン映像信号をディジタルの
画像データに変換してメモリに書き込み、このメモリに
書き込まれた画像データを2倍の速度で読み出すことに
よりノンインタレース走査の画像信号を得てディスプレ
イ装置の画面上にテレビジョン画像を表示できる信号変
換装置が用いられている。
【0003】
【発明が解決しようとする課題】ところで、この信号変
換装置ではフィールドメモリやフレームメモリを用いて
変換処理が行われているため、画質が良好でないと共に
信号変換装置を安価に構成することができない。
【0004】また、NTSC方式のテレビジョン映像信
号をノンインタレースの画像信号に変換するだけでな
く、PAL方式のテレビジョン映像信号もノンインタレ
ースの画像信号に変換するものとすると、水平周波数等
が異なることからメモリの書き込みや読み出しを制御す
る回路が別個に必要とされるなど、回路規模が大きくな
ってしまう。
【0005】そこで、この発明ではNTSC方式やPA
L方式のテレビジョン映像信号を、簡単で安価にノンイ
ンタレースの画像信号に変換することができる信号変換
方法および信号変換装置を提供するものである。
【0006】
【課題を解決するための手段】この発明に係る信号変換
方法は、インタレース走査の映像信号をノンインタレー
ス走査の画像信号に変換する信号変換方法であって、ラ
インメモリに画像データを書き込むための書込クロック
信号と、ラインメモリに書き込まれた画像データを書込
速度の2倍の速度で読み出すための読出クロック信号
と、ラインメモリでの画像データの書き込み動作を開始
するための書込リセット信号と、ラインメモリに書き込
まれた画像データが読み出し可能とされてから画像デー
タの読み出し動作を開始するため、ノンインタレース走
査の水平周期と等しい周期の信号を遅延させて読出リセ
ット信号とを生成し、書込リセット信号と書込クロック
信号を用いてインタレース走査の映像信号に基づく画像
データをラインメモリに書き込むと共に、読出リセット
信号と読出クロック信号を用いてラインメモリから画像
データを読み出してノンインタレース走査の画像信号を
得るものである。また、インタレース走査の映像信号に
基づいた周波数の発振信号を生成し、発振信号生成手段
で生成された発振信号を、インタレース走査の映像信号
のテレビジョン方式に応じた分周比で分周して、書込ク
ロック信号と読出クロック信号を生成するものである。
【0007】また、この発明に係る信号変換装置は、イ
ンタレース走査の映像信号をディジタルの画像データに
変換してラインメモリに書き込むと共に、上記ラインメ
モリに書き込まれた画像データを書込速度の2倍の速度
で読み出してノンインタレース走査の画像信号に変換す
る信号変換装置であって、ラインメモリの画像データの
書き込みと読み出しを制御する制御部には、ラインメモ
リに画像データを書き込むための書込クロック信号とラ
インメモリに書き込まれた画像データを書込速度の2倍
の速度で読み出すための読出クロック信号を生成するク
ロック信号生成手段と、ラインメモリでの画像データの
書き込み動作を開始するための書込リセット信号を生成
する書込リセット信号生成手段と、ラインメモリに書き
込まれた画像データが読み出し可能とされてから画像デ
ータの読み出し動作を開始するため、ノンインタレース
走査の水平周期と等しい周期の信号を遅延させて読出リ
セット信号を生成する読出リセット信号生成手段とを有
するものである。さらに、クロック信号生成手段は、イ
ンタレース走査の映像信号に基づいた周波数の発振信号
を生成する発振信号生成手段と、発振信号生成手段で生
成された発振信号を、インタレース走査の映像信号がN
TSC方式あるいはPAL方式であるかに応じて分周比
を切り替えて分周し、書込クロック信号と読出クロック
信号を生成する分周手段を備えるものである。
【0008】この発明においては、インタレース走査の
映像信号の画像データが書込クロック信号と書込リセッ
ト信号に基づいてラインメモリに書き込まれる。このラ
インメモリに書き込まれた画像データは、ノンインタレ
ース走査の水平周期と等しい周期の信号を遅延させてラ
インメモリに書き込まれた画像データが読み出し可能と
されてから画像データの読み出し動作を開始するための
読出リセット信号と、書込速度の2倍の周波数の読出ク
ロック信号とを用いて読み出される。また、書込クロッ
ク信号や読出クロック信号は、インタレース走査の映像
信号に基づいて生成された発振信号を、インタレース走
査の映像信号がNTSC方式あるいはPAL方式である
かに応じて分周比を切り替えて分周することにより生成
される。
【0009】
【発明の実施の形態】以下、図を参照しながら、この発
明の実施の一形態の構成について説明する。図1は、信
号変換装置の構成を示しており、この信号変換装置で
は、インタレース走査のテレビジョン映像信号をノンイ
ンタレース走査の画像信号に変換してディスプレイ装置
の画面上にテレビジョン画像を表示するものである。
【0010】テレビジョン放送を受信してチューナ部1
1で得られたインタレース走査の映像信号STVは信号切
替スイッチ13の端子aに供給される。また映像信号入
力端子12に供給されたインタレース走査の映像信号S
INは信号切替スイッチ13の端子bに供給される。
【0011】信号切替スイッチ13には、後述する信号
切替制御部20から入力切替制御信号SWIが供給され
ており、この入力切替制御信号SWIに基づいて映像信
号STVあるいは映像信号SINのいずれかが選択されて、
映像信号SSEとして入力信号処理部15に供給される。
【0012】入力信号処理部15は、NTSC方式の映
像信号あるいはPAL方式の映像信号から輝度信号と搬
送色信号に分離し、この輝度信号と搬送色信号を用いて
色復調処理およびマトリクス処理を行うことにより三原
色信号を得ることができるものであり、信号切替制御部
20から供給された方式識別信号DTに基づき映像信号
SSEがNTSC方式あるいはPAL方式のいずれの方式
であるかが判別されて、それぞれの方式に応じた処理に
よって映像信号SSEから三原色信号SR,SG,SBが生
成される。この入力信号処理部15で生成された赤色信
号SRは、信号切替スイッチ25Rの端子aに供給され
る。また、緑色信号SGは信号切替スイッチ25Gの端
子aに供給され、青色信号SBは信号切替スイッチ25
Bの端子aに供給される。さらに、入力信号処理部15
では、映像信号SSEから垂直同期信号VSEが分離されて
信号切替制御部20と信号変換制御部30に供給される
と共に、水平同期信号HSEが分離されて信号切替制御部
20と信号変換制御部30および位相比較部32に供給
される。
【0013】信号切替制御部20では、水平同期信号H
SEと垂直同期信号VSEに同期してオンスクリーン表示用
の三原色信号SOR,SOG,SOBが生成される。この赤色
信号SORは、信号切替スイッチ25Rの端子bに供給さ
れると共に、緑色信号SOGは信号切替スイッチ25Gの
端子bに供給され、青色信号SOBは信号切替スイッチ2
5Bの端子bに供給される。また、信号切替制御部20
では、映像信号SSEに基づく三原色信号SR,SG,SB
とオンスクリーン表示用の三原色信号SOR,SOG,SOB
を切り替えて選択するための切替制御信号SWSが生成
されて、信号切替スイッチ25R、25G、25Bに供
給される。さらに信号切替制御部20では、上述したよ
うに映像信号STVあるいは映像信号SINのいずれか選択
するための入力切替制御信号SWIが生成されると共
に、後述する信号出力部50から出力される画像信号を
切り替えるための出力制御信号SWTが生成される。
【0014】また、信号切替制御部20には映像信号S
SEがNTSC方式かあるいはPAL方式であるかを設定
するための方式設定スイッチ21が接続されており、方
式設定スイッチ21の設定状態に基づき方式識別信号D
Tが生成される。この方式識別信号DTは、入力信号処
理部15と信号変換制御部30および分周器36に供給
される。
【0015】信号切替スイッチ25R,25G,25B
では、信号切替制御部20からの切替制御信号SWSに
基づき、映像信号SSEに基づく三原色信号SR,SG,S
Bあるいはオンスクリーン表示用の三原色信号SOR,SO
G,SOBのいずれかの三原色信号が選択されてA/D変
換部28R,28G,28Bに供給される。
【0016】また、この信号変換装置には、コンピュー
タ装置からノンインタレース走査の三原色信号SPR,S
PG,SPBと水平同期信号HPおよび垂直同期信号VPが供
給される。この三原色信号SPR,SPG,SPBは信号出力
部50に供給されると共に、水平同期信号HPおよび垂
直同期信号VPは信号変換制御部30に供給される。
【0017】次に、信号変換制御部30の構成を図2に
示す。入力信号処理部15から供給された垂直同期信号
VSEは判別回路310に供給される。また入力信号処理
部15から供給された水平同期信号HSEは判別回路31
0と書込リセット信号生成回路350に供給される。
【0018】判別回路310では、垂直同期信号VSEと
水平同期信号HSEに基づき映像信号SSEが奇数フィール
ドであるか偶数フィールドであるかの判別が行われて、
奇数フィールドの開始を示す信号STが生成される。こ
の信号STはPAL方式用の分周器312とNTSC方
式用の分周器314に供給される。なお、奇数フィール
ドと偶数フィールドの判別は、例えば垂直同期パルスの
立ち下がりや立ち上がり時の水平同期信号HSEの信号レ
ベルに応じて判別することができる。また垂直同期信号
VSEの等化パルスの後期間終了後の信号レベルに基づい
て判別を行うこともできる。
【0019】分周器312,314には、後述する分周
器36から基準クロック信号MCKが供給されており、
信号STに基づくタイミング、すなわち奇数フィールド
の開始のタイミングで分周動作が開始されて基準クロッ
ク信号MCKの分周が行われる。
【0020】この基準クロック信号MCKは、図1に示
す電圧制御発振器(VCO)34からの発振信号を分周
器36で分周することで生成されており、分周器31
2,314だけでなくPAL方式用の分周器322とN
TSC方式用の分周器324にも供給される。
【0021】ここで、信号変換装置では、例えばカラー
サブキャリア周波数の4倍のサンプリングレートで映像
信号SSEを量子化して変換処理を行うものとした場合、
1走査線期間はPAL方式の場合には1135サンプリ
ング、NTSC方式の場合には910サンプリングとさ
れる。このため、分周器322では、基準クロック信号
MCKが例えば分周比「1/1135」で分周されて、
得られた分周信号CKPが信号切替スイッチ326の端
子aに供給される。また、分周器324では、基準クロ
ック信号MCKが例えば分周比「1/910」で分周さ
れて、得られた分周信号CKNが信号切替スイッチ32
6の端子bに供給される。
【0022】この信号切替スイッチ326には、信号切
替制御部20から方式識別信号DTが供給されており、
映像信号SSEがPAL方式であるときには、信号切替ス
イッチ326の可動端子cが端子a側とされて、分周器
322からの分周信号CKPが分周器328に供給され
る。また、映像信号SSEがNTSC方式であるときに
は、信号切替スイッチ326の可動端子cが端子b側と
されて、分周器324からの分周信号CKNが分周器3
28に供給される。
【0023】分周器328では、分周信号CKPあるい
は分周信号CKNが分周比「1/2」で分周されて基準
パルス信号HREFが生成される。この基準パルス信号HR
EFは図1に示す位相比較部32に供給される。
【0024】位相比較部32では、入力信号処理部15
から供給された水平同期信号HSEと基準パルス信号HRE
Fの位相が比較されて位相差を示す誤差信号PDが電圧
制御発振回路34に供給される。
【0025】電圧制御発振回路34では、誤差信号PD
に基づき、水平同期信号HSEと基準パルス信号HREFの
位相が等しくなるように発振信号FRの周波数が制御さ
れる。この発振信号FRは分周器36に供給される。分
周器36は方式識別信号DTに基づいて分周比が制御さ
れるものであり、NTSC方式であるときには発振信号
FRを分周してNTSC方式のカラーサブキャリア周波
数の8倍の周波数である基準クロック信号MCKが生成
される。またPAL方式であるときには発振信号FRを
分周してPAL方式のカラーサブキャリア周波数の8倍
の周波数である基準クロック信号MCKが生成される。
【0026】このように、基準クロック信号MCKは位
相比較部32や電圧制御発振器34および分周器36等
で構成されたPLL回路を用いて生成されるので、水平
同期信号HSEの周波数が変動しても、この水平同期信号
HSEの変動に追従した基準クロック信号MCKを生成す
ることができる。
【0027】このようにして生成された基準クロック信
号MCKは、読出クロック信号RCKとして図1に示す
ラインメモリ40R,40G,40Bに供給されると共
にD/A変換クロック信号CKDAとしてD/A変換部
45R,45G,45Bにも供給される。
【0028】また、基準クロック信号MCKが分周器3
40よって分周比「1/2」で分周されて、得られた分
周信号が書込クロック信号WCKとして図1に示すライ
ンメモリ40R,40G,40Bおよび書込リセット信
号生成回路350に供給されると共にA/D変換クロッ
ク信号CKADとしてA/D変換部28R,28G,2
8Bに供給される。
【0029】書込リセット信号生成回路350では、書
込クロック信号WCKに同期するように水平同期信号H
SEが遅延されると共に、パルス幅が例えば書込クロック
信号WCKの1周期分とされた書込リセット信号RST
Wが生成されてラインメモリ40R,40G,40Bに
供給される。
【0030】分周器312では、信号STに基づくタイ
ミングで分周動作が開始されて、基準クロック信号MC
Kが分周比「1/1135」で分周される。この分周器
312で得られた分周信号DKPは、信号切替スイッチ
316の端子aに供給される。また、分周器314で
は、信号STに基づくタイミングで分周動作が開始され
て、基準クロック信号MCKが分周比「1/910」で
分周される。この分周器314で得られた分周信号DK
Nが信号切替スイッチ316の端子bに供給される。
【0031】この信号切替スイッチ316には、信号切
替スイッチ326と同様に方式識別信号DTが供給され
ており、映像信号SSEがPAL方式であるときには、信
号切替スイッチ316の可動端子cが端子a側とされ
て、分周器312からの分周信号DKPが読出リセット
信号生成回路330に供給される。また、映像信号SSE
がNTSC方式であるときには、信号切替スイッチ31
6の可動端子cが端子b側とされて、分周器314から
の分周信号DKNが読出リセット信号生成回路330に
供給される。
【0032】読出リセット信号生成回路330には基準
クロック信号MCKが供給されており、供給された分周
信号CKPあるいは分周信号CKNが基準クロック信号
MCKを利用して所定時間遅延されて、パルス幅が例え
ば読出クロック信号RCKの1周期分の読出リセット信
号RSTRが生成される。この読出リセット信号RST
Rは、水平同期信号生成回路332と遅延回路336お
よび図1に示すラインメモリ40R,40G,40Bに
供給される。なお、分周信号CKPあるいは分周信号C
KNの遅延時間は、ラインメモリ40R,40G,40
Bの特性に応じて設定される。
【0033】水平同期信号生成回路332では、読出リ
セット信号RSTRをタイミングの基準として映像信号
SSEの水平同期信号の2倍の周波数である水平同期信号
HUが生成される。この水平同期信号HUは、信号切替ス
イッチ334の端子aに供給される。また信号切替スイ
ッチ334の端子bには、コンピュータ装置から供給さ
れた水平同期信号HPが供給される。
【0034】遅延回路336では、ラインメモリ40
R,40G,40Bからのデータの読み出しのタイミン
グと垂直同期信号VSEが対応するように、読出リセット
信号RSTRに基づき垂直同期信号VSEが所定時間遅延
される。この遅延された垂直同期信号VSEは、垂直同期
信号VUとして信号切替スイッチ338の端子aに供給
される。また信号切替スイッチ338の端子bには、コ
ンピュータ装置からの垂直同期信号VPが供給される。
【0035】信号切替スイッチ334,338には、信
号切替制御部20から出力切替制御信号SWTが供給さ
れており、テレビジョン画像をディスプレイ装置の画面
上に表示する場合には、出力切替制御信号SWTによっ
て信号切替スイッチ334の可動端子cが端子a側とさ
れて、水平同期信号HUが水平同期出力信号HOUTとして
出力されると共に、信号切替スイッチ338の可動端子
cが端子a側とされて、垂直同期信号VUが垂直同期出
力信号VOUTとして出力される。また、コンピュータか
らの信号に基づく画像をディスプレイ装置の画面上に表
示する場合には、出力切替制御信号SWTによって信号
切替スイッチ334の可動端子cが端子b側とされて、
水平同期信号HPが水平同期出力信号HOUTとして出力さ
れると共に、信号切替スイッチ338の可動端子cが端
子b側とされて、垂直同期信号VPが垂直同期出力信号
VOUTとして出力される。
【0036】図1に示すA/D変換部28R,28G,
28Bには、信号変換制御部30からA/D変換クロッ
ク信号CKADが供給されており、このA/D変換クロ
ック信号CKADに基づいて、信号切替スイッチ25
R,25G,25Bで選択された三原色信号SR,SG,
SBあるいは三原色信号SOR,SOG,SOBがサンプリン
グされて、ディジタルの画像データDR,DG,DBとさ
れる。この画像データDR,DG,DBは、それぞれライ
ンメモリ40R,40G,40Bに供給される。
【0037】ラインメモリ40R,40G,40Bは、
データの書き込みと読み出しを非同期で行うことができ
るものであり、信号変換制御部30から供給された書込
リセット信号RSTWに基づき画像データDR,DG,D
Bの書き込みが開始されると共に、データの書き込みは
信号変換制御部30から供給された書込クロック信号W
CKに基づいて行われる。また、信号変換制御部30か
ら供給された読出リセット信号RSTRに基づいてライ
ンメモリに書き込まれた画像データDR,DG,DBの読
み出しが開始されると共に、データの読み出しは信号変
換制御部30から供給された読出クロック信号RCKに
基づいて行われる。読み出された画像データは、画像デ
ータDUR,DUG,DUBとしてD/A変換部45R,45
G,45Bに供給される。
【0038】このラインメモリ40R,40G,40B
は、映像信号SSEがNTSC方式であってもPAL方式
であっても1水平走査線期間分の画像データDR,DG,
DBを記録できるようにデータの記憶容量の大きい例え
ばPAL方式に対応したラインメモリが用いられる。
【0039】D/A変換部45R,45G,45Bに
は、信号変換制御部30からD/A変換クロック信号C
KDAが供給されており、このD/A変換クロック信号
CKDAに基づいて画像データDUR,DUG,DUBがアナ
ログの三原色信号SUR,SUG,SUBに変換される。この
三原色信号SUR,SUG,SUBは、信号出力部50に供給
される。
【0040】この信号出力部50には、信号切替制御部
20から出力切替制御信号SWTが供給されており、テ
レビジョン画像をディスプレイ装置の画面上に表示する
場合には、出力切替制御信号SWTによって三原色信号
SUR,SUG,SUBが三原色出力信号ROUT,GOUT,BOU
Tとして出力される。また、コンピュータからの信号に
基づく画像をディスプレイ装置の画面上に表示する場合
には、出力切替制御信号SWTによって三原色信号SP
R,SPG,SPBが三原色出力信号ROUT,GOUT,BOUTと
して出力される。
【0041】このため、信号出力部50からの三原色出
力信号ROUT,GOUT,BOUTと、信号変換制御部30か
らの水平同期出力信号HOUTと垂直同期出力信号VOUTに
基づいてディスプレイ装置の画面上にコンピュータ装置
からの信号に基づく画像だけでなくテレビジョン画像も
表示することができる。
【0042】次に、動作について説明する。ラインメモ
リでは、データを書き込んでからこのデータを読み出す
ことができるまでに所定時間が必要される。ここで、ラ
インメモリの動作を図3に示す。
【0043】図3において、図3Aは書込クロック信号
WCK、図3Bは書込リセット信号RSTWをそれぞれ
示しており、例えば書込リセット信号RSTWがローレ
ベル「L」のときに書込アドレスがリセットされて、ハ
イレベル「H」とされたときに書込クロック信号WCK
に同期して書込アドレス値が増加されて、図3Cに示す
ようにラインメモリにデータが順次書き込まれる。
【0044】図3Dは読出クロック信号RCK、図3E
は読出リセット信号RSTRを示しており、例えば読出
リセット信号RSTRがローレベル「L」のときに読出
アドレスがリセットされて、ハイレベル「H」とされた
ときに読出クロック信号WCKに同期して読出アドレス
値が増加されて図3Fに示すようにラインメモリから画
像データが順次読み出される。
【0045】ここで、書込リセット信号RSTWがハイ
レベル「H」とされてからデータを読み出すことができ
るまでは、例えば読出リセット信号RSTRの1周期よ
りも長い所定時間Tdを要するものとされる。
【0046】図4は信号変換装置の動作を示している。
図4Aは書込クロック信号WCK、図4Bは書込リセッ
ト信号RESWを示しており、垂直同期のタイミングで
書込リセット信号RESWの信号レベルがハイレベル
「H」からローレベル「L」とされて、書込クロック信
号WCKの1周期期間経過後に信号レベルがローレベル
「L」からハイレベル「H」とされると、書込クロック
信号WCKに同期して書込アドレス値が増加されて、図
4Cに示すようにラインメモリには、例えばアドレス
「0」から画像データが順次書き込まれる。なお図4C
では映像信号がPAL方式である場合を示しており、画
像データはアドレス「0」からアドレス「1134」に
書き込まれる。
【0047】図4Dは読出クロック信号RCK、図4E
は分周信号DKPを示している。読出リセット信号生成
回路330では、書込リセット信号RESWの信号レベ
ルの立ち上がりからラインメモリの特性に基づいて設定
された所定時間Tdよりも大きい所定時間Te経過で分周
信号DKPの信号レベルが例えばハイレベル「H」から
ローレベル「L」とされるように、分周信号DKPが所
定時間Tgだけ遅延される。さらに、この所定時間Tgだ
け遅延された分周信号DKPの立ち下がりに同期すると
共にパルス幅が例えば読出クロック信号RCKの1周期
分とされた信号が生成されて、この信号が図4Fに示す
読出リセット信号RESRとして出力される。この読出
リセット信号RESRがローレベル「L」からハイレベ
ル「H」とされると、読出クロック信号WCKに同期し
て読出アドレス値が増加されて、図4Gに示すようにラ
インメモリ40R,40G,40Bから画像データを順
次正しく読み出すことができる。なお、映像信号がNT
SC方式の場合も同様に処理されて、ラインメモリ40
R,40G,40Bから画像データを順次正しく読み出
すことができる。
【0048】ここで、読出リセット信号RESRは分周
信号DKN,DKPが遅延されて生成されていることか
ら、例えば書込リセット信号RESWの信号レベルの立
ち上がりや垂直同期のタイミングから読出クロック信号
RCKを用いてカウントを開始し、所定時間Td経過し
たか否かをカウント値で判別する場合に比べて回路構成
を簡単とすることができる。
【0049】また、読出リセット信号RESRは、分周
信号DKN,DKPが遅延されて生成されていることか
ら、水平同期信号生成回路332では、読出リセット信
号RESRに基づきラインメモリ40R,40G,40
Bから読み出された画像データと同期すると共に水平同
期信号HSEの2倍の周波数の水平同期信号HUが生成さ
れる。
【0050】また、ラインメモリ40R,40G,40
Bから読み出された画像データの垂直同期信号のタイミ
ングは、垂直同期信号VSEを分周信号DKN,DKPの
遅延分と読出リセット信号RESRの1周期分だけ遅延
したタイミングと等しいものとされる。このため、遅延
回路336では、読出リセット信号RESRを利用して
垂直同期信号VSEが遅延されて、ラインメモリ40R,
40G,40Bから読み出された画像データに応じたタ
イミングの垂直同期信号VUが生成される。
【0051】このように、ラインメモリ40R,40
G,40Bに対応させて画像データの読み出しのタイミ
ングが制御されると共に、この読み出された画像データ
に応じて水平同期信号HUおよび垂直同期信号VUが生成
されるので、信号変換制御部30で水平同期信号HUお
よび垂直同期信号VUを選択し、信号出力部50で三原
色信号SUR,SUG,SUBを選択することにより、テレビ
ジョン画像をディスプレイ装置の画面上に表示すること
ができる。また信号変換制御部30で水平同期信号HP
および垂直同期信号VPを選択するものとし、信号出力
部50で三原色信号SPR,SPG,SPBを選択することに
より、コンピュータからの信号に基づく画像をディスプ
レイ装置の画面上に表示することができる。
【0052】また、方式設定スイッチ21でNTSC方
式あるいはPAL方式を選択することにより、選択され
た方式に応じた変換処理がなされるので、映像信号がN
TSC方式あるいはPAL方式のいずれであってもディ
スプレイ装置の画面上にテレビジョン画像を表示するこ
とができる。なお、映像信号がNTSC方式あるいはP
AL方式のいずれであるかを自動判別するものとすれ
ば、方式の選択操作が不要となり操作性を向上させるこ
ともできる。
【0053】さらに、この発明ではラインメモリを用い
て変換処理を行うので、フィールドメモリやフレームメ
モリを用いる場合よりも信号変換装置を安価に構成する
ことができる。
【0054】
【発明の効果】この発明によれば、ラインメモリに書き
込まれた画像データは、書込速度の2倍の周波数の読出
クロック信号と、ラインメモリに書き込まれた画像デー
タが読み出し可能とされてから画像データの読み出し動
作を開始するため、ノンインタレース走査の水平周期と
等しい周期の信号を遅延させて生成された読出リセット
信号とを用いて読み出される。このため、例えばライン
メモリにデータが書き込まれたときにクロック信号を用
いてカウントを開始し、書き込まれた画像データが読み
出し可能とされるまでの期間をカウント値で判別する場
合に比べて回路構成を簡単とすることができる。
【0055】また、インタレース走査の映像信号に基づ
いた周波数の発振信号が生成されて、この発振信号がイ
ンタレース走査の映像信号のテレビジョン方式に応じた
分周比で分周されて書込クロック信号と読出クロック信
号が生成されると共に、NTSC方式用のラインメモリ
より画像データの記憶容量が大きいPAL方式用のライ
ンメモリが用いられる。このため、映像信号がNTSC
方式あるいはPAL方式であっても等しい回路構成でイ
ンタレース走査の映像信号をノンインタレース方式の画
像信号に変換できる。
【図面の簡単な説明】
【図1】この発明に係る信号変換装置の実施の一形態の
構成を示す図である。
【図2】信号変換制御部の構成を示す図である。
【図3】ラインメモリの動作を説明するための図であ
る。
【図4】信号変換装置の動作を説明するための図であ
る。
【符号の説明】
15 入力信号処理部 20 信号切替制御部 28R,28G,28B A/D変換器 30 信号変換制御部 36,312,314,322,324,328,34
0 分周器 40R,40G,40B ラインメモリ 45R,45G,45B D/A変換器 50 信号出力部 310 判別回路 330 読出リセット信号生成回路 332 水平同期信号生成回路 336 遅延回路 350 書込リセット信号生成回路

Claims (5)

    【特許請求の範囲】
  1. 【請求項1】 インタレース走査の映像信号をノンイン
    タレース走査の画像信号に変換する信号変換方法におい
    て、 ラインメモリに画像データを書き込むための書込クロッ
    ク信号と、 上記ラインメモリに書き込まれた画像データを書込速度
    の2倍の速度で読み出すための読出クロック信号と、 上記ラインメモリでの画像データの書き込み動作を開始
    するための書込リセット信号と、 上記ラインメモリに書き込まれた画像データが読み出し
    可能とされてから画像データの読み出し動作を開始する
    ため、上記ノンインタレース走査の水平周期と等しい周
    期の信号を遅延させて読出リセット信号とを生成し、 上記書込リセット信号と書込クロック信号を用いて上記
    インタレース走査の映像信号に基づく画像データを上記
    ラインメモリに書き込むと共に、上記読出リセット信号
    と読出クロック信号を用いて上記ラインメモリから画像
    データを読み出して上記ノンインタレース走査の画像信
    号を得ることを特徴とする信号変換方法。
  2. 【請求項2】 上記インタレース走査の映像信号に基づ
    いた周波数の発振信号を生成し、 上記発振信号生成手段で生成された発振信号を、上記イ
    ンタレース走査の映像信号のテレビジョン方式に応じた
    分周比で分周して、上記書込クロック信号と上記読出ク
    ロック信号を生成することを特徴とする請求項1記載の
    信号変換方法。
  3. 【請求項3】 インタレース走査の映像信号をディジタ
    ルの画像データに変換してラインメモリに書き込むと共
    に、上記ラインメモリに書き込まれた画像データを書込
    速度の2倍の速度で読み出してノンインタレース走査の
    画像信号に変換する信号変換装置において、 上記ラインメモリの画像データの書き込みと読み出しを
    制御する制御部には、 上記ラインメモリに画像データを書き込むための書込ク
    ロック信号と上記ラインメモリに書き込まれた画像デー
    タを書込速度の2倍の速度で読み出すための読出クロッ
    ク信号を生成するクロック信号生成手段と、 上記ラインメモリでの画像データの書き込み動作を開始
    するための書込リセット信号を生成する書込リセット信
    号生成手段と、 上記ラインメモリに書き込まれた画像データが読み出し
    可能とされてから画像データの読み出し動作を開始する
    ため、上記ノンインタレース走査の水平周期と等しい周
    期の信号を遅延させて読出リセット信号を生成する読出
    リセット信号生成手段とを有することを特徴とする信号
    変換装置。
  4. 【請求項4】 上記クロック信号生成手段は、 上記インタレース走査の映像信号に基づいた周波数の発
    振信号を生成する発振信号生成手段と、 上記発振信号生成手段で生成された発振信号を、上記イ
    ンタレース走査の映像信号がNTSC方式あるいはPA
    L方式であるかに応じて分周比を切り替えて分周し、上
    記書込クロック信号と上記読出クロック信号を生成する
    分周手段を備えることを特徴とする請求項3記載の信号
    変換装置。
  5. 【請求項5】 上記ラインメモリは、PAL方式に対応
    したラインメモリであることを特徴とする請求項4記載
    の信号変換装置。
JP9219638A 1997-08-14 1997-08-14 信号変換方法および信号変換装置 Pending JPH1165539A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9219638A JPH1165539A (ja) 1997-08-14 1997-08-14 信号変換方法および信号変換装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9219638A JPH1165539A (ja) 1997-08-14 1997-08-14 信号変換方法および信号変換装置

Publications (1)

Publication Number Publication Date
JPH1165539A true JPH1165539A (ja) 1999-03-09

Family

ID=16738672

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9219638A Pending JPH1165539A (ja) 1997-08-14 1997-08-14 信号変換方法および信号変換装置

Country Status (1)

Country Link
JP (1) JPH1165539A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006203849A (ja) * 2004-12-22 2006-08-03 Sharp Corp 映像表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006203849A (ja) * 2004-12-22 2006-08-03 Sharp Corp 映像表示装置

Similar Documents

Publication Publication Date Title
US4249198A (en) Phase locking system for television signals
JP2502829B2 (ja) 画像表示装置
JPH1028256A (ja) 映像信号変換装置とテレビジョン信号処理装置
KR910004274B1 (ko) 픽처-인-픽처에 있어서 복수화면 회전 이동 간격 제어회로 및 제어방법
JP2997884B2 (ja) テレビジョン信号処理システム
JP3154530B2 (ja) ビデオ信号の時間スケーリング装置
EP0584824B1 (en) Oscillator circuit suitable for picture-in-picture system
JPH1165539A (ja) 信号変換方法および信号変換装置
JPS63123284A (ja) テレビジヨン受像機
JPH06189194A (ja) 映像合成装置
JP3407449B2 (ja) 走査線変換回路
JP2599436B2 (ja) 画像拡大表示方法および装置
JPS62269482A (ja) 画像処理装置
JP2711142B2 (ja) 時間伸長回路
JP2558677B2 (ja) フイ−ルドメモリ装置
JP2579775B2 (ja) クロック切替装置
JPS6184980A (ja) 静止画記録再生装置
JP2530655Y2 (ja) 走査線変換回路
JP2505589B2 (ja) ハイビジョン受信機の時間軸伸長装置
JP2525883B2 (ja) 同期変換装置
JPS60180290A (ja) テレビジヨン受像機
JP2664493B2 (ja) Muse信号の外部同期回路
JPS60174A (ja) テレビジヨン受像機
JPS63199596A (ja) 映像信号処理装置
JPH01132284A (ja) 画像メモリ制御装置