JPH1154027A - 電子源及び画像形成装置の製造方法 - Google Patents

電子源及び画像形成装置の製造方法

Info

Publication number
JPH1154027A
JPH1154027A JP21030597A JP21030597A JPH1154027A JP H1154027 A JPH1154027 A JP H1154027A JP 21030597 A JP21030597 A JP 21030597A JP 21030597 A JP21030597 A JP 21030597A JP H1154027 A JPH1154027 A JP H1154027A
Authority
JP
Japan
Prior art keywords
electron
emitting
voltage
forming
electron source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP21030597A
Other languages
English (en)
Other versions
JP3372835B2 (ja
Inventor
Michiyo Nishimura
三千代 西村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP21030597A priority Critical patent/JP3372835B2/ja
Publication of JPH1154027A publication Critical patent/JPH1154027A/ja
Application granted granted Critical
Publication of JP3372835B2 publication Critical patent/JP3372835B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Abstract

(57)【要約】 【課題】 複数の電子放出素子を有する電子源における
各素子の均一性を高める。 【解決手段】 一対の電極間に電子放出部を有する導電
性膜を備える電子放出素子74を複数形成してなる電子
源71の製造方法において、通電により導電性膜の一部
に高抵抗の部位よりなる電子放出部を形成する際に、電
子放出部の形成を促進するガスを一部の電子放出素子に
選択的に接触させることを特徴とする。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、電子放出素子を複
数個配置してなる電子源、該電子源を用いて構成した表
示装置や露光装置等の画像形成装置の製造方法に関す
る。
【0002】
【従来の技術】従来、電子放出素子には大別して熱電子
放出素子と冷陰極電子放出素子の2種類が知られてい
る。冷陰極電子放出素子には電界放出型(以下、「FE
型」と称す。)、金属/絶縁層/金属型(以下、「MI
M型」と称す。)や表面伝導型電子放出素子等が有る。
【0003】FE型の例としては、W.P. Dyke
and W.W. Dolan,“Field Em
ission”, Advance in Elect
ron Physics, 8,89(1956)ある
いはC.A. Spindt, “Physical
Properties of thin−filmfi
eld emission cathodes wit
h molybdenum cones”, J. A
ppl. Phys. ,47,5248(1976)
等に開示されたものが知られている。
【0004】MIM型の例としては、C.A. Mea
d, “Operation ofTunnel−Em
ission Devices”, J. Appl.
Phys., 32,646(1961)等に開示され
たものが知られている。
【0005】表面伝導型電子放出素子の例としては、
M.I. Elinson, Radio Eng.
Electron Phys., 10,1290(1
965)等に開示されたものがある。
【0006】表面伝導型電子放出素子は、絶縁性基板上
に形成された小面積の薄膜に、膜面に平行に電流を流す
ことにより、電子放出が生ずる現象を利用するものであ
る。この表面伝導型電子放出素子としては、前記エリン
ソン等によるSnO2 薄膜を用いたもの、Au薄膜によ
るもの[G.Dittmer:“Thin Solid
Films”, 9,317(1972)]、In2
3 /SnO2 薄膜によるもの[M.Hartwell
and C.G. Fonstad:“IEEE T
rans. ED Conf.”, 519(197
5)]、カーボン薄膜によるもの[荒木久 他:真空、
第26巻、第1号、22頁(1983)]等が報告され
ている。
【0007】これらの表面伝導型電子放出素子の典型的
な例として、前述のM.ハートウェルの素子構成を図1
7に模式的に示す。同図において1は基板である。4は
導電性膜で、H型形状のパターンに形成された金属酸化
物薄膜等からなり、後述の通電フォーミングと呼ばれる
通電処理により電子放出部5が形成される。尚、図中の
素子電極間隔Lは、0.5〜1mm、W’は、0.1m
mで設定されている。
【0008】これらの表面伝導型電子放出素子において
は、電子放出を行う前に導電性膜4を予め通電フォーミ
ングと呼ばれる通電処理によって電子放出部5を形成す
るのが一般的である。即ち、通電フォーミングとは、前
記導電性膜4の両端に電圧を印加通電し、導電性膜4を
局所的に破壊、変形もしくは変質させて構造を変化さ
せ、電気的に高抵抗な状態の電子放出部5を形成する処
理である。尚、電子放出部5では導電性膜4の一部に亀
裂が発生しており、その亀裂付近から電子放出が行われ
る。
【0009】表面伝導型電子放出素子としては、前述の
M.ハートウェルの素子の他、本出願人による、例えば
特開平7−235255号公報の中に絶縁性基板上に導
電体からなる対向する一対の素子電極を形成し、これら
の電極とは別に両電極を連絡する導電性膜を形成し、通
電フォーミングにより電子放出部を形成した構成の素子
が報告されている。通電フォーミングの方法としては、
パルス電圧を印加し、このパルスの波高値を漸増させる
方法が適用できることが上記出願の明細書中に報告され
ている。
【0010】その他にも通電フォーミングの方法に関し
て、良好な電子放出部を形成するための様々な提案がな
されている。
【0011】上述の表面伝導型電子放出素子は、構造が
単純であることから、大面積に亙って多数素子を配列形
成できる利点がある。そこで、この特徴を活かすための
種々の応用が研究されている。例えば、荷電ビーム源、
表示装置等の画像形成装置への利用が挙げられる。
【0012】従来、多数の表面伝導型電子放出素子を配
列形成した例としては、並列に表面伝導型電子放出素子
を配列し、個々の表面伝導型電子放出素子の両端(両素
子電極)を配線(共通配線とも呼ぶ)にて夫々結線した
行を多数行配列(梯子型配置とも呼ぶ)した電子源が挙
げられる(例えば、特開昭64−31332号公報、特
開平1−283749号公報、同2−257552号公
報)。
【0013】また、特に表示装置においては、液晶を用
いた表示装置と同様の平板型表示装置とすることが可能
で、しかもバックライトが不要な自発光型の表示装置と
して、表面伝導型電子放出素子を多数配置した電子源
と、この電子源からの電子線の照射により可視光を発光
する蛍光体とを組み合わせた表示装置が提案されている
(アメリカ特許第5066883号明細書)。
【0014】
【発明が解決しようとする課題】上記表示装置に用いら
れるような、複数の表面伝導型電子放出素子を有する電
子源を製造する場合には、各電子放出素子の電子放出特
性の均一性が要求される。
【0015】しかしながら、通電フォーミングにおいて
形成される電子放出部の均一性をさらに高めることは困
難であった。
【0016】複数の電子放出素子における均一性の悪化
の要因の一つとして、配線抵抗による電圧降下の問題が
ある。
【0017】すなわち、素子を駆動する電力に比べ、フ
ォーミングにかかる電力は比較的に大きく、そのために
一つの配線に接続された素子を同時にフォーミング処理
する場合には、配線を流れる電流が大きくなり、配線の
有する電気抵抗により電圧降下が起こる。複数の素子が
マトリクス状に並んでいる場合、フォーミング工程で電
子放出部形成のために素子にかかる実効的な電圧は、例
えば一本の配線の両側から電流を供給する場合、その配
線の中央の素子と端部の素子で異なることになる。
【0018】一方、フォーミング処理の完了した素子で
は流れる電流量が激減するため、一つの配線に接続され
た複数の素子に対するフォーミング処理が進むにつれ、
フォーミング処理途中の各素子にかかる電圧が回復す
る。この電圧降下と回復の特性を考慮に入れたうえでタ
イミングよくフォーミング処理を行わないと、素子毎の
フォーミング電圧が異なり、電子放出特性の違いが無視
できなくなる。
【0019】また、通常、従来のフォーミング処理は、
真空若しくは、一旦真空に排気したのちに特定の雰囲気
に制御された雰囲気で行われる。
【0020】これを画像表示装置に適用する場合、表示
装置組み立て前にフォーミング処理するためには、大型
の真空排気装置が必要であり、そのための電気的な接続
をとるための構成及び手順は煩雑で、コスト高の原因に
なっていた。
【0021】一方、表示装置組み立て後にパネル構造に
してフォーミング処理する方法をとれば、フォーミング
処理のための真空装置がいらず、コストの節約ができ
る。しかし、フォーミング工程での歩留まりが悪い場合
には、フォーミング処理に失敗したパネル全体を廃棄し
なければならず、かえってコスト高になる。
【0022】本発明は、上述した解決すべき技術的課題
を解決し、複数の電子放出素子を有する電子源における
各素子の均一性を高めることを目的とする。また、本発
明は、複数の電子放出素子を有する電子源を用いた画像
形成装置における輝度の均一性を高め、表示品位の向上
を図ることを目的とする。
【0023】
【課題を解決するための手段】上記の目的を達成すべく
成された本発明の構成は、以下の通りである。
【0024】すなわち、本発明の第1は、基体上に対向
する一対の素子電極と、該素子電極に接続され、電子放
出部を有する導電性膜を有してなる電子放出素子を、複
数形成してなる電子源の製造方法であって、上記導電性
膜を形成した後、上記一対の素子電極間に電圧を印加す
ることにより該導電性膜に電流を流してその一部に高抵
抗の部位よりなる電子放出部を形成する、フォーミング
工程を有する、電子源の製造方法において、上記フォー
ミング工程が、上記複数の電子放出素子を複数のブロッ
クに分け、上記高抵抗の部位の形成を促進するガスを上
記電子放出素子のブロックから選択されたブロックに接
触させながら該ブロックに属する上記電子放出素子の各
素子電極間に電圧を印加して上記高抵抗の部位よりなる
電子放出部を形成する処理を、繰り返してすべての電子
放出素子に電子放出部を形成することを特徴とする、電
子源の製造方法である。
【0025】本発明の第2は、基体上に対向する一対の
素子電極と、該素子電極に接続され、電子放出部を有す
る導電性膜を有してなる電子放出素子を、複数形成して
なる電子源の製造方法であって、上記導電性膜を形成し
た後、上記一対の素子電極間に電圧を印加することによ
り該導電性膜に電流を流してその一部に高抵抗の部位よ
りなる電子放出部を形成する、フォーミング工程を有す
る、電子源の製造方法において、上記フォーミング工程
が、上記複数の電子放出素子を複数のブロックに分け、
上記高抵抗の部位の形成を促進するガスを上記電子放出
素子のブロックから選択されたブロックに接触させ、次
いで、該ブロックに属する上記電子放出素子の各素子電
極間に電圧を印加して上記高抵抗の部位よりなる電子放
出部を形成する処理を、繰り返してすべての電子放出素
子に電子放出部を形成することを特徴とする、電子源の
製造方法である。
【0026】本発明の第1及び本発明の第2の製造方法
は、さらにその特徴として、「前記フォーミング工程が
大気圧のもとで行われる」こと、「前記導電性膜として
金属酸化物を主成分とする膜を形成した後、前記高抵抗
の部位の形成を促進するガスとして不活性ガスもしくは
還元性ガスを用いる」こと、「前記高抵抗の部位の形成
を促進するガスとしてH2 ガスを用いる」こと、「前記
高抵抗の部位の形成を促進するガスを接触させる電子放
出素子以外の素子に、高抵抗の部位の形成を抑制するガ
スを接触させて通電フォーミングを行う」こと、「前記
複数の電子放出素子が、マトリクス状に配線されてい
る」こと、「前記複数の電子放出素子が、梯子状に配線
されている」こと、「前記電子放出素子が表面伝導型電
子放出素子である」こと、をも含む。
【0027】また本発明の第3は、基体上に複数の電子
放出素子が配列された電子源と、該電子源から放出され
る電子線の照射により画像を形成する画像形成部材を具
備する画像形成装置の製造方法において、該電子源を上
記本発明の第1又は第2の方法で製造することを特徴と
する画像形成装置の製造方法に関する。
【0028】本発明の電子源の製造方法によれば、フォ
ーミング工程における、高抵抗の部位よりなる電子放出
部形成に要する電力を低下させることができ、前述の電
圧降下の影響を小さく抑えることができる。このため、
良好な特性を有し且つ特性の揃った多数の電子放出素子
を同一基板上に形成することが可能となる。
【0029】また、本発明の画像形成装置の製造方法に
よれば、輝度が均一で表示品位に優れた画像形成装置を
形成できる。また、フォーミングのための真空容器を必
要とせず、フォーミング後にその良否を確認してから電
子源を真空容器内に封入することができ、大面積の画像
形成装置の製造におけるコストを低減できる。
【0030】
【発明の実施の形態】以下、図面を参照しながら本発明
を説明する。
【0031】本発明を適用する電子源及び画像形成装置
を構成する電子放出素子は、先述したような冷陰極型の
電子放出素子であり、それらの中でも表面伝導型の電子
放出素子が好適である。このため、以下、表面伝導型電
子放出素子を例に説明する。
【0032】本発明を適用する電子源及び画像形成装置
を構成する表面伝導型電子放出素子の基本的構成には大
別して、平面型及び垂直型の2つがある。先ず、平面型
の電子放出素子について説明する。
【0033】図1は、本発明を適用可能な平面型の電子
放出素子の一構成例を示す模式図であり、図1(a)は
平面図、図1(b)は縦断面図である。図1において、
1は基板、2と3は電極(素子電極)、4は導電性膜、
5は電子放出部である。
【0034】基板1としては、石英ガラス、Na等の不
純物含有量を減少させたガラス、青板ガラス、青板ガラ
スにスパッタ法等によりSiO2 を積層した積層体、ア
ルミナ等のセラミックス及びSi基板等を用いることが
できる。
【0035】対向する素子電極2,3の材料としては、
一般的な導体材料を用いることができ、例えばNi、C
r、Au、Mo、W、Pt、Ti、Al、Cu、Pd等
の金属或は合金及びPd、Ag、Au、RuO2 、Pd
−Ag等の金属或は金属酸化物とガラス等から構成され
る印刷導体、In23 −SnO2 等の透明導電体及び
ポリシリコン等の半導体導体材料等から適宜選択され
る。
【0036】素子電極間隔L、素子電極長さW、導電性
膜4の形状等は、応用される形態等を考慮して、設計さ
れる。素子電極間隔Lは、好ましくは、数百nmから数
百μmの範囲とすることができ、より好ましくは、素子
電極間に印加する電圧等を考慮して数μmから数十μm
の範囲とすることができる。素子電極長さWは、電極の
抵抗値、電子放出特性を考慮して、数μmから数百μm
の範囲とすることができる。素子電極2,3の膜厚d
は、数十nmから数μmの範囲とすることができる。
【0037】尚、図1に示した構成とは別に、基板1上
に、導電性膜4、素子電極2,3の順に形成した構成と
することもできる。
【0038】導電性膜4を構成する材料は、例えばP
d、Pt、Ru、Ag、Au、Ti、In、Cu、C
r、Fe、Zn、Sn、Ta、W、Pb等の金属、Pd
O、SnO2 、In23 、PbO、Sb23 等の酸
化物等の中から適宜選択される。
【0039】導電性膜4には、良好な電子放出特性を得
るために、微粒子で構成された微粒子膜を用いるのが好
ましい。その膜厚は、素子電極2,3へのステップカバ
レージ、素子電極2,3間の抵抗値及び後述するフォー
ミング条件等を考慮して適宜設定されるが、通常は、数
Å〜数百nmの範囲とするのが好ましく、より好ましく
は1nm〜50nmの範囲とするのが良い。その抵抗値
は、Rs が102 Ω/□から107 Ω/□の値であるの
が好ましい。なお、Rs は、幅がwで長さがlの薄膜の
長さ方向に測定した抵抗Rを、R=Rs (l/w)と置
いたときに現れる値である。
【0040】ここで述べる微粒子膜とは、複数の微粒子
が集合した膜であり、その微細構造は、微粒子が個々に
分散配置した状態のみならず、微粒子が互いに隣接、あ
るいは重なり合った状態(いくつかの微粒子が集合し、
全体として島状構造を形成している場合も含む)をとっ
ている。微粒子の粒径は、数Å〜数百nmの範囲、好ま
しくは、1nm〜20nmの範囲である。
【0041】なお、本明細書では頻繁に「微粒子」とい
う言葉を用いるので、その意味について説明する。
【0042】小さな粒子を「微粒子」と呼び、これより
も小さなものを「超微粒子」と呼ぶ。「超微粒子」より
もさらに小さく、原子の数が数百個程度以下のものを
「クラスター」と呼ぶことは広く行われている。
【0043】しかしながら、それぞれの境は厳密なもの
ではなく、どの様な性質に注目して分類するかにより変
化する。また「微粒子」と「超微粒子」を一括して「微
粒子」と呼ぶ場合もあり、本明細書中での記述はこれに
沿ったものである。
【0044】例えば、「実験物理学講座14 表面・微
粒子」(木下是雄 編、共立出版1986年9月1日発
行)では、「本稿で微粒子と言うときにはその直径がだ
いたい2〜3μm程度から10nm程度までとし、特に
超微粒子というときは粒径が10nm程度から2〜3n
m程度までを意味することにする。両者を一括して単に
微粒子と書くこともあってけっして厳密なものではな
く、だいたいの目安である。粒子を構成する原子の数が
2個から数十〜数百個程度の場合はクラスターと呼
ぶ。」(195ページ 22〜26行目)と記述されて
いる。
【0045】付言すると、新技術開発事業団の“林・超
微粒子プロジェクト”での「超微粒子」の定義は、粒径
の下限はさらに小さく、次のようなものであった。
【0046】「創造科学技術推進制度の“超微粒子プロ
ジェクト”(1981〜1986)では、粒子の大きさ
(径)がおよそ1〜100nmの範囲のものを“超微粒
子”(ultra fine particle)と呼
ぶことにした。すると1個の超微粒子はおよそ100〜
108 個くらいの原子の集合体という事になる。原子の
尺度でみれば超微粒子は大〜巨大粒子である。」(「超
微粒子−創造科学技術」林主税、上田良二、田崎明
編;三田出版 1988年 2ページ1〜4行目)/
「超微粒子よりさらに小さいもの、すなわち原子が数個
〜数百個で構成される1個の粒子は、ふつうクラスター
と呼ばれる」(同書2ページ12〜13行目)。
【0047】上記のような一般的な呼び方をふまえて、
本明細書において「微粒子」とは多数の原子・分子の集
合体で、粒径の下限は数Å〜1nm程度、上限は数μm
程度のものを指すこととする。
【0048】電子放出部5は、導電性膜4の一部に形成
された高抵抗の亀裂により構成され、導電性膜4の膜
厚、膜質、材料及び後述する通電フォーミング等の手法
等に依存したものとなる。電子放出部5の内部には、数
Åから数十nmの範囲の粒径の導電性微粒子が存在する
場合もある。この導電性微粒子は、導電性膜4を構成す
る材料の元素の一部、あるいは全ての元素を含有するも
のとなる。電子放出部5及びその近傍の導電性膜4に
は、炭素あるいは炭素化合物を有する場合もある。
【0049】次に、垂直型の表面伝導型電子放出素子に
ついて説明する。
【0050】図2は、本発明に適用し得る垂直型の電子
放出素子の一構成例を示す模式図であり、図1に示した
部位と同じ部位には図1に付した符号と同一の符号を付
している。21は段差形成部である。基板1、素子電極
2,3、導電性膜4、電子放出部5は、前述した平面型
の電子放出素子の場合と同様の材料で構成することがで
きる。段差形成部21は、真空蒸着法、印刷法、スパッ
タ法等で形成されたSiO2 等の絶縁性材料で構成する
ことができる。段差形成部21の膜厚は、先に述べた平
面型の電子放出素子の素子電極間隔Lに対応し、数百n
mから数十μmの範囲とすることができる。この膜厚
は、段差形成部21の製法、及び、素子電極2,3間に
印加する電圧を考慮して設定されるが、数十nmから数
μmの範囲が好ましい。
【0051】上述の電子放出素子の基本的構成の製造方
法としては様々な方法があるが、その一例を図3に基づ
いて説明する。尚、図3においても図1に示した部位と
同じ部位には図1に付した符号と同一の符号を付してい
る。
【0052】1)基板1を洗剤、純水及び有機溶剤等を
用いて十分に洗浄し、真空蒸着法、スパッタ法等により
素子電極材料を堆積後、例えばフォトリソグラフィー技
術を用いて基板1上に素子電極2,3を形成する(図3
(a))。
【0053】2)素子電極2,3を設けた基板1上に、
有機金属溶液を塗布して有機金属膜を形成する。有機金
属溶液には、前述の導電性膜4の材料の金属を主元素と
する有機金属化合物の溶液を用いることができる。有機
金属膜を加熱焼成処理し、リフトオフ、エッチング等に
よりパターニングし、導電性膜4を形成する(図3
(b))。ここでは、有機金属溶液の塗布法を挙げて説
明したが、導電性膜4の形成法はこれに限られるもので
はなく、真空蒸着法、スパッタ法、化学的気相堆積法、
分散塗布法、ディッピング法、スピンナー法等を用いる
こともできる。
【0054】3)続いて、通電フォーミング処理を施
す。素子電極2,3間に通電を行うと、導電性膜4の部
位に高抵抗の部位よりなる電子放出部5が形成される
(図3(c))。この通電フォーミングの電圧波形の例
を図4に示す。
【0055】電圧波形は、特にパルス波形が好ましい。
これにはパルス波高値を定電圧としたパルスを連続的に
印加する図4(a)に示した手法と、パルス波高値を増
加させながらパルスを印加する図4(b)に示した手法
がある。
【0056】まず、パルス波高値を定電圧とした場合に
ついて図4(a)で説明する。図4(a)におけるT1
及びT2 は電圧波形のパルス幅とパルス間隔である。三
角波の波高値(ピーク電圧)は、電子放出素子の形態に
応じて適宜選択される。このような条件のもと、例え
ば、数秒から数十分間電圧を印加する。パルス波形は、
三角波に限定されるものではなく、矩形波等の所望の波
形を採用することができる。
【0057】次に、パルス波高値を増加させながら電圧
パルスを印加する場合について図4(b)で説明する。
図4(b)におけるT1 及びT2 は、図4(a)に示し
たのと同様とすることができる。三角波の波高値(ピー
ク電圧)は、例えば0.1Vステップ程度づつ、増加さ
せることができる。
【0058】通電フォーミング処理の終了は、パルス間
隔T2 中に、導電性膜4を局所的に破壊・変形しない程
度の電圧を印加し、電流を測定して検知することができ
る。例えば0.1V程度の電圧印加により流れる電流を
測定し、抵抗値を求めて、1MΩ以上の抵抗を示した
時、通電フォーミングを終了させる。
【0059】本発明における通電フォーミング処理は、
高抵抗の部位の形成を促進するガス下で行われる。高抵
抗の部位の形成を促進するガスとは、導電性膜4の組成
によって異なるが、金属酸化物であれば還元性のあるも
の、他には、導電性膜4を部分的に変質させ高抵抗化さ
せるもの、微粒子膜に対しては微粒子を凝集させるもの
等である。具体的には、導電性膜4が金属酸化物の場合
は、N2 、He、Ar等の不活性ガスが効果的である。
さらに好ましくは、還元性を有するガスであり、H2
CO等のほか、メタン、エタン、エチレン、プロピレ
ン、ベンゼン、トルエン、メタノール、エタノール、ア
セトン等の有機物質である。また、導電性膜4が金属も
しくはそれ以外の微粒子膜の場合には、H2 が効果的で
ある。
【0060】本発明における通電フォーミング処理は、
詳しくは後述するが、上記のガスもしくは、これらのガ
スと他のガスとの混合ガスを任意の素子に選択的に接触
させて行う。
【0061】4)フォーミングを終えた素子には活性化
工程と呼ばれる処理を施すのが好ましい。この工程によ
り、素子電流If ,放出電流Ie を、著しく変化させる
ことができる。
【0062】活性化工程は、例えば、有機物質のガスを
含有する雰囲気下で、通電フォーミングと同様に、素子
電極2,3間にパルスの印加を繰り返すことで行うこと
ができる。この雰囲気は、例えば油拡散ポンプやロータ
リーポンプなどを用いて真空容器内を排気した場合に雰
囲気内に残留する有機ガスを利用して形成することがで
きる他、イオンポンプなどにより一旦十分に排気した真
空中に適当な有機物質のガスを導入することによっても
得られる。このときの好ましい有機物質のガス圧は、前
述の素子の形態、真空容器の形状や、有機物質の種類な
どにより異なるため、場合に応じ適宜設定される。適当
な有機物質としては、アルカン、アルケン、アルキンの
脂肪族炭化水素類、芳香族炭化水素類、アルコール類、
アルデヒド類、ケトン類、アミン類、フェノール、カル
ボン、スルホン酸等の有機酸類等を挙げることが出来、
具体的には、メタン、エタン、プロパンなどCn2n+2
で表される飽和炭化水素、エチレン、プロピレンなどC
n2n等の組成式で表される不飽和炭化水素、ベンゼ
ン、トルエン、メタノール、エタノール、ホルムアルデ
ヒド、アセトアルデヒド、アセトン、メチルエチルケト
ン、メチルアミン、エチルアミン、フェノール、蟻酸、
酢酸、プロピオン酸等が使用できる。この処理により、
雰囲気中に存在する有機物質から、炭素あるいは炭素化
合物が素子上に堆積し、素子電流If ,放出電流Ie
が、著しく変化するようになる。
【0063】炭素あるいは炭素化合物とは、例えばグラ
ファイト(いわゆるHOPG,PG,GCを包含するも
ので、HOPGはほぼ完全なグラファイト結晶構造、P
Gは結晶粒が20nm程度で結晶構造がやや乱れたも
の、GCは結晶粒が2nm程度になり結晶構造の乱れが
さらに大きくなったものを指す。)、非晶質カーボン
(アモルファスカーボン及び、アモルファスカーボンと
前記グラファイトの微結晶の混合物を指す。)であり、
その膜厚は、50nm以下の範囲とするのが好ましく、
30nm以下の範囲とすることがより好ましい。
【0064】活性化工程の終了判定は、素子電流Ifと
放出電流Ieを測定しながら、適宜行うことができる。
なお、パルス幅、パルス間隔、パルス波高値などは適宜
設定される。
【0065】5)このような工程を経て得られた電子放
出素子は、安定化工程を行うことが好ましい。この工程
は、真空容器内の有機物質を排気する工程である。真空
容器を排気する真空排気装置は、装置から発生するオイ
ルが素子の特性に影響を与えないように、オイルを使用
しないものを用いるのが好ましい。具体的には、ソープ
ションポンプ、イオンポンプ等の真空排気装置を挙げる
ことが出来る。
【0066】前記活性化の工程で、排気装置として油拡
散ポンプやロータリーポンプを用い、これから発生する
オイル成分に由来する有機ガスを用いた場合には、この
成分の分圧を極力低く抑える必要がある。真空容器内の
有機成分の分圧は、上記炭素あるいは炭素化合物がほぼ
新たに堆積しない分圧で10-6Pa以下が好ましく、さ
らには10-8Pa以下が特に好ましい。さらに真空容器
内を排気するときには、真空容器全体を加熱して、真空
容器内壁や、電子放出素子に吸着した有機物質分子を排
気しやすくするのが好ましい。このときの加熱条件は、
80〜250℃好ましくは150℃以上で、できるだけ
長時間処理するのが望ましいが、特にこの条件に限るも
のではなく、真空容器の大きさや形状、電子放出素子の
構成などの諸条件により適宜選ばれる条件により行う。
真空容器内の圧力は極力低くすることが必要で、10-5
Pa以下が好ましく、さらには10-6Pa以下が特に好
ましい。
【0067】安定化工程を行った後の、駆動時の雰囲気
は、上記安定化処理終了時の雰囲気を維持するのが好ま
しいが、これに限るものではなく、有機物質が十分除去
されていれば、圧力自体は多少上昇しても十分安定な特
性を維持することが出来る。このような真空雰囲気を採
用することにより、新たな炭素あるいは炭素化合物の堆
積を抑制でき、結果として素子電流If,放出電流Ie
が、安定する。
【0068】上述した工程を経て得られた電子放出素子
の基本特性について、図5,図6を参照しながら説明す
る。
【0069】図5は、真空処理装置の一例を示す模式図
であり、この真空処理装置は測定評価装置としての機能
をも兼ね備えている。図5においても、図1に示した部
位と同じ部位には図1に付した符号と同一の符号を付し
ている。
【0070】図5において、55は真空容器であり、5
6は排気ポンプである。真空容器55内には電子放出素
子が配されている。また、51は電子放出素子に素子電
圧Vfを印加するための電源、50は素子電極2,3間
を流れる素子電流Ifを測定するための電流計、54は
素子の電子放出部5より放出される放出電流Ieを捕捉
するためのアノード電極、53はアノード電極54に電
圧を印加するための高圧電源、52は電子放出部5より
放出される放出電流Ieを測定するための電流計であ
る。一例として、アノード電極54の電圧を1kV〜1
0kVの範囲とし、アノード電極54と電子放出素子と
の距離Hを2mm〜8mmの範囲として測定を行うこと
ができる。
【0071】真空容器55内には、不図示の真空計等の
真空雰囲気下での測定に必要な機器が設けられていて、
所望の真空雰囲気下での測定評価を行えるようになって
いる。また、真空容器55には、容器内の雰囲気を制御
できるようなガス導入部(不図示)が設けられている。
【0072】排気ポンプ56は、ターボポンプ、ロータ
リーポンプ等からなる通常の高真空装置系と、イオンポ
ンプ等からなる超高真空装置系とにより構成されてい
る。
【0073】ここに示した電子放出素子基板を配した真
空処理装置の全体は、不図示のヒーターにより加熱でき
る。従って、この真空処理装置を用いると、前述の通電
フォーミング以降の工程も行うことができる。
【0074】図6は、図5に示した真空処理装置を用い
て測定された放出電流Ie 及び素子電流If と、素子電
圧Vf との関係を模式的に示した図である。図6におい
ては、放出電流Ie が素子電流If に比べて著しく小さ
いので、任意単位で示している。尚、縦・横軸ともリニ
アスケールである。
【0075】図6からも明らかなように、本発明の電子
放出素子は、放出電流Ie に関して次の3つの特徴的性
質を有する。
【0076】即ち、第1に、本素子はある電圧(閾値電
圧と呼ぶ;図6中のVth)以上の素子電圧を印加すると
急激に放出電流Ie が増加し、一方閾値電圧Vth以下で
は放出電流Ie が殆ど検出されない。つまり、放出電流
e に対する明確な閾値電圧Vthを持った非線形素子で
ある。
【0077】第2に、放出電流Ie が素子電圧Vf に単
調増加依存するため、放出電流Ieは素子電圧Vf で制
御できる。
【0078】第3に、アノード電極54(図5参照)に
捕捉される放出電荷は、素子電圧Vf を印加する時間に
依存する。つまり、アノード電極54に捕捉される電荷
量は、素子電圧Vf を印加する時間により制御できる。
【0079】以上の説明より理解されるように、本発明
に適用し得る電子放出素子は、入力信号に応じて、電子
放出特性を容易に制御できることになる。この性質を利
用すると複数の電子放出素子を配して構成した電子源、
画像形成装置等、多方面への応用が可能となる。
【0080】図6においては、素子電流If が素子電圧
f に対して単調増加する(MI特性)例を示したが、
素子電流If が素子電圧Vf に対して電圧制御型負性抵
抗特性(VCNR特性)を示す場合もある(不図示)。
これらの特性は、前述の工程を制御することで制御でき
る。
【0081】次に、本発明を適用可能な電子源とその応
用例について以下に述べる。上述の電子放出素子の複数
個を基板上に配列し、電子源あるいは画像形成装置が構
成できる。この際、フォーミング処理において後述する
方法を用いることにより、前述した配線抵抗による特性
の不均一性の発生を抑えることができる。
【0082】電子放出素子の配列については、種々のも
のが採用できる。一例として、並列に配置した多数の電
子放出素子の個々を両端で接続し、電子放出素子の行を
多数個配し(行方向と呼ぶ)、この配線と直交する方向
(列方向と呼ぶ)で、該電子放出素子の上方に配した制
御電極(グリッドとも呼ぶ)により、電子放出素子から
の電子を制御駆動する梯子状配置のものがある。これと
は別に、電子放出素子をX方向及びY方向に行列状に複
数個配し、同じ行に配された複数の電子放出素子の電極
の一方を、X方向の配線に共通に接続し、同じ列に配さ
れた複数の電子放出素子の電極の他方を、Y方向の配線
に共通に接続するものが挙げられる。このようなものは
所謂単純マトリクス配置である。まず単純マトリクス配
置について以下に詳述する。
【0083】本発明を適用可能な電子放出素子について
は、前述した通り3つの特性がある。即ち、表面伝導型
電子放出素子からの放出電子は、閾値電圧以上では、対
向する素子電極間に印加するパルス状電圧の波高値と幅
で制御できる。一方、閾値電圧以下では、殆ど放出され
ない。この特性によれば、多数の電子放出素子を配置し
た場合においても、個々の素子にパルス状電圧を適宜印
加すれば、入力信号に応じて、表面伝導型電子放出素子
を選択して電子放出量を制御できる。
【0084】以下この原理に基づき、本発明を適用可能
な電子放出素子を複数配して得られる電子源基板につい
て、図7を用いて説明する。なお、図7には、通電フォ
ーミングにおける結線の一例が示されている。
【0085】図7において、71は電子源基板、72は
X方向配線、73はY方向配線である。74は電子放出
素子、75は結線である。76はスイッチング回路、7
7はパルス発生器である。なお、電子放出素子74は、
前述した平面型あるいは垂直型のどちらであってもよ
い。
【0086】m本のX方向配線72は、Dx1,Dx2,…
…,Dxmからなり、真空蒸着法、印刷法、スパッタ法等
を用いて形成された導電性金属等で構成することができ
る。配線の材料、膜厚、幅は適宜設計される。Y方向配
線73は、Dy1,Dy2,……,Dynのn本の配線よりな
り、X方向配線72と同様に形成される。これらm本の
X方向配線72とn本のY方向配線73との間には、不
図示の層間絶縁層が設けられており、両者を電気的に分
離している(m,nは、共に正の整数)。
【0087】不図示の層間絶縁層は、真空蒸着法、印刷
法、スパッタ法等を用いて形成されたSiO2 等で構成
される。例えば、X方向配線72を形成した基板71の
全面或は一部に所望の形状で形成され、特に、X方向配
線72とY方向配線73の交差部の電位差に耐え得るよ
うに、膜厚、材料、製法が適宜設定される。X方向配線
72とY方向配線73は、それぞれ外部端子として引き
出されている。
【0088】電子放出素子74を構成する一対の素子電
極(不図示)は、それぞれm本のX方向配線72とn本
のY方向配線73に、導電性金属等からなる結線75に
よって電気的に接続されている。
【0089】配線72と配線73を構成する材料、結線
75を構成する材料及び一対の素子電極を構成する材料
は、その構成元素の一部あるいは全部が同一であって
も、また夫々異なってもよい。これらの材料は、例えば
前述の素子電極の材料より適宜選択される。素子電極を
構成する材料と配線材料が同一である場合には、素子電
極に接続した配線は素子電極ということもできる。
【0090】X方向配線72には、X方向に配列した電
子放出素子74の行を選択するための走査信号を印加す
る不図示の走査信号印加手段が接続される。一方、Y方
向配線73には、Y方向に配列した電子放出素子74の
各列を入力信号に応じて変調するための、不図示の変調
信号発生手段が接続される。各電子放出素子に印加され
る駆動電圧は、当該素子に印加される走査信号と変調信
号の差電圧として供給される。
【0091】上記構成においては、マトリクス配線を用
いて個別の素子を選択し、独立に駆動することができ
る。
【0092】本発明における上記電子源基板のフォーミ
ング処理について説明する。
【0093】電子源基板の各素子の行及び列をスイッチ
ング回路76により選択して、これに属する電子放出素
子にパルス発生器77からの電圧を印加する。この時、
複数の素子で1ブロックを構成し、各ブロック毎に電圧
を印加する。選択されるブロックは順次移動し、最終的
に全素子がフォーミング処理される。
【0094】各ブロックの選択は、これに属する素子へ
の電子放出部形成を促進するガスの接触によって行わ
れ、フォーミングのパルス電圧の波高値は、かかる促進
ガス下でフォーミングされる電圧以上で、且つ通常の大
気下ではフォーミングされない電圧である。なお、上記
パルス電圧波形のパルス幅T1 及びパルス幅T2 は、適
宜決めることができる。
【0095】このような単純マトリクス配置の電子源を
用いて構成した画像形成装置について、図8と図9及び
図10を用いて説明する。図8は、画像形成装置の表示
パネルの一例を示す模式図であり、図9は、図8の画像
形成装置に使用される蛍光膜の模式図である。図10
は、NTSC方式のテレビ信号に応じて表示を行うため
の駆動回路の一例を示すブロック図である。
【0096】図8において、71は電子放出素子を複数
配した電子源基板、81は電子源基板71を固定したリ
アプレート、86はガラス基板83の内面に蛍光膜84
とメタルバック85等が形成されたフェースプレートで
ある。82は支持枠であり、該支持枠82には、リアプ
レート81、フェースプレート86がフリットガラス等
を用いて接続されている。88は外囲器であり、例えば
大気中あるいは窒素中で、400〜500℃の温度範囲
で10分間以上焼成することで、封着して構成される。
【0097】74は、図1に示したような電子放出素子
である。72,73は、電子放出素子74の一対の素子
電極(不図示)と接続されたX方向配線及びY方向配線
ある。
【0098】外囲器88は、上述の如く、フェースプレ
ート86、支持枠82、リアプレート81で構成され
る。リアプレート81は主に基板71の強度を補強する
目的で設けられるため、基板71自体で十分な強度を持
つ場合は別体のリアプレート81は不要とすることがで
きる。即ち、基板71に直接支持枠82を封着し、フェ
ースプレート86、支持枠82及び基板71で外囲器8
8を構成してもよい。一方、フェースプレート86とリ
アプレート81の間に、スぺーサーと呼ばれる不図示の
支持体を設置することにより、大気圧に対して十分な強
度をもつ外囲器88を構成することもできる。
【0099】図9は、蛍光膜を示す模式図である。蛍光
膜84は、モノクロームの場合は蛍光体のみで構成する
ことができる。カラーの蛍光膜の場合は、蛍光体の配列
により、ブラックストライプ(図9(a))あるいはブ
ラックマトリクス(図9(b))等と呼ばれる黒色導電
材91と蛍光体92とから構成することができる。ブラ
ックストライプ、ブラックマトリクスを設ける目的は、
カラー表示の場合、必要となる三原色蛍光体の各蛍光体
92間の塗り分け部を黒くすることで混色等を目立たな
くすることと、蛍光膜84における外光反射によるコン
トラストの低下を抑制することにある。黒色導電材91
の材料としては、通常用いられている黒鉛を主成分とす
る材料の他、導電性があり、光の透過及び反射が少ない
材料を用いることができる。
【0100】ガラス基板83に蛍光体を塗布する方法
は、モノクローム、カラーによらず、沈澱法や印刷法等
が採用できる。蛍光膜84の内面側には、通常メタルバ
ック85が設けられる。メタルバックを設ける目的は、
蛍光体の発光のうち内面側への光をフェースプレート8
6側へ鏡面反射することにより輝度を向上させること、
電子ビーム加速電圧を印加するための電極として作用さ
せること、外囲器内で発生した負イオンの衝突によるダ
メージから蛍光体を保護すること等である。メタルバッ
クは、蛍光膜作製後、蛍光膜の内面側表面の平滑化処理
(通常、「フィルミング」と呼ばれる。)を行い、その
後Alを真空蒸着等を用いて堆積させることで作製でき
る。
【0101】フェースプレート86には、更に蛍光膜8
4の導電性を高めるため、蛍光膜84の外面側に透明電
極(不図示)を設けてもよい。
【0102】前述の封着を行う際、カラーの場合は各色
蛍光体と電子放出素子とを対応させる必要があり、十分
な位置合わせが不可欠となる。
【0103】図8に示した画像形成装置は、例えば以下
のようにして製造される。
【0104】外囲器88内は、前述の安定化工程と同様
に、適宜加熱しながら、イオンポンプ、ソープションポ
ンプ等のオイルを使用しない排気装置により不図示の排
気管を通じて排気し、10-5Pa程度の真空度の有機物
質の十分に少ない雰囲気にした後、封止が成される。外
囲器88の封止後の真空度を維持するために、ゲッター
処理を行うこともできる。これは、外囲器88の封止を
行う直前あるいは封止後に、抵抗加熱あるいは高周波加
熱等を用いた加熱により、外囲器88内の所定の位置に
配置されたゲッター(不図示)を加熱し、蒸着膜を形成
する処理である。ゲッターは通常Ba等が主成分であ
り、該蒸着膜の吸着作用により、例えば1×10-5Pa
以上の真空度を維持するものである。ここで、電子放出
素子のフォーミング処理以降の工程は適宜設定できる。
【0105】次に、単純マトリクス配置の電子源を用い
て構成した表示パネルに、NTSC方式のテレビ信号に
基づいたテレビジョン表示を行う為の駆動回路の構成例
について、図10を用いて説明する。図10において、
101は画像表示パネル、102は走査回路、103は
制御回路、104はシフトレジスタ、105はラインメ
モリ、106は同期信号分離回路、107は変調信号発
生器、Vx 及びVa は直流電圧源である。
【0106】表示パネル101は、端子Dox1 乃至D
oxm 、端子Doy1 乃至Doyn 及び高圧端子87を介して
外部の電気回路と接続している。端子Dox1 乃至Doxm
には、表示パネル101内に設けられている電子源、即
ち、m行n列の行列状にマトリクス配線された電子放出
素子群を1行(n素子)づつ順次駆動する為の走査信号
が印加される。端子Doy1 乃至Doyn には、前記走査信
号により選択された1行の電子放出素子の各素子の出力
電子ビームを制御する為の変調信号が印加される。高圧
端子87には、直流電圧源Va より、例えば10kVの
直流電圧が供給されるが、これは電子放出素子から放出
される電子ビームに、蛍光体を励起するのに十分なエネ
ルギーを付与する為の加速電圧である。
【0107】走査回路102について説明する。同回路
は、内部にm個のスイッチング素子(図中、S1 乃至S
m で模式的に示している)を備えたものである。各スイ
ッチング素子は、直流電圧電源Vx の出力電圧もしくは
0[V](グランドレベル)のいずれか一方を選択し、
表示パネル101の端子Dox1 乃至Doxm と電気的に接
続される。各スイッチング素子S1 乃至Sm は、制御回
路103が出力する制御信号Tscanに基づいて動作する
ものであり、例えばFETのようなスイッチング素子を
組み合わせることにより構成することができる。
【0108】直流電圧源Vx は、本例の場合には電子放
出素子の特性(電子放出閾値電圧)に基づき、走査され
ていない素子に印加される駆動電圧が電子放出閾値電圧
以下となるような一定電圧を出力するよう設定されてい
る。
【0109】制御回路103は、外部より入力される画
像信号に基づいて適切な表示が行われるように、各部の
動作を整合させる機能を有する。制御回路103は、同
期信号分離回路106より送られる同期信号Tsyncに基
づいて、各部に対してTscan,Tsft 及びTmry の各制
御信号を発生する。
【0110】同期信号分離回路106は、外部から入力
されるNTSC方式のテレビ信号から、同期信号成分と
輝度信号成分とを分離するための回路で、一般的な周波
数分離(フィルター)回路等を用いて構成できる。同期
信号分離回路106により分離された同期信号は、垂直
同期信号と水平同期信号より成るが、ここでは説明の便
宜上Tsync信号として図示した。前記テレビ信号から分
離された画像の輝度信号成分は、便宜上DATA信号と
表した。このDATA信号は、シフトレジスタ104に
入力される。
【0111】シフトレジスタ104は、時系列的にシリ
アルに入力される前記DATA信号を、画像の1ライン
毎にシリアル/パラレル変換するためのもので、前記制
御回路103より送られる制御信号Tsft に基づいて動
作する(即ち、制御信号Tsft は、シフトレジスタ10
4のシフトクロックであると言い換えてもよい。)。シ
リアル/パラレル変換された画像1ライン分のデータ
(電子放出素子n素子分の駆動データに相当)は、Id1
乃至Idnのn個の並列信号として前記シフトレジスタ1
04より出力される。
【0112】ラインメモリ105は、画像1ライン分の
データを必要時間の間だけ記憶する為の記憶装置であ
り、制御回路103より送られる制御信号Tmry に従っ
て適宜Id1乃至Idnの内容を記憶する。記憶された内容
は、Id'1 乃至Id'n として出力され、変調信号発生器
107に入力される。
【0113】変調信号発生器107は、画像データI
d'1 乃至Id'n の各々に応じて、電子放出素子の各々を
適切に駆動変調する為の信号源であり、その出力信号
は、端子Doy1 乃至Doyn を通じて表示パネル101内
の電子放出素子に印加される。
【0114】前述したように、本発明を適用可能な電子
放出素子は放出電流Ie に関して以下の基本特性を有し
ている。即ち、電子放出には明確な閾値電圧Vthがあ
り、Vth以上の電圧が印加された時のみ電子放出が生じ
る。電子放出閾値以上の電圧に対しては、素子への印加
電圧の変化に応じて放出電流も変化する。このことか
ら、本素子にパルス状の電圧を印加する場合、例えば電
子放出閾値電圧以下の電圧を印加しても電子放出は生じ
ないが、電子放出閾値電圧以上の電圧を印加する場合に
は電子ビームが出力される。その際、パルスの波高値V
m を変化させることにより、出力電子ビームの強度を制
御することが可能である。また、パルスの幅Pw を変化
させることにより、出力される電子ビームの電荷の総量
を制御することが可能である。
【0115】従って、入力信号に応じて電子放出素子を
変調する方式としては、電圧変調方式とパルス幅変調方
式等が採用できる。電圧変調方式を実施するに際して
は、変調信号発生器107としては、一定長さの電圧パ
ルスを発生し、入力されるデータに応じて適宜電圧パル
スの波高値を変調できるような電圧変調方式の回路を用
いることができる。パルス幅変調方式を実施するに際し
ては、変調信号発生器107として、一定の波高値の電
圧パルスを発生し、入力されるデータに応じて適宜電圧
パルスの幅を変調するようなパルス幅変調方式の回路を
用いることができる。
【0116】シフトレジスタ104やラインメモリ10
5は、デジタル信号式のものでもアナログ信号式のもの
でも採用できる。画像信号のシリアル/パラレル変換や
記憶が所定の速度で行なわれれば良いからである。
【0117】デジタル信号式を用いる場合には、同期信
号分離回路106の出力信号DATAをデジタル信号化
する必要があるが、これには同期信号分離回路106の
出力部にA/D変換器を設ければ良い。これに関連して
ラインメモリ105の出力信号がデジタル信号かアナロ
グ信号かにより、変調信号発生器107に用いられる回
路が若干異なったものとなる。即ち、デジタル信号を用
いた電圧変調方式の場合、変調信号発生器107には、
例えばD/A変換回路を用い、必要に応じて増幅回路等
を付加する。パルス幅変調方式の場合、変調信号発生器
107には、例えば高速の発振器及び発振器の出力する
波数を計数する計数器(カウンタ)及び計数器の出力値
と前記メモリの出力値を比較する比較器(コンパレー
タ)を組み合わせた回路を用いる。必要に応じて、比較
器の出力するパルス幅変調された変調信号を電子放出素
子の駆動電圧にまで電圧増幅するための増幅器を付加す
ることもできる。
【0118】アナログ信号を用いた電圧変調方式の場
合、変調信号発生器107には、例えばオペアンプ等を
用いた増幅回路を採用でき、必要に応じてレベルシフト
回路等を付加することもできる。パルス幅変調方式の場
合には、例えば電圧制御型発振回路(VCO)を採用で
き、必要に応じて電子放出素子の駆動電圧にまで電圧増
幅するための増幅器を付加することもできる。
【0119】このような構成をとり得る本発明の画像形
成装置においては、各電子放出素子に、容器外端子D
ox1 乃至Doxm 、Doy1 乃至Doyn を介して電圧を印加
することにより、電子放出が生じる。高圧端子87を介
してメタルバック85あるいは透明電極(不図示)に高
圧を印加し、電子ビームを加速する。加速された電子
は、蛍光膜84に衝突し、発光が生じて画像が形成され
る。
【0120】ここで述べた画像形成装置の構成は、本発
明の画像形成装置の一例であり、本発明の技術思想に基
づいて種々の変形が可能である。入力信号についてはN
TSC方式を挙げたが、入力信号はこれに限られるもの
ではなく、PAL、SECAM方式等の他、これらより
も多数の走査線からなるTV信号(例えば、MUSE方
式をはじめとする高品位TV)方式をも採用できる。
【0121】次に、前述の梯子型配置の電子源及び画像
形成装置について、図11及び図12を用いて説明す
る。
【0122】図11は、梯子型配置の電子源の一例を示
す模式図である。図11において、110は電子源基
板、111は電子放出素子である。112は、電子放出
素子111を接続するための共通配線Dx1〜Dx10 であ
り、これらは外部端子として引き出されている。電子放
出素子111は、基板110上に、X方向に並列に複数
個配置されている(これを素子行と呼ぶ)。この素子行
が複数個配置されて、電子源を構成している。各素子行
の共通配線間に駆動電圧を印加することで、各素子行を
独立に駆動させることができる。即ち、電子ビームを放
出させたい素子行には、電子放出閾値以上の電圧を印加
し、電子ビームを放出させたくない素子行には、電子放
出閾値以下の電圧を印加する。各素子行間に位置する共
通配線Dx2〜Dx9は、例えばDx2とDx3、Dx4とDx5
x6とDx7、Dx8とDx9とを夫々一体の同一配線とする
こともできる。
【0123】図12は、梯子型配置の電子源を備えた画
像形成装置におけるパネル構造の一例を示す模式図であ
る。120はグリッド電極、121は電子が通過するた
めの開口、Dox1 乃至Doxm は容器外端子、G1 乃至G
n はグリッド電極120と接続された容器外端子であ
る。110は各素子行間の共通配線を同一配線とした電
子源基板である。図12においては、図8、図11に示
した部位と同じ部位には、これらの図に付したのと同一
の符号を付している。ここに示した画像形成装置と、図
8に示した単純マトリクス配置の画像形成装置との大き
な違いは、電子源基板110とフェースプレート86の
間にグリッド電極120を備えているか否かである。
【0124】図12においては、基板110とフェース
プレート86の間には、グリッド電極120が設けられ
ている。グリッド電極120は、電子放出素子111か
ら放出された電子ビームを変調するためのものであり、
梯子型配置の素子行と直交して設けられたストライプ状
の電極に電子ビームを通過させるため、各素子に対応し
て1個ずつ円形の開口121が設けられている。グリッ
ド電極の形状や配置位置は、図12に示したものに限定
されるものではない。例えば、開口としてメッシュ状に
多数の通過口を設けることもでき、グリッド電極を電子
放出素子の周囲や近傍に設けることもできる。
【0125】容器外端子Dox1 乃至Doxm 及びグリッド
容器外端子G1 乃至Gn は、不図示の制御回路と電気的
に接続されている。
【0126】本例の画像形成装置では、素子行を1列ず
つ順次駆動(走査)して行くのと同期してグリッド電極
列に画像1ライン分の変調信号を同時に印加する。これ
により、各電子ビームの蛍光体への照射を制御し、画像
を1ラインずつ表示することができる。
【0127】以上説明した本発明の画像形成装置は、テ
レビジョン放送の表示装置、テレビ会議システムやコン
ピューター等の表示装置の他、感光性ドラム等を用いて
構成された光プリンターとしての画像形成装置等として
も用いることができる。
【0128】
【実施例】以下に、具体的な実施例を挙げて本発明を説
明するが、本発明はこれら実施例に限定されるものでは
なく、本発明の目的が達成される範囲内での各要素の置
換や設計変更がなされたものをも包含する。
【0129】[実施例1]図13は、本実施例に係るマ
トリクス配線の電子源基板とそのフォーミング装置を示
す図であり、図14は、図13におけるA−A’断面図
を示している。なお、図13及び図14には、ブロック
分割によりブロック2(B2)を選択した場合を示して
いる。
【0130】本実施例では、X方向に20素子、Y方向
に60素子を配したマトリクス配線の電子源基板71を
作製した。まず、その作製手順を説明する。
【0131】1)青板ガラスからなる基板を洗浄した。
【0132】2)複数対の素子電極パターンを厚膜スク
リーン印刷法を用いて形成した。ここで使用した厚膜ペ
ースト材料はMODペースト(DU−2110,ノリタ
ケ(株)製)で金属成分は金である。印刷の後は110
℃で20分乾燥し、次に本焼成を実施した。焼成温度は
580℃でピーク保持時間は約8分である。焼成後の膜
厚は0.3μmであった。なお、素子電極間隔Lは30
μmとした。
【0133】3)次に、厚膜スクリーン印刷法を用いて
Y方向配線73を形成した。ペースト材料はノリタケ
(株)製(NP−4028A)で金属成分は銀である。
焼成は、2)と同様である。なお、Y方向配線73は、
各素子の一方の素子電極2に接続される。
【0134】4)次に、厚膜スクリーン印刷法を用いて
層間絶縁層(不図示)を形成した。ペースト材料はPb
Oを主成分としてガラスバインダーを混合したものを使
用した。焼成は、2)と同様である。
【0135】5)次に、X方向配線72をY方向配線7
3と同じ手順で形成した。なお、X方向配線72は、各
素子の他方の素子電極3に接続される。
【0136】6)次に、有機パラジウム(CCP423
0,奥野製薬工業(株)製)を300μm角のパターン
を有するマスクを介してスプレー塗布し、350℃で1
時間加熱焼成し、パターン状の導電性膜4であるPdO
膜を得た。こうして形成された導電性膜4は、膜厚が1
5nm、粒径が約7nmの微粒子からなる微粒子膜であ
り、シート抵抗値は5×104 Ω/□であった。
【0137】7)次に、電子放出部5を通電フォーミン
グによって形成した。具体的には、図13に示すよう
に、電子源基板71のX方向配線72及びY方向配線7
3をスイッチング回路76を介して電源(不図示)とパ
ルス発生器77に接続して行った。
【0138】本実施例では、パルス幅T1 が100μs
ec.、パルス間隔T2 が833μsec.(周波数に
して1200Hz)でY方向のパルス発生器77により
パルスを印加した。また、X方向のスイッチング回路7
6は、端子Dox1 〜Dox20がT2 と同期して、順次循環
的に切り替わるように動作させた。すなわち、各素子に
はパルス幅T1 が100μsec.、パルス間隔T2
16.7μsec.(周波数にして60Hz)のパルス
が印加されることになる。
【0139】また、パルス波高値は、下述の促進ガス下
でフォーミングされる電圧以上で且つ大気下ではフォー
ミングされない電圧に設定され、本実施例では8Vに固
定した。なお、大気中で前述の通電を行いはじめると、
素子の抵抗が若干増加するため電流値は一旦減少する
が、パルスを印加し続けてもそれ以上電流の変化はなく
なる。
【0140】本実施例においては、X方向及びY方向共
に2素子の計4素子を1ブロックとし、各ブロック毎に
促進ガスとしてN2 を接触させた。この促進ガス141
をフローし始めると電流が増加し始め、その後、電流が
急激に減少した。これにより、ガスをフローしたブロッ
クの素子には、電子放出部5が形成される。選択された
ブロック内の個々の素子抵抗が1kΩ以下になったこと
を確認して、1ブロックのフォーミングを終了する。
【0141】N2 ガスによってフォーミングが促進され
るのは、以下の理由によるものと思われる。フォーミン
グ時に電圧が印加されると導電性膜4が加熱され、本実
施例で導電性膜4に用いたPdO膜は、酸化雰囲気では
加熱により金属酸化膜のまま保持されるが、O2 の不足
した雰囲気では還元され、不活性ガスであるN2 雰囲気
では還元される。そのため、この部分に流れる電流が増
加し、発熱量が増える。また、微粒子膜の場合、急激に
還元され、体積減少を引き起こすと微粒子同士が凝集す
る効果もこれに加わる。その結果、導電性膜の一部が高
抵抗化して、電子放出部が形成される。これにより、同
じフォーミング電圧においても、大気下ではフォーミン
グされず、N2 下ではフォーミングされる。
【0142】さらに、次々にブロックを選択し、全体に
わたってフォーミングを行う。ブロック間の選択の間に
は、前のブロック選択時のガスが拡散するまでの若干の
休止時間を設けるのがよい。また、いったんフローした
2 ガスが周囲に拡散せず、上方に流れるように、電子
源基板の上方に強制的に吸引するようにしてもよい。
【0143】以上のようにして作製した電子源基板71
を用いて図8に示す表示パネルを構成し、画像形成装置
を作製した。作製手順を図8と図9を用いて説明する。
【0144】先ず、電子源基板71をリアプレート81
上に固定した後、電子源基板71の5mm上方に、フェ
ースプレート86(ガラス基板83の内面に蛍光膜84
とメタルバック85が形成されて構成される)を支持枠
82を介して十分に位置合わせをして配置し、フェース
プレート86、支持枠82、リアプレート81の接合部
にフリットガラスを塗布し、大気中で430℃で10分
以上焼成することで封着した。なお、リアプレート81
への電子源基板71の固定もフリットガラスで行った。
【0145】蛍光膜84は、カラーを実現するために、
ストライプ形状(図9(a)参照)の蛍光体とし、先に
ブラックストライプを形成し、その間隙部にスラリー法
により各色蛍光体92を塗布して蛍光膜84を作製し
た。ブラックストライプの材料としては、黒鉛を主成分
とする材料を用いた。
【0146】また、蛍光膜84の内面側にはメタルバッ
ク85を設けた。メタルバック85は、蛍光膜84の作
製後、蛍光膜84の内面側表面の平滑化処理(通常、フ
ィルミングと呼ばれる)を行い、その後、Alを真空蒸
着することで作製した。
【0147】フェースプレート86には、更に蛍光膜8
4の導電性を高めるため、蛍光膜84の外面側に透明電
極を設ける場合もあるが、本実施例ではメタルバック8
5のみで十分な導電性が得られたので省略した。
【0148】以上のようにして完成した外囲器88内の
雰囲気を排気管(不図示)を通じ真空ポンプにて排気
し、十分な真空度に達した後、活性化処理を行った。具
体的には、外囲器88内に約1.3×10-3Paになる
までアセトンを導入し、各素子を1時間駆動した。これ
により、素子電流If 及び放出電流Ie が増加した。こ
のように作製された電子放出部5には、炭素化合物が堆
積しているのが観察された。
【0149】その後、不図示の排気管を通じ、外囲器8
8内を約6.7×10-5Pa程度の真空度まで排気し、
安定化のために150℃で1時間加熱した。これによっ
て、これ以上の炭素及び炭素化合物の堆積を抑制するこ
とが可能となった。
【0150】最後に、排気管をガスバーナーで熱するこ
とで融着し、外囲器88の封止を行った。最後に、封止
後の真空度を維持するために、高周波加熱法でゲッター
処理を行った。
【0151】以上のようにして作製した表示パネルの容
器外端子Dox1 乃至Doxm とDoy1乃至Doyn 、及び高
圧端子87を夫々必要な駆動系に接続し、画像形成装置
を完成した。各電子放出素子に、容器外端子Dox1 乃至
oxm とDoy1 乃至Doyn を通じて、走査信号及び変調
信号を不図示の信号発生手段より夫々印加することによ
り電子放出させ、高圧端子87を通じてメタルバック8
5に数kV以上の高圧を印加して、電子ビームを加速
し、蛍光膜84に衝突させ、励起・発光させることで画
像を表示した。
【0152】本実施例の画像形成装置においては、表示
パネルの薄型化に伴い、装置全体のの奥行きを小さくす
ることができた。更に、本発明による電子源は、各電子
放出素子の電子放出特性の均一性に優れ、同時に個々の
電子放出素子の電子放出特性にも優れているため、形成
される画像の画質が高く、また高精細な画像の表示も可
能であった。
【0153】本実施例で示したように、所定のブロック
毎にフォーミングすることで、配線による電圧降下の影
響をなくし、素子数が多くなった場合にも特性のよい電
子源が形成可能となる。
【0154】また、フォーミング領域の選択はガスで行
うため、電気的な分割は不必要で、フォーミングの間、
全体にわたって同一のパルスを印加し続けることも可能
である。また、フォーミングを大気圧で行うことがで
き、特別な真空排気装置がいらないため、コストの低下
が図れる。更には、パネル組み立て前にフォーミングを
完了でき、フォーミングによる不良品をパネル組み立て
前に検出できるため、フォーミングに起因するパネル不
良を未然に防ぐことができ、大幅なコスト削減の可能性
がある。
【0155】[実施例2]実施例1のフォーミング時
に、N2 ガスに代えて2%に希釈したH2 ガスを促進ガ
スとして用いた。その結果、フォーミングパルスの波高
値を実施例1と同様に8Vとした場合に同様の特性が得
られ、さらには6Vに設定しても電子放出部を形成する
ことができた。また、6Vでフォーミングを行った場合
には、電子放出量が増加した。これは、H2 ガスの方
が、N2 ガスよりも還元性が高く、さらに、微粒子の凝
集を促進する効果が大きいためと推測される。
【0156】[実施例3]本実施例では、フォーミング
時に図15に示すように、フォーミングを促進するガス
141をフローする部分以外では、フォーミングを促進
しないガス151をフローしている。このフォーミング
を促進しないガス151は、大気でもよいが、ここでは
大気より酸素濃度を高めたガス(N2 50%−O2 50
%)を用いた。これにより、フォーミングされる領域が
限定され、より制御性の向上した製造が可能となった。
【0157】上記のフォーミング工程以外は実施例1と
同様にして電子源及び画像表示装置を作製した。その結
果、本実施例の画像形成装置においても、形成される画
像の画質が高く、また高精細な画像の表示も可能であっ
た。
【0158】[実施例4]本実施例では、フォーミング
時に図16に示すように、フォーミングを促進するガス
141が局在するように、ガス流出ノズル161の近傍
にガス吸引ノズル162を設けた。これにより、フォー
ミングされる領域の制御性が向上した。
【0159】上記のフォーミング工程以外は実施例1と
同様にして電子源及び画像表示装置を作製した。その結
果、本実施例の画像形成装置においても、形成される画
像の画質が高く、また高精細な画像の表示も可能であっ
た。
【0160】[実施例5]本実施例は、実施例2と同様
の構成でフォーミング工程を変形した別の実施例であ
る。
【0161】本実施例では、還元を促進するH2 ガスを
分割して接触させて、PdOをPdに変質させてから、
その領域に選択的に電圧を印加してフォーミングを行
い、順次、繰り返すことで、全領域にわたってフォーミ
ングを行った。
【0162】PdOをPdにほぼ完全に変質させると、
抵抗が下がり、電圧降下の度合いが大きくなるために、
電圧降下の影響を回避するために分割数を大きくしなけ
ればならなくなる。また、この場合、電気的な分割も必
須となる。
【0163】したがって、他の実施例に比べ工程に要す
る時間が長くなるものの、ガスの接触状態の不均一性に
よるフォーミング条件のばらつきが影響してできる素子
特性のばらつきが少なくなり、さらに、画像形成装置と
した場合の輝度むらが小さくなるという利点がある。
【0164】
【発明の効果】以上説明した様に、本発明によれば、同
一基板上に多数の電子放出素子を形成した電子源におい
て、良好な特性を示し且つ特性の揃った電子放出素子を
形成することができる。
【0165】また、大気圧下でフォーミング処理を行う
ことができるため、真空容器(パネル)の組み立て前に
フォーミングを完了でき、フォーミングによる不良品を
パネル組み立て前に検出できるため、フォーミングに起
因するパネル不良を未然に防ぐことができ、大幅なコス
ト削減の可能性がある。
【0166】また、かかる電子源を用いた画像形成装置
においては、輝度むら・輝度低下等の画像品位の低下の
問題も解消され、高品位な画像形成装置、例えばカラー
フラットテレビが実現される。
【図面の簡単な説明】
【図1】本発明に適用可能な平面型の電子放出素子の一
例を示す模式図である。
【図2】本発明に適用可能な垂直型の電子放出素子の一
例を示す模式図である。
【図3】本発明に適用可能な電子放出素子の製造方法を
説明するための図である。
【図4】本発明に適用可能な電子放出素子の製造に際し
て採用できるフォーミング処理における電圧波形の一例
を示す模式図である。
【図5】本発明に適用可能な電子放出素子の測定評価機
能の備えた真空処理装置の一例を示す概略構成図であ
る。
【図6】本発明に適用可能な電子放出素子の電子放出特
性を示す図である。
【図7】本発明に適用可能な単純マトリクス配置の電子
源の一例を示す模式図である。
【図8】本発明による画像形成装置の表示パネルの一例
を示す模式図である。
【図9】表示パネルにおける蛍光膜の一例を示す模式図
である。
【図10】本発明による画像形成装置にNTSC方式の
テレビ信号に応じて表示を行うための駆動回路の一例を
示すブロック図である。
【図11】本発明に適用可能な梯子型配置の電子源の一
例を示す模式図である。
【図12】本発明における画像形成装置の表示パネルの
一例を示す模式図である。
【図13】実施例1に係るマトリクス配線した電子源の
製造方法を説明するための模式図である。
【図14】図13のA−A’断面模式図である。
【図15】実施例3に係る電子源の製造方法を説明する
ための模式図である。
【図16】実施例4に係る電子源の製造方法を説明する
ための模式図である。
【図17】従来例の表面伝導型電子放出素子の模式図で
ある。
【符号の説明】
1 基板 2,3 素子電極 4 導電性膜 5 電子放出部 21 段差形成部 50 素子電流Ifを測定するための電流計 51 電子放出素子に素子電圧Vfを印加するための電
源 52 電子放出部5より放出される放出電流Ieを測定
するための電流計 53 アノード電極54に電圧を印加するための高圧電
源 54 電子放出部5より放出される電子を捕捉するため
のアノード電極 55 真空容器 56 排気ポンプ 71 電子源基板 72 X方向配線 73 Y方向配線 74 電子放出素子 75 結線 76 スイッチング回路 77 パルス発生器 81 リアプレート 82 支持枠 83 ガラス基板 84 蛍光膜 85 メタルバック 86 フェースプレート 87 高圧端子 88 外囲器 91 黒色導電材 92 蛍光体 101 表示パネル 102 走査回路 103 制御回路 104 シフトレジスタ 105 ラインメモリ 106 同期信号分離回路 107 変調信号発生器 Vx ,Va 直流電圧源 110 電子源基板 111 電子放出素子 112 電子放出素子を配線するための共通配線 120 グリッド電極 121 電子が通過するための開口 141 フォーミングを促進するガス 151 フォーミングを抑制するガス 161 ガス流出ノズル 162 ガス吸引ノズル

Claims (10)

    【特許請求の範囲】
  1. 【請求項1】 基体上に対向する一対の素子電極と、該
    素子電極に接続され、電子放出部を有する導電性膜を有
    してなる電子放出素子を、複数形成してなる電子源の製
    造方法であって、上記導電性膜を形成した後、上記一対
    の素子電極間に電圧を印加することにより該導電性膜に
    電流を流してその一部に高抵抗の部位よりなる電子放出
    部を形成する、フォーミング工程を有する、電子源の製
    造方法において、 上記フォーミング工程が、上記複数の電子放出素子を複
    数のブロックに分け、上記高抵抗の部位の形成を促進す
    るガスを上記電子放出素子のブロックから選択されたブ
    ロックに接触させながら該ブロックに属する上記電子放
    出素子の各素子電極間に電圧を印加して上記高抵抗の部
    位よりなる電子放出部を形成する処理を、繰り返してす
    べての電子放出素子に電子放出部を形成することを特徴
    とする、電子源の製造方法。
  2. 【請求項2】 基体上に対向する一対の素子電極と、該
    素子電極に接続され、電子放出部を有する導電性膜を有
    してなる電子放出素子を、複数形成してなる電子源の製
    造方法であって、上記導電性膜を形成した後、上記一対
    の素子電極間に電圧を印加することにより該導電性膜に
    電流を流してその一部に高抵抗の部位よりなる電子放出
    部を形成する、フォーミング工程を有する、電子源の製
    造方法において、 上記フォーミング工程が、上記複数の電子放出素子を複
    数のブロックに分け、上記高抵抗の部位の形成を促進す
    るガスを上記電子放出素子のブロックから選択されたブ
    ロックに接触させ、次いで、該ブロックに属する上記電
    子放出素子の各素子電極間に電圧を印加して上記高抵抗
    の部位よりなる電子放出部を形成する処理を、繰り返し
    てすべての電子放出素子に電子放出部を形成することを
    特徴とする、電子源の製造方法。
  3. 【請求項3】 前記フォーミング工程が大気圧のもとで
    行われることを特徴とする請求項1又は2に記載の電子
    源の製造方法。
  4. 【請求項4】 前記導電性膜として金属酸化物を主成分
    とする膜を形成した後、前記高抵抗の部位の形成を促進
    するガスとして不活性ガスもしくは還元性ガスを用いる
    ことを特徴とする請求項1〜3のいずれかに記載の電子
    源の製造方法。
  5. 【請求項5】 前記高抵抗の部位の形成を促進するガス
    としてH2 ガスを用いることを特徴とする請求項1〜3
    のいずれかに記載の電子源の製造方法。
  6. 【請求項6】 前記高抵抗の部位の形成を促進するガス
    を接触させる電子放出素子以外の素子に、高抵抗の部位
    の形成を抑制するガスを接触させて通電フォーミングを
    行うことを特徴とする請求項1〜5のいずれかに記載の
    電子源の製造方法。
  7. 【請求項7】 前記複数の電子放出素子が、マトリクス
    状に配線されていることを特徴とする請求項1〜6のい
    ずれかに記載の電子源の製造方法。
  8. 【請求項8】 前記複数の電子放出素子が、梯子状に配
    線されていることを特徴とする請求項1〜6のいずれか
    に記載の電子源の製造方法。
  9. 【請求項9】 前記電子放出素子が表面伝導型電子放出
    素子である請求項1〜8のいずれかに記載の電子源の製
    造方法。
  10. 【請求項10】 基体上に複数の電子放出素子が配列さ
    れた電子源と、該電子源から放出される電子線の照射に
    より画像を形成する画像形成部材を具備する画像形成装
    置の製造方法において、該電子源を請求項1〜9のいず
    れかに記載の方法で製造することを特徴とする画像形成
    装置の製造方法。
JP21030597A 1997-08-05 1997-08-05 電子源及び画像形成装置の製造方法 Expired - Fee Related JP3372835B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21030597A JP3372835B2 (ja) 1997-08-05 1997-08-05 電子源及び画像形成装置の製造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21030597A JP3372835B2 (ja) 1997-08-05 1997-08-05 電子源及び画像形成装置の製造方法

Publications (2)

Publication Number Publication Date
JPH1154027A true JPH1154027A (ja) 1999-02-26
JP3372835B2 JP3372835B2 (ja) 2003-02-04

Family

ID=16587216

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21030597A Expired - Fee Related JP3372835B2 (ja) 1997-08-05 1997-08-05 電子源及び画像形成装置の製造方法

Country Status (1)

Country Link
JP (1) JP3372835B2 (ja)

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005331586A (ja) * 2004-05-18 2005-12-02 Canon Inc 駆動装置、電子源の製造方法
WO2011099266A1 (ja) * 2010-02-12 2011-08-18 パナソニック株式会社 プラズマディスプレイパネルの製造方法
WO2011118164A1 (ja) * 2010-03-26 2011-09-29 パナソニック株式会社 プラズマディスプレイパネルの製造方法
WO2011118162A1 (ja) * 2010-03-26 2011-09-29 パナソニック株式会社 プラズマディスプレイパネルの製造方法
WO2011118165A1 (ja) * 2010-03-26 2011-09-29 パナソニック株式会社 プラズマディスプレイパネルの製造方法
WO2013018351A1 (ja) * 2011-08-03 2013-02-07 パナソニック株式会社 プラズマディスプレイパネルおよびその製造方法
WO2013018335A1 (ja) * 2011-08-02 2013-02-07 パナソニック株式会社 プラズマディスプレイパネルおよびその製造方法
WO2013018312A1 (ja) * 2011-08-01 2013-02-07 パナソニック株式会社 プラズマディスプレイパネルおよびその製造方法
WO2013018336A1 (ja) * 2011-08-02 2013-02-07 パナソニック株式会社 プラズマディスプレイパネルおよびその製造方法
WO2013018348A1 (ja) * 2011-08-03 2013-02-07 パナソニック株式会社 プラズマディスプレイパネルおよびその製造方法
WO2013018355A1 (ja) * 2011-08-04 2013-02-07 パナソニック株式会社 プラズマディスプレイパネルおよびその製造方法
WO2013021581A1 (ja) * 2011-08-09 2013-02-14 パナソニック株式会社 プラズマディスプレイパネルの製造方法

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005331586A (ja) * 2004-05-18 2005-12-02 Canon Inc 駆動装置、電子源の製造方法
WO2011099266A1 (ja) * 2010-02-12 2011-08-18 パナソニック株式会社 プラズマディスプレイパネルの製造方法
JPWO2011099266A1 (ja) * 2010-02-12 2013-06-13 パナソニック株式会社 プラズマディスプレイパネルの製造方法
WO2011118164A1 (ja) * 2010-03-26 2011-09-29 パナソニック株式会社 プラズマディスプレイパネルの製造方法
WO2011118162A1 (ja) * 2010-03-26 2011-09-29 パナソニック株式会社 プラズマディスプレイパネルの製造方法
WO2011118165A1 (ja) * 2010-03-26 2011-09-29 パナソニック株式会社 プラズマディスプレイパネルの製造方法
WO2013018312A1 (ja) * 2011-08-01 2013-02-07 パナソニック株式会社 プラズマディスプレイパネルおよびその製造方法
WO2013018335A1 (ja) * 2011-08-02 2013-02-07 パナソニック株式会社 プラズマディスプレイパネルおよびその製造方法
WO2013018336A1 (ja) * 2011-08-02 2013-02-07 パナソニック株式会社 プラズマディスプレイパネルおよびその製造方法
WO2013018348A1 (ja) * 2011-08-03 2013-02-07 パナソニック株式会社 プラズマディスプレイパネルおよびその製造方法
WO2013018351A1 (ja) * 2011-08-03 2013-02-07 パナソニック株式会社 プラズマディスプレイパネルおよびその製造方法
WO2013018355A1 (ja) * 2011-08-04 2013-02-07 パナソニック株式会社 プラズマディスプレイパネルおよびその製造方法
WO2013021581A1 (ja) * 2011-08-09 2013-02-14 パナソニック株式会社 プラズマディスプレイパネルの製造方法

Also Published As

Publication number Publication date
JP3372835B2 (ja) 2003-02-04

Similar Documents

Publication Publication Date Title
JP3135118B2 (ja) 電子源形成用基板、電子源及び画像形成装置並びにそれらの製造方法
JP3372835B2 (ja) 電子源及び画像形成装置の製造方法
JP2001319561A (ja) 電子源及び画像表示装置
JP3323750B2 (ja) 電子放出素子及びそれを備えた電子源並びに画像形成装置
JP2000021305A (ja) 画像表示装置の製造方法
JP3408065B2 (ja) 電子放出素子、電子源及び画像形成装置の製造方法
JP3302258B2 (ja) 電子放出素子、電子源、表示素子および画像形成装置の製造方法
JP2884496B2 (ja) 電子放出素子、電子源、画像形成装置及びそれらの製造方法
JP2000195417A (ja) 電子放出素子、電子源、画像形成装置及びそれらの製造方法
JP2000243224A (ja) 電子放出素子、電子源、画像形成装置及びそれらの製造方法
JPH11250804A (ja) 画像形成装置の製造方法
JP3639738B2 (ja) 電子放出素子、該電子放出素子を用いた電子源、該電子源を用いた画像形成装置及び該画像形成装置を用いた表示装置
JP3122879B2 (ja) 電子放出素子、電子源及び画像形成装置の製造方法
JP3423527B2 (ja) 電子放出素子、電子源基板、電子源、表示パネル、および画像形成装置の製造方法
JPH09330648A (ja) 電子放出素子、電子源、画像形成装置及びそれらの製造方法
JP2000021291A (ja) 電子放出素子、それを用いた電子源及び画像形成装置
JPH09330676A (ja) 電子放出素子、電子源、及び画像形成装置
JPH09330649A (ja) 電子放出素子、電子源、及び画像形成装置
JPH1039788A (ja) 電子源基板、及び画像表示装置
JPH103848A (ja) 電子放出素子、電子源、画像形成装置及びそれらの製造方法
JPH11260243A (ja) 電子放出素子、それを用いた電子源、画像形成装置及びそれらの製造方法
JPH09199008A (ja) 電子源およびその製造方法、表示パネルならびに画像形成装置
JPH11260242A (ja) 電子放出素子、それを用いた電子源、画像形成装置及びそれらの製造方法
JPH1050203A (ja) 電子放出素子、それを用いた電子源、画像形成装置、及びそれらの製造方法
JPH10337900A (ja) 電子源および画像形成装置の製造方法

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20021105

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071122

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081122

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081122

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091122

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101122

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees