JPH1084447A - 多機能並行処理型電子装置 - Google Patents

多機能並行処理型電子装置

Info

Publication number
JPH1084447A
JPH1084447A JP8257712A JP25771296A JPH1084447A JP H1084447 A JPH1084447 A JP H1084447A JP 8257712 A JP8257712 A JP 8257712A JP 25771296 A JP25771296 A JP 25771296A JP H1084447 A JPH1084447 A JP H1084447A
Authority
JP
Japan
Prior art keywords
display
data
processing
display data
parallel processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP8257712A
Other languages
English (en)
Other versions
JP3707509B2 (ja
Inventor
Tetsuya Ouchi
哲也 大内
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Brother Industries Ltd
Original Assignee
Brother Industries Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Brother Industries Ltd filed Critical Brother Industries Ltd
Priority to JP25771296A priority Critical patent/JP3707509B2/ja
Priority to US08/923,124 priority patent/US5987494A/en
Publication of JPH1084447A publication Critical patent/JPH1084447A/ja
Application granted granted Critical
Publication of JP3707509B2 publication Critical patent/JP3707509B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/46Multiprogramming arrangements
    • G06F9/48Program initiating; Program switching, e.g. by interrupt
    • G06F9/4806Task transfer initiation or dispatching
    • G06F9/4843Task transfer initiation or dispatching by program, e.g. task dispatcher, supervisor, operating system
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/00912Arrangements for controlling a still picture apparatus or components thereof not otherwise provided for
    • H04N1/0096Simultaneous or quasi-simultaneous functioning of a plurality of operations
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/32Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device
    • H04N1/32561Circuits or arrangements for control or supervision between transmitter and receiver or between image input and image output device, e.g. between a still-image camera and its memory or between a still-image camera and a printer device using a programmed control device, e.g. a microprocessor
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N2201/00Indexing scheme relating to scanning, transmission or reproduction of documents or the like, and to details thereof
    • H04N2201/0077Types of the still picture apparatus
    • H04N2201/0081Image reader
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N2201/00Indexing scheme relating to scanning, transmission or reproduction of documents or the like, and to details thereof
    • H04N2201/0077Types of the still picture apparatus
    • H04N2201/0082Image hardcopy reproducer
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N2201/00Indexing scheme relating to scanning, transmission or reproduction of documents or the like, and to details thereof
    • H04N2201/0077Types of the still picture apparatus
    • H04N2201/0086Image transceiver

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Facsimiles In General (AREA)

Abstract

(57)【要約】 【課題】 複数組の制御プログラムを時分割にて並行処
理する多機能並行処理型電子装置において、表示情報管
理を正確且つ簡単に行い得るようにする。 【解決手段】 1/60秒毎の時分割切換えタイミング
t1,t2,t3・・・毎に、データ送信処理(スキャ
ナで読み取ったデータをファクシミリ送信する処理)TA
1,TA2 ・・・と、データ記録処理(パーソナルコンピュ
ータから送られてきたデータをプリントアウトする処
理)TB1,TB2 ・・・とを並行処理する際に、その各制御
プログラムの実行に付随して発生する表示情報を共通の
ディスプレイに表示する為の表示データを、各制御プロ
グラム毎に専用に設けた第1と第2の表示データバッフ
ァに各別に格納し、予め優先度が高く設定されている制
御プログラム(例えばデータ送信処理)に対応した表示
データを表示データバッファから読み出してディスプレ
イに表示する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、複数組の制御プロ
グラムを時分割方式にて並行処理する多機能並行処理型
電子装置に関し、特に複数の制御プログラムを並行処理
するときに付随して発生する表示情報の為の表示データ
を、実行する各制御プログラム毎に個別に管理するよう
にしたものに関する。
【0002】
【従来の技術】従来、コンピュータを内蔵した各種の情
報処理装置などの電子装置においては、複数の機能の処
理速度の高速化を図る為に、演算処理機能や情報の入出
力処理機能などの複数の機能を並行して処理する多機能
並行処理方式が採用されている。この多機能並行処理方
式としては、複数の中央演算装置(CPU)を相互に連
結接続し、OS(オペレーティング・システム)による
並行処理管理システムにより、複数の制御プログラムが
複数の中央演算装置により夫々別個の処理として実行さ
れるようにしたマルチ処理方式(多重処理方式)が実用
化されている。
【0003】このマルチ処理方式を採用した多機能情報
処理装置においては、液晶ディスプレイやCRTディス
プレイなどのディスプレイを備え、各制御プログラムの
実行の際に付随して発生する、エラーや状態の変化に関
連する各種のメッセージがディスプレイの特定の表示領
域に識別して夫々表示されるようになっており、複数の
機能の実行状態をその表示情報を介して認識できるよう
になっている。ところで、1つの中央演算装置により短
い時間に時分割された所定の処理時間毎に、複数の制御
プログラムを所定の順番に実行するようにしたタイムシ
ェアリング処理方式(時分割処理方式)も実用化されて
いる。
【0004】
【発明が解決しようとする課題】前述したように、複数
の中央演算装置を用いてマルチ処理方式で複数の機能を
並行して実現する場合には、複数の中央演算装置を必要
とするとともに、制御装置の制御基板が大型化すること
から電子装置がコスト高になるという問題がある。そこ
で、低コスト化を図る為に1つの中央演算装置を設ける
とともに、表示データを格納する1つの表示データバッ
ファを共通化して設け、複数の機能を時分割方式にて並
行処理することにより実現することが考えられる。
【0005】この場合、表示データバッファを1つだけ
設けることから、時分割により処理される複数の制御プ
ログラムの実行に付随して夫々発生する表示データが、
発生するその都度その共通の表示データバッファに更新
しながら格納されるので、各制御プログラムの実行に関
連する表示データは、時分割毎の何れかの処理過程で相
手側の制御プログラムにより発生した表示データで任意
に変更されることから、制御プログラムの終了まで記憶
保持できなくなるという問題がある。
【0006】本発明の目的は、複数の機能に対応する複
数の制御プログラムを時分割方式で並行処理する際に、
制御プログラム毎に表示データを管理することで、表示
情報管理を正確に且つ簡単にし得るような多機能並行処
理型電子装置を提供することである。
【0007】
【課題を解決するための手段】請求項1の多機能並行処
理型電子装置は、少なくとも1つのCPU,ROM及び
RAMからなるコンピュータと、複数の機能に共通に用
いるディスプレイを含む表示手段とを備え、前記ROM
に複数の機能に対応する複数組の制御プログラムを組み
込み、時分割方式にて2組以上の制御プログラムを並行
処理することにより、複数の機能を実現可能な電子装置
において、各組の制御プログラムの実行に付随して発生
する表示情報をディスプレイに表示する為の表示データ
を格納する表示データバッファを、各組の制御プログラ
ムに対応づけて専用に設けたものである。
【0008】ROMに組み込まれた複数組の制御プログ
ラムのうち、必要に応じて2組以上の制御プログラムが
時分割にて並行処理されて、複数の機能が実現される。
ところで、各組の制御プログラムの実行に付随して発生
する表示情報をディスプレイに表示する為の表示データ
は、各組の制御プログラムに対応づけて専用に設けられ
た表示データバッファに夫々格納されるので、各制御プ
ログラムに関連する表示データを、相手側の表示データ
に影響されることなく、その制御プログラムの処理が終
了するまで確実に記憶保持でき、表示情報管理を正確に
且つ簡単にすることができる。
【0009】請求項2の多機能並行処理型電子装置は、
請求項1の発明において、前記複数の機能に対応する複
数の表示データバッファは、前記RAMに設けられたも
のである。この場合、複数の表示データバッファを別途
追加的に設けることなく、コンピュータのRAMに設け
ることができ、多機能並行処理型電子装置を小型化する
ことができる。その他、請求項1と同様の作用を奏す
る。
【0010】
【発明の実施の形態】以下、本発明の実施の形態につい
て図面を参照して説明する。本実施形態は、レーザプリ
ンタやイメージスキャナ装置を有し、受信したファクシ
ミリデータを記録したり、原稿の画像データを送信する
などの通常のファクシミリの機能に加えて、接続ケーブ
ルを介して接続されたパーソナルコンピュータに対する
データの通信機能を実現可能な多機能並行処理型電子装
置(以下、マルチファンクション情報処理装置という)
に本発明を適用した場合のものである。マルチファンク
ション情報処理装置1は、図1に示すように、基本的
に、1つのコンピュータ10を有するコントロールユニ
ット20と、このコントロールユニット20に接続され
た操作パネル2、レーザプリンタ3、イメージスキャナ
装置4などから構成されている。
【0011】前記コンピュータ10は、基本的に、CP
U11と、このCPU11にデータバスなどを含むコモ
ンバス16で接続されたROM12と、EEPROM
(電気的に消去して書換え可能なROM)13と、RA
M14と、DMAコントローラ15などで構成されてい
る。また、コモンバス16には、画像データを符号化す
る符号化部及び通信データを復号化する復号化部を有す
るCODEC21と、ハードロジック回路からなる入出
力用ASIC(アプリケーション・スペシフィック・イ
ンテグレーテッド・サーキット)22と、ファクシミリ
通信用のモデム23と、バッファ25と、外部のパーソ
ナルコンピュータ6に接続ケーブル7を介して接続され
た通信用インターフェース(通信用I/F)26とが夫
々接続されている。
【0012】また、モデム23には、電話回線5及び受
話器8に接続されたNCU(ネットワーク・コントロー
ル・ユニット)24が接続されている。更に、入出力用
ASIC22には、ディスプレイ2a及びキーボード2
bを有する操作パネル2と、レーザプリンタ3とが接続
されるとともに、DRAM(ダイナミック・RAM)2
7を介してイメージスキャナ装置4が接続されている。
【0013】ここで、ROM12には、電話回線5を介
して相手方のファクシミリ装置(図示略)に対してファ
クシミリデータの送受信を制御するファクシミリの機能
実現の為の制御プログラム、イメージスキャナ装置4で
読み込んだ原稿の画像を記録するコピー機能を実現する
為の制御プログラム、パーソナルコンピュータ6から受
信した印字データを記録する印字データ記録機能を実現
する為の制御プログラム、イメージスキャナ装置4で読
み込んだ原稿の画像データをパーソナルコンピュータ6
に送信するイメージ送信機能を実現する為の制御プログ
ラム、後述する本願特有の表示情報管理制御の制御プロ
グラムなどが格納されている。
【0014】前記ファクシミリの機能実現の為の制御プ
ログラムには、マルチファンクション情報処理装置1の
状態変化を常に検出するアイドリング処理、電話回線5
を介して受信したファクシミリデータを受信する受信制
御処理、その受信したファクシミリデータをレーザプリ
ンタ3で記録する記録処理、イメージスキャナ装置4を
介して原稿の画像を読み取るイメージ読み取り処理、そ
の画像のデータを電話回線5を介してファクシミリデー
タとして送信する送信制御処理などの複数のサブルーチ
ンが設けられている。
【0015】このマルチファンクション情報処理装置1
においては、前記CPU11は、図示外の内蔵タイマに
よるタイマ割り込みを受け付け可能になっている。そし
て、例えば、アイドリング処理の制御プログラムと印字
データ記録機能を実現する為の制御プログラムとを並行
処理したり、また記録処理とイメージ送信機能を実現す
る為の制御プログラムとを並行処理するなど、複数の機
能を並行処理する場合には、CPU11が例えば、約1
/60秒のタイマ割り込みを受け付ける毎に、これら複
数の機能に対応する複数の制御プログラムの処理をその
割当てられた約1/60秒毎に時分割方式で順次切換え
て並行処理することにより、複数の機能を実現可能にな
っている。
【0016】前記EEPROM13には、ファクシミリ
機能を実現するときの各種の設定モードが変更可能に記
憶されるとともに、複数の送信先の電話番号などが記憶
されるようになっている。また、RAM14には、図2
に示すように、受信したデータを記憶する受信データメ
モリ14a、その受信データをレーザプリンタ3で記録
可能に展開したドットイメージデータを記憶する記録デ
ータメモリ14bに加えて、ファクシミリ機能やコピー
機能などの複数の機能を実現する制御プログラムの実行
に必要な各種のメモリやバッファが設けられている。
【0017】RAM14には、更に、複数組の制御プロ
グラムの実行に付随して発生する表示情報をディスプレ
イ2aに表示する為の表示データを格納する為に、複数
の制御プログラムに対応づけた専用の第1表示データバ
ッファ、第2表示データバッファ、第3表示データバッ
ファ・・・からなる表示データバッファ14cが設けら
れている。更に、DRAM27には、イメージスキャナ
装置4で読み込んだ2〜3ドットライン分のドットデー
タが一時的に記憶されるようになっている。
【0018】ここで、時分割切換えタイミングによる処
理制御の切換え処理について説明すると、通常の割り込
みによりサブルーチンコールする場合と同様であり、実
行していた一方の処理制御に関するCPU11のPC
(プログラム・カウンタ)のデータ、SR(ステータス
・レジスタ)のデータ等をRAM14の所定のスタック
メモリにスタックする一方、切換えられて実行する他方
の処理制御に関するPCのデータやSRのデータ等をR
AM14の専用のスタックメモリから読み出して、CP
U11のPCとSR等に夫々格納することで切換えられ
る。
【0019】次に、パーソナルコンピュータ6について
説明すると、図3に示すように、基本的に、制御装置3
0と、これに接続されたハードディスクドライブ装置
(HDD)40と、フロッピィーディスクドライブ装置
(FDD)41と、CRTディスプレイ(CRTD)4
2と、キーボード43と、座標入力装置(マウス)44
などで構成されている。制御装置30は、CPU31
と、このCPU31にデータバスを含むコモンバス36
に接続されたROM32、RAM33、入出力インター
フェース34及び通信用インターフェース(通信用I/
F)35とで構成されている。
【0020】また、入出力インターフェース34には、
ハードディスクドライブ装置40を駆動制御するハード
ディスクドライブコントローラ(HDC)37と、フロ
ッピィーディスクドライブ装置41を駆動制御するフロ
ッピィーディスクドライブコントローラ(FDC)38
と、CRTディスプレイ42を駆動制御するCRTコン
トローラ(CRTC)39とが夫々接続されている。前
記通信用インターフェース35には、接続ケーブル7を
介してマルチファンクション情報処理装置1が接続され
ている。これにより、作成した印字データをマルチファ
ンクション情報処理装置1に送信して、情報処理装置1
のレーザプリンタ3で記録することができる一方、イメ
ージスキャナ装置4で読み込んだイメージデータを受信
すること等が可能になっている。
【0021】次に、マルチファンクション情報処理装置
1のコントロールユニット20により、前述したように
複数の機能を実現する為に、複数の機能に対応する複数
の制御プログラムが時分割方式により並行処理されるの
に際して、表示情報の発生に応じて表示データを変更す
るときにサブルーチンコールにより実行される表示情報
管理制御のルーチンについて、図4のフローチャートに
基づいて説明する。尚、図中符号Si(i=10、1
1)は各ステップである。
【0022】この制御が開始されると、先ず表示情報が
発生した制御プログラムから表示すべき表示データが取
り込まれ(S10)、その表示データが対応する専用の表
示データバッファ14cに格納され(S11)、この制御
を終了して、メインルーチンにリターンする。即ち、例
えば、ファクシミリ制御のうちの、原稿の画像を読み取
るイメージ読み取り処理とその画像のデータをファクシ
ミリ送信する送信制御処理とを実現する画像データ送信
制御と、パーソナルコンピュータ6から送られてきた印
字データを記録する印字データ記録制御とを時分割で並
行処理することで複数の機能を実現する場合について、
図5に基づいて説明する。
【0023】時点T1において、イメージ読み取り処理
や送信制御処理の制御プログラムが起動されて画像デー
タ送信制御が開始されたときには、その時点T1から画
像データ送信処理TA1 が実行される。この時点T1のと
きには、画像データの送信開始に際してのメッセージ
「送信中」の表示データが専用の第1表示データバッフ
ァに格納される。ところで、その画像データ送信処理TA
1 の実行途中の時点T2において、パーソナルコンピュ
ータ6から印字データを受信したときには、その時点T
2から、画像データ送信処理TAと印字データ記録処理TB
とが時分割による並行処理が実行される。この時点T2
においては、印字データの記録開始に際してのメッセー
ジ「記録中」の表示データが専用の第2表示データバッ
ファに格納される。
【0024】そして、時点T2以降において、1/60
秒毎の時分割切換えタイミングt1、t2、t3・・・
毎に、印字データ記録処理TB1 、TB2 、TB3 ・・と、画
像データ送信処理TA2 、TA3 、TA4 ・・とが交互に実行
されて時分割で並行処理される。ところで、印字データ
記録処理TB5 が時点T3で終了したときには、その時点
T3において、印字データの記録完了に際してのメッセ
ージ「記録完了」の表示データが専用の第2表示データ
バッファに書換えて格納される。但し、印字データ記録
処理TB1 〜TB5 の何れかの処理実行中に、エラーメッセ
ージが付随して発生したときには、その時点でエラーメ
ッセージの為の表示データは第2表示データバッファに
格納される。
【0025】一方、画像データ送信処理TA6 が時点T4
で終了したときには、その時点T4において、画像デー
タ送信完了に際してのメッセージ「送信完了」の表示デ
ータが専用の第1表示データバッファに書換えて格納さ
れる。但し、画像データ送信処理TA1 〜TA6 の何れかの
処理実行中に、エラーメッセージが付随して発生したと
きには、その時点でエラーメッセージの為の表示データ
は第1表示データバッファに格納される。ここで、この
ように、画像データ送信処理TAと印字データ記録処理TB
とが時分割方式により並行処理されているときには、優
先度の高い方の制御プログラムに関する表示データが、
その制御プログラムに対応する表示データバッファから
読み出してディスプレイ2aに優先的に表示されるよう
になっている。例えば、画像データ送信処理の方が優先
度を高く設定してある場合には、第1の表示データバッ
ファに「送信中」の表示データが、第2の表示データバ
ッファに「記録中」の表示データが格納されていると
き、ディスプレイ2aには「送信中」と表示される。
【0026】以上説明したように、1つのCPUを含む
コンピュータ10と、複数の機能に共通に用いる操作パ
ネル2とを備え、コンピュータ10のROM12に、フ
ァクシミリ機能や印字データ記録機能などの複数の機能
に対応する複数組の制御プログラムを組み込み、時分割
方式にて2組以上の制御プログラムを並行処理すること
により、複数の機能を実現可能なマルチファンクション
情報処理装置1において、各組の制御プログラムの実行
に付随して発生する表示情報をディスプレイ2aに表示
する為の表示データを格納する表示データバッファ14
cを、各組の制御プログラムに対応づけてRAM14に
専用に設けたので、各組の制御プログラムの実行に付随
して発生する表示情報をディスプレイ2aに表示する為
の表示データは、各組の制御プログラムに対応づけて専
用に設けられた表示データバッファ14cに夫々格納さ
れるので、各制御プログラムに関連する表示データを、
相手側の表示データに影響されることなく、その制御プ
ログラムの処理が終了するまで確実に記憶保持でき、表
示情報管理を正確に且つ簡単にすることができる。
【0027】ここで、前記実施形態の変更態様として、
RAM14に設ける表示データバッファは、基本的には
1つ設けるようにし、時分割処理にて処理される制御プ
ログラムの数に応じて適宜増加して設けるようにしても
よい。更に、演算処理や情報の入出力処理などの複数の
機能を並行して処理する多機能並行処理方式を採用した
各種の電子装置に本発明を適用するようにしてもよい。
【0028】
【発明の効果】請求項1の多機能並行処理型電子装置に
よれば、少なくとも1つのCPU,ROM及びRAMか
らなるコンピュータと、複数の機能に共通に用いる操作
パネルとを備え、ROMに複数の機能に対応する複数組
の制御プログラムを組み込み、時分割方式にて2組以上
の制御プログラムを並行処理することにより、複数の機
能を実現可能な電子装置において、各組の制御プログラ
ムの実行に付随して発生する表示情報をディスプレイに
表示する為の表示データを格納する表示データバッファ
を、各組の制御プログラムに対応づけて専用に設けたの
で、各組の制御プログラムの実行に付随して発生する表
示情報をディスプレイに表示する為の表示データは、各
組の制御プログラムに対応づけて専用に設けられた表示
データバッファに夫々格納されるので、各制御プログラ
ムに関連する表示データを、相手側の表示データに影響
されることなく、その制御プログラムの処理が終了する
まで確実に記憶保持でき、表示情報管理を正確に且つ簡
単にすることができる。
【0029】請求項2の多機能並行処理型電子装置によ
れば、請求項1と同様の効果を奏するが、前記複数の機
能に対応する複数の表示データバッファは、RAMに設
けられたので、複数の表示データバッファを別途追加的
に設けることがなく、多機能並行処理型電子装置を小型
化することができる。
【図面の簡単な説明】
【図1】本発明の実施形態に係るマルチファンクション
情報処理装置の制御系のブロック図である。
【図2】RAMに設けたメモリを説明する説明図であ
る。
【図3】パーソナルコンピュータの制御系のブロック図
である。
【図4】表示情報管理制御のルーチンの概略フローチャ
ートである。
【図5】ファクシミリ制御と印字データ記録制御とを時
分割方式で処理するときの作動を説明するタイムチャー
トである。
【符号の説明】
1 マルチファンクション情報処理装置 2 操作パネル 2a ディスプレイ 10 コンピュータ 11 CPU 12 ROM 14 RAM 14c 表示データバッファ 20 コントロールユニット

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 少なくとも1つのCPU,ROM及びR
    AMからなるコンピュータと、複数の機能に共通に用い
    るディスプレイを含む表示手段とを備え、前記ROMに
    複数の機能に対応する複数組の制御プログラムを組み込
    み、時分割方式にて2組以上の制御プログラムを並行処
    理することにより、複数の機能を実現可能な電子装置に
    おいて、 各組の制御プログラムの実行に付随して発生する表示情
    報をディスプレイに表示する為の表示データを格納する
    表示データバッファを、各組の制御プログラムに対応づ
    けて専用に設けたことを特徴とする多機能並行処理型電
    子装置。
  2. 【請求項2】 前記複数の機能に対応する複数の表示デ
    ータバッファは、前記RAMに設けられたことを特徴と
    する請求項1に記載の多機能並行処理型電子装置。
JP25771296A 1996-09-05 1996-09-05 多機能並行処理型電子装置 Expired - Fee Related JP3707509B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP25771296A JP3707509B2 (ja) 1996-09-05 1996-09-05 多機能並行処理型電子装置
US08/923,124 US5987494A (en) 1996-09-05 1997-09-04 Multi-function parallel processing electronic device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25771296A JP3707509B2 (ja) 1996-09-05 1996-09-05 多機能並行処理型電子装置

Publications (2)

Publication Number Publication Date
JPH1084447A true JPH1084447A (ja) 1998-03-31
JP3707509B2 JP3707509B2 (ja) 2005-10-19

Family

ID=17310070

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25771296A Expired - Fee Related JP3707509B2 (ja) 1996-09-05 1996-09-05 多機能並行処理型電子装置

Country Status (2)

Country Link
US (1) US5987494A (ja)
JP (1) JP3707509B2 (ja)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7038818B2 (en) * 1999-12-27 2006-05-02 Ricoh Company, Ltd Method and apparatus for image processing method, and a computer product
TW517479B (en) * 2001-06-07 2003-01-11 Mustek Systems Inc Palm controller of wireless transmission and control method of wireless transmission
JP3743323B2 (ja) * 2001-08-02 2006-02-08 コニカミノルタビジネステクノロジーズ株式会社 画像処理装置、画像形成装置管理ユニット、および、画像処理装置もしくは画像処理装置の管理ユニットにおいて実行されるプログラム
JP2003198765A (ja) * 2001-12-25 2003-07-11 Murata Mach Ltd ファクシミリ装置
JP3631225B2 (ja) * 2002-07-25 2005-03-23 キヤノン株式会社 画像処理装置、画像処理装置の制御方法、および画像処理装置の制御プログラム
JP4007195B2 (ja) * 2003-01-07 2007-11-14 ブラザー工業株式会社 集積回路素子、通信インタフェース基板、及び画像形成装置
TWI337495B (en) * 2006-10-26 2011-02-11 Au Optronics Corp System and method for operation scheduling
CN100552632C (zh) * 2006-11-06 2009-10-21 佳世达科技股份有限公司 操作调度系统及方法
RU2568779C2 (ru) * 2010-02-23 2015-11-20 Астроноутикс Корпорейшн оф Америка Однопроцессорная электронная система бортовой документации 3-го класса

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2156463A (en) * 1984-03-22 1985-10-09 Nat Nuclear Corp Ltd Pipe junction-internal insulation
US4658351A (en) * 1984-10-09 1987-04-14 Wang Laboratories, Inc. Task control means for a multi-tasking data processing system
GB8428443D0 (en) * 1984-11-10 1984-12-19 Int Computers Ltd Data processing

Also Published As

Publication number Publication date
JP3707509B2 (ja) 2005-10-19
US5987494A (en) 1999-11-16

Similar Documents

Publication Publication Date Title
US20060225038A1 (en) Information processing apparatus and computer product
JP3707509B2 (ja) 多機能並行処理型電子装置
JP3769839B2 (ja) 多機能並行処理型電子装置
US20080130033A1 (en) Image forming apparatus, content display method, and computer program product
US5530554A (en) Image forming system with common processor bus architecture
US6791701B2 (en) Image forming apparatus having copy mode and printer mode
JP3292447B2 (ja) 多機能並行処理型情報処理装置
JP3730586B2 (ja) 画像処理装置
JP3347580B2 (ja) 情報処理装置、及び記憶媒体
JPH10105417A (ja) 多機能並行処理型電子装置
JPH1091461A (ja) 多機能並行処理型電子装置
JPH1097433A (ja) 多機能並行処理型電子装置
JP3148804B2 (ja) 多機能並行処理型電子装置
JPS62173526A (ja) ペ−ジバツフア制御方式
US20240345778A1 (en) Image forming system and image forming apparatus
JP2007306445A (ja) 画像データ変換装置
JP3128060B2 (ja) 多機能並行処理型電子装置
JP2563724B2 (ja) 副走査制御装置
JP2001047677A (ja) プリンタ制御装置
JPH1079822A (ja) 多機能情報処理装置
JP3111448B2 (ja) 複合装置
JP3494198B2 (ja) 複合装置
JP2502883B2 (ja) ファクシミリ制御装置
JPH11203059A (ja) 画像入出力処理装置および画像入出力処理装置のメモリアクセス方法およびコンピュータが読み出し可能なプログラムを格納した記憶媒体
JP3248796B2 (ja) ネットワークプリンタシステム

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20041224

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050120

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050317

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050419

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050614

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050713

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050726

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080812

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090812

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100812

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110812

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120812

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120812

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130812

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees