JPH1023032A - 符号化データセル化システム - Google Patents

符号化データセル化システム

Info

Publication number
JPH1023032A
JPH1023032A JP17652496A JP17652496A JPH1023032A JP H1023032 A JPH1023032 A JP H1023032A JP 17652496 A JP17652496 A JP 17652496A JP 17652496 A JP17652496 A JP 17652496A JP H1023032 A JPH1023032 A JP H1023032A
Authority
JP
Japan
Prior art keywords
cell
data
encoded data
encoders
coded data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP17652496A
Other languages
English (en)
Inventor
Noboru Tatsuke
昇 田付
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP17652496A priority Critical patent/JPH1023032A/ja
Publication of JPH1023032A publication Critical patent/JPH1023032A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】 【課題】 符号化データをセル化する際、セルのピーク
トラフィックを低減させてATM装置・ATM網の負荷
が低くする。 【解決手段】 n個(nは2以上の整数)の符号化器が
それぞれ出力する符号化データA1〜Anのフレーム位
相がそれぞれフレーム周期Tの1/nずつずれるように
n個の符号化器が制御される。このようにして得られた
n個の符号化データをセル化すると、セル化のタイミン
グがフレーム周期Tの1/nずつずれるためピークトラ
フィックが1/nとなる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は符号化データをセル
化するセル化システムに関する。
【0002】
【従来の技術】一般に、音声符号器又は画像符号器等か
ら出力される符号化データをセル化して伝送するように
したシステムが知られており(以下このシステムをセル
化システム符号化装置と呼ぶ)、符号化データをセル化
する際、符号化データのフレームに同期してセル化を行
うようにした手法が知られている。
【0003】ここで、図5を参照して、従来のセル化シ
ステムについて概説する。図示のセル化システムは集合
型符号化装置11を備えており、この集合型符号化装置
11にはn個(nは2以上の整数)の符号器が含まれて
いる。図示の例では、4個の符号化器11a乃至11d
を備えている。各符号化器11a乃至11dはそれぞれ
セル化器12a乃至12dに接続されており、セル化器
12a乃至12dはATMスイッチ(ATM SW)1
3に接続されている。
【0004】ここで、図6も参照して、図示のシステム
を起動すると、符号化器11a乃至11dが同時に起動
され、符号化器11a乃至11dにおけるサンプリング
位相が同一となる。符号化器11a乃至11dに与えら
れた入力1乃至4はそれぞれ符号化器11a乃至11d
に符号化されて符号化データA1乃至A4として出力さ
れる。なお、ここでは、符号化データA1はフレームF
11,F12,F13,…を有しており、符号化データ
A2はフレームF21,F22,F23,…を有してい
る。同様に、符号化データA3はフレームF31,F3
2,F33,…を有しており、符号化データA4はフレ
ームF41,F42,F43,…を有している。そし
て、符号化器11a乃至11dはリセット信号pによっ
て符号化処理の初期化を行う。
【0005】前述のように、符号化器11a乃至11d
におけるサンプリング位相は同一であるから、符号化器
11a乃至1dから出力される符号化データA1乃至A
4においてそのフレーム位相は同一となる。
【0006】符号化データA1乃至A4はそれぞれセル
化器12a乃至12dに与えられ、ここで、符号化デー
タA1乃至A4はそれぞれセル化されて、セルデータB
1乃至B4として出力される。そして、セルデータB1
乃至B4はATMスイッチで処理され伝送される。
【0007】
【発明が解決しようとする課題】ところで、上述のセル
化システムでは、符号化器1乃至4からの符号化データ
A1乃至A4のセル化も同一のタイミングで行われるこ
とになる。このように、符号化データA1乃至A4のセ
ル化を同一のタイミングで行うと、セルのピークトラフ
ィックが高くなり、セルデータを処理伝送するATM装
置(ATMスイッチ)等の負荷が高くなってしまうとい
う問題点がある。
【0008】本発明の目的はATM装置への負荷を少な
くできる符号化装置及びこの符号化装置を用いたセル化
システムを提供することにある。
【0009】
【課題を解決するための手段】本発明では、n(nは2
以上の整数)個の符号化器を含む符号化装置の符号化処
理の制御を行う際、n個の符号化器がそれぞれ出力する
符号化データのフレーム位相がそれぞれフレーム周期の
1/nずつずらされる。また、n個の符号化器を含む符
号化装置の符号化処理の制御を行う際、n個の符号化器
はそれぞれフレーム周期の1/nずつずらされて動作す
る。
【0010】また、本発明では、符号化装置は、n個の
符号化器と、n個の符号化器にそれぞれ符号化器のサン
プリング周期の1/nずつ位相がずれたn個のフレーム
位相制御信号を出力する制御手段とを有し、n個の符号
化器はフレーム位相制御信号の指示する位相に従ってサ
ンプリング周期の1/nずつ位相をずらして符号化処理
を行う。
【0011】さらに、本発明では、符号化装置は、n個
の符号化器と、装置全体を初期化する第1のリセット信
号を受信するとn個の符号化器にそれぞれ符号化器のサ
ンプリング周期の1/nずつ位相をずらして第2のリセ
ット信号を出力する制御手段とを有し、n個の符号化器
は第2のリセット信号の指示するタイミングに従ってサ
ンプリング周期の1/nずつタイミングをずらして符号
化処理を開始する。
【0012】このように、制御手段がフレーム周期の1
/nずつ位相がずれたn個のフレーム位相制御信号を出
力し、これに合わせてn個の符号化器が、それぞれ位相
がT/nずつずれた符号化信号を出力する。この結果、
セル化器もそれぞれ位相がT/nずつずれたセルを出力
することになる。このため、従来に比べて、セルのピー
クトラフィックが1/nになる。
【0013】
【発明の実施の形態】以下本発明について図面を参照し
て説明する。
【0014】まず、図1を参照して、集合型符号化装置
21はn個の符号化器21−1乃至21−nを備えてお
り(nは2以上の整数)、制御部22は符号化器21−
1乃至21−nに符号化処理の周期の1/nずつ位相が
ずれた第1乃至第nの位相制御信号を出力する。そし
て、符号化器21−1乃至21−nでは、それぞれ第1
乃至第nの位相制御信号に同期して符号化処理を行う。
つまり、符号化器21−1乃至21−nは入力1乃至n
を符号化して符号化データA1乃至Anを出力する。こ
れら符号化データA1乃至Anはセル化器23−1乃至
23−nにおいてそれぞれ符号化データのフレームに同
期してセル化される。
【0015】ここで、n=4の例について、図2も参照
して、具体的に説明する。
【0016】集合型符号化装置21において、制御部2
2は符号化器21−1乃至21−4にそれぞれ符号化処
理の周期Tの1/4ずつ位相がずれた位相制御信号R1
乃至R4に与える。符号化器21−1乃至21−4は位
相制御信号R1〜R4に同期して符号化処理を行い、符
号化データA1乃至A4を送出する。符号化データA1
は、符号化データA1はフレームF11,F12,F1
3,…を有しており、符号化データA2はフレームF2
1,F22,F23,…を有している。同様に、符号化
データA3はフレームF31,F32,F33,…を有
しており、符号化データA4はフレームF41,F4
2,F43,…を有している。
【0017】符号化データA1乃至A4はそれぞれセル
化器23−1乃至23−4に与えられ、セル化器23−
1乃至23−4では符号化データA1〜A4をそれぞれ
符号化データのフレームに同期してセル化して、セル化
データB1乃至B4を出力する。セル化データB1はセ
ルC11及びC12を有し、セル化データB2はセルC
21及びC22を有している。同様に、セル化データB
3はセルC31及びC32を有し、セル化データB4は
セルC41及びC42を有している。そして、これらセ
ル化データB1乃至B4はATMスイッチ24に与えら
れる。
【0018】このように、符号化データA1乃至A4の
フレームがそれぞれフレーム周期Tの1/4ずつずれて
出力されるように符号化器21−1乃至21−4が制御
される。このようにして得られた符号化データA1乃至
A4をセル化するとセル化のタイミングがフレーム周期
Tの1/4ずつずれるため、従来に比べてピークトラフ
ックが1/4になる。
【0019】次に図3を参照して、集合型符号化装置3
1はn個の符号化器31−1乃至31−n(nは2以上
の整数)を備えており、装置全体を初期化する第1のリ
セット信号pが与えられると、制御部32では符号化器
31−1乃至31−nに対してそれぞれ符号化処理の周
期の1/nずつ時間がずれた第2のリセット信号R1乃
至Rnを与える。符号化器31−1乃至31−nでは第
2のリセット信号R1乃至Rnを受信すると、符号化処
理の初期化を行う。この結果、符号化器31−1乃至3
1−nは入力1乃至nを符号化して符号化データA1乃
至Anを出力する。符号化データA1は、符号化データ
A1はフレームF11,F12,F13,…を有してお
り、符号化データA2はフレームF21,F22,F2
3,…を有している。同様に、符号化データA3はフレ
ームF31,F32,F33,…を有しており、符号化
データA4はフレームF41,F42,F43,…を有
している。
【0020】これら符号化データA1乃至Anはセル化
器23−1乃至23−nにおいてそれぞれ符号化データ
のフレームに同期してセル化される。
【0021】ここで、n=4の例について、図4も参照
して、具体的に説明する。
【0022】集合型符号化装置31において、制御部3
2は装置全体を初期化する第1のリセット信号Pが与え
られると、符号化器31−1乃至31−4に符号化処理
の周期Tの1/4ずつ時間をずらして第2のリセット信
号R1乃至R4を出力する。第2のリセット信号R1乃
至R4を受けると、符号化器31−1乃至31−4で
は、符号化処理の初期化を行う。この結果、符号化器3
1−1乃至31−4は入力1乃至4を符号化して符号化
データA1乃至A4を出力する。
【0023】符号化データA1乃至A4はそれぞれセル
化器23−1乃至23−4に与えられ、セル化器23−
1乃至23−4では符号化データA1〜A4をそれぞれ
符号化データのフレームに同期してセル化して、セル化
データB1乃至B4を出力する。セル化データB1はセ
ルC11及びC12を有し、セル化データB2はセルC
21及びC22を有している。同様に、セル化データB
3はセルC31及びC32を有し、セル化データB4は
セルC41及びC42を有している。そして、これらセ
ル化データB1乃至B4はATMスイッチ24に与えら
れる。
【0024】このように、符号化データA1乃至A4の
フレームがそれぞれフレーム周期Tの1/4ずつずれて
出力されるように符号化器31−1乃至31−4を制御
する。このようにして得られた符号化データA1乃至A
4をセル化すると、セル化のタイミングがフレーム周期
Tの1/4ずつずれるため、従来に比べてピークトラフ
ィックが1/4になる。
【0025】
【発明の効果】以上説明したように、本発明ではn個の
符号化器からそれぞれ出力される符号化データのフレー
ムをそれぞれフレーム周期の1/nずつずらすようにし
たから、この符号化データをセル化した際、セル化のタ
イミングがフレーム周期Tの1/nずつずれ、この結
果、ピークトラフィックを減少させることができるとい
う効果がある。
【図面の簡単な説明】
【図1】本発明による符号化データセル化システムの一
例を示すブロック図である。
【図2】図1に示す符号化データセル化システムの動作
を説明するためのタイムチャートである。
【図3】本発明による符号化データセル化システムの他
の例を示すブロック図である。
【図4】図3に示す符号化データセル化システムの動作
を説明するためのタイムチャートである。
【図5】従来の符号化データセル化システムを示すブロ
ック図である。
【図6】図5に示す符号化データセル化システムの動作
を説明するためのタイムチャートである。
【符号の説明】
A1〜A4 符号化データ F11〜F43 符号化データのフレーム B1〜B4 セル化データ C11〜C43 セル P 第1の初期化信号 R1〜R4 第2の初期化信号/位相制御信号 13 ATMスイッチ 21,31 集合型符号化装置

Claims (5)

    【特許請求の範囲】
  1. 【請求項1】 第1乃至第n(nは2以上の整数)の符
    号化データを出力する第1乃至第nの符号化器と、前記
    第1乃至前記第nの符号化データをセル化して第1乃至
    第nのセル化データを出力する第1乃至第nのセル化器
    とを有する符号化データセル化システムにおいて、前記
    1乃至前記第nの符号化データのフレーム位相がそれぞ
    れフレーム周期の1/nずつずれていることを特徴とす
    る符号化データセル化システム。
  2. 【請求項2】 第1乃至第n(nは2以上の整数)の符
    号化データを出力する第1乃至第nの符号化器と、前記
    第1乃至前記第nの符号化データをセル化して第1乃至
    第nのセル化データを出力する第1乃至第nのセル化器
    とを有する符号化データセル化システムにおいて、前記
    第1乃至前記第nの符号器は符号化処理の位相がそれぞ
    れ処理周期の1/nずつずれていることを特徴とする符
    号化データセル化システム。
  3. 【請求項3】 第1乃至第n(nは2以上の整数)の符
    号化データを出力する第1乃至第nの符号化器と、前記
    第1乃至前記第nの符号化データをセル化して第1乃至
    第nのセル化データを出力する第1乃至第nのセル化器
    とを有する符号化データセル化システムにおいて、前記
    第1乃至前記第nの符号器にそれぞれ符号化処理の周期
    の1/nずつ位相がずれた第1乃至第nの位相制御信号
    を与える制御部が備えられ、前記第1乃至第nの符号化
    器はそれぞれ前記第1乃至第nの位相制御信号に同期し
    て符号化処理を行うようにしたことを特徴とする符号化
    データセル化システム。
  4. 【請求項4】 第1乃至第n(nは2以上の整数)の符
    号化データを出力する第1乃至第nの符号化器と、前記
    第1乃至前記第nの符号化データをセル化して第1乃至
    第nのセル化データを出力する第1乃至第nのセル化器
    とを有する符号化データセル化システムにおいて、第1
    のリセット信号に応答して前記第1乃至第nの符号器に
    それぞれ符号化処理の周期の1/nずつ時間をずらして
    第2のリセット信号を与える制御部が備えられ、前記第
    1乃至前記第nの符号化器は前記第2のリセット信号を
    受けると前記符号化処理の初期化を行うようにしたこと
    を特徴とする符号化データセル化システム。
  5. 【請求項5】 請求項1乃至4のいずれかに記載された
    符号化データセル化システムにおいて、前記第1乃至第
    nのセル化器はそれぞれ前記第1乃至第nの符号化デー
    タを当該符号化データのフレームに同期してセル化する
    ようにしたことを特徴とする符号化データセル化システ
    ム。
JP17652496A 1996-07-05 1996-07-05 符号化データセル化システム Pending JPH1023032A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17652496A JPH1023032A (ja) 1996-07-05 1996-07-05 符号化データセル化システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17652496A JPH1023032A (ja) 1996-07-05 1996-07-05 符号化データセル化システム

Publications (1)

Publication Number Publication Date
JPH1023032A true JPH1023032A (ja) 1998-01-23

Family

ID=16015127

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17652496A Pending JPH1023032A (ja) 1996-07-05 1996-07-05 符号化データセル化システム

Country Status (1)

Country Link
JP (1) JPH1023032A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1999014905A1 (fr) * 1997-09-16 1999-03-25 Ntt Mobile Communications Network Inc. Procede de transmission de paquets, dispositif de transmission de paquets, procede de transmission de trames radio, procede concernant les telecommunications mobiles, systeme de telecommunications mobiles et commutateur
JP2006270628A (ja) * 2005-03-24 2006-10-05 Fujitsu Ltd マルチプロセッサシステム

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1999014905A1 (fr) * 1997-09-16 1999-03-25 Ntt Mobile Communications Network Inc. Procede de transmission de paquets, dispositif de transmission de paquets, procede de transmission de trames radio, procede concernant les telecommunications mobiles, systeme de telecommunications mobiles et commutateur
US6950423B2 (en) 1997-09-16 2005-09-27 Ntt Mobile Communications Newtork, Inc. Packet transmission method, packet transmission device, radio frame transmission method, mobile communication method, mobile communication system, and exchange
JP2006270628A (ja) * 2005-03-24 2006-10-05 Fujitsu Ltd マルチプロセッサシステム

Similar Documents

Publication Publication Date Title
AU667817B2 (en) Method and arrangement of adaptively multiplexing data of a plurality of video channel
US4237552A (en) Time division multiplexed transmission systems for telephone or like signals with frequency band compression
US4052563A (en) Multiplex speech transmission system with speech analysis-synthesis
JPH0752867B2 (ja) 多チヤンネルpcm音楽放送システム
JPH1023032A (ja) 符号化データセル化システム
KR920004348B1 (ko) Pcm 부호 복호기
JPH10164504A (ja) ビデオ及びオーディオデータ処理方法及び装置
JP2001506103A (ja) 伝送方法およびこの方法を使用する通信システム
RU2176131C2 (ru) Устройство коммутации с временным разделением для электронной системы обмена данными
JP2825067B2 (ja) 多重化ディジタル音声処理回路
JPH0298232A (ja) 時間切替型帯域分割音声符号化装置
JPH10191276A (ja) 動画像符号化多重化装置
JP2935213B2 (ja) 音声情報伝送方式
JP3541342B2 (ja) 標本化クロック周波数情報伝送方式
JP2603274B2 (ja) 符号化装置
KR970004917Y1 (ko) 파이프라인 방식 화상처리장치의 번지지정장치
JPH07107441A (ja) 映像信号送受信装置
JP2000092493A (ja) 映像復号装置及び映像復号方法
JP3093838B2 (ja) Museデコーダ
JP2000209181A (ja) Ofdmエンコ―ド装置、エンコ―ダ及びofdmデ―タ符号化方法
JPH02301278A (ja) 音声多重化方式
JPH10190601A (ja) 圧縮伸長システム
JP2001144822A (ja) データ伝送方法及びデータ伝送装置
JPH07245752A (ja) 映像符号化器多重化装置
JPS61269583A (ja) 2チヤンネル伝送方式

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19990526