JPH09200568A - 画像同期装置 - Google Patents

画像同期装置

Info

Publication number
JPH09200568A
JPH09200568A JP29948196A JP29948196A JPH09200568A JP H09200568 A JPH09200568 A JP H09200568A JP 29948196 A JP29948196 A JP 29948196A JP 29948196 A JP29948196 A JP 29948196A JP H09200568 A JPH09200568 A JP H09200568A
Authority
JP
Japan
Prior art keywords
bank
clock
signal
digital video
video signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP29948196A
Other languages
English (en)
Inventor
Hiroaki Takanashi
裕章 高梨
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Victor Company of Japan Ltd
Original Assignee
Victor Company of Japan Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Victor Company of Japan Ltd filed Critical Victor Company of Japan Ltd
Priority to JP29948196A priority Critical patent/JPH09200568A/ja
Publication of JPH09200568A publication Critical patent/JPH09200568A/ja
Withdrawn legal-status Critical Current

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Synchronizing For Television (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

(57)【要約】 【課題】 低転送レートのデジタルビデオ信号を通常転
送レートのデジタルビデオ信号に変換する画像同期装置
を提供する。 【解決手段】 奇数及び偶数の各フィールドメモリを有
するバンクを二つ形成し、これらのフィールドメモリ群
を制御するために、標準的なクロックとこのクロックを
1/Nに分周するクロックを発生させ、第1の同期信号
発生器が分周されたクロックに基づいて、低転送レート
のデジタルビデオ信号を二つのバンクの各フィールドメ
モリにサイクリックにライトし、さらに、分周されたク
ロックに基づいて、リセット手段が低転送レートのデジ
タルビデオ信号の奇数フィールド又は偶数フィールドの
開始時にリセット信号を発生すると、第2の同期信号発
生器が標準的なクロックに基づいて、バンク毎にフィー
ルドメモリをN回にわたってリードするまでフィールド
メモリを交互にリードするとともに、リセット信号に対
応させてリセットする。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、デジタル画像圧縮
の標準化組織であるMPEG(Moving Picture Experts
Group)で検討されている情報伸長を行うLSI(以
下、MPEG伸長LSIという)などの開発のための検
証装置に好適な画像同期装置に関する。
【0002】
【従来の技術及び発明が解決しようとする課題】最近、
LSIの開発時にクロックの周波数を落として、その機
能をテストする機器が開発されている。画像に係わるL
SI、例えば、MPEG伸長LSIなどを上記の機器で
テストする場合、その画像データ出力も周波数が落ちて
いるため、そのままではディスプレイなどには表示でき
ない。本発明は、上記の問題点を解決するためになされ
たもので、第1の目的は標準的なビデオクロック(以
下、単にクロックとも言う)に対してクロック周波数が
低い低転送レートのデジタルビデオ信号を、標準的なク
ロック周波数の通常転送レートのデジタルビデオ信号に
変換する画像同期装置を提供することにある。また、第
2の目的は通常転送レートのビデオクロックと低転送レ
ートのビデオクロックとが非同期の関係にある場合に
も、低転送レートのデジタルビデオ信号を、標準的なク
ロック周波数の通常転送レートのデジタルビデオ信号に
変換する画像同期装置を提供することにある。
【0003】
【課題を解決するための手段】上記目的を達成するため
に、請求項1の画像同期装置によれば、Nを2以上の整
数として、標準的なクロックに対してクロック周波数が
1/Nの低転送レートのデジタルビデオ信号を、標準的
なクロック周波数の通常転送レートのデジタルビデオ信
号に変換する画像同期装置であって、奇数フィールドの
デジタルビデオ信号を記憶する奇数フィールドメモリ及
び偶数フィールドのデジタルビデオ信号を記憶する偶数
フィールドメモリを1バンクとして二つのバンクを形成
するフィールドメモリ群と、前記標準的なクロックを発
生する標準クロック発生器と、前記標準的なクロックを
1/Nに分周する分周器と、前記分周器で分周されたク
ロックに基づいて、低転送レートのデジタルビデオ信号
を前記2バンクの各フィールドメモリに周期的にライト
する第1の同期信号発生器と、前記分周器で分周された
クロックに基づいて、低転送レートのデジタルビデオ信
号の奇数フィールド又は偶数フィールドの開始時にリセ
ット信号を発生するリセット信号発生手段と、前記標準
的なクロックに基づいて、前記同期信号発生器がバンク
のライトを終了する毎に、このバンクの各フィールドメ
モリをN回にわたってリードするまで奇数フィールドメ
モリと偶数フィールドメモリを交互にリードするととも
に、リードして得られたデジタルビデオ信号を前記リセ
ット信号に対応させてリセットする第2の同期信号発生
器とを、有するものである。
【0004】請求項2の画像同期装置によれば、標準的
なクロックに対してクロック周波数が低い低転送レート
のデジタルビデオ信号を、標準的なクロック周波数の通
常転送レートのデジタルビデオ信号に変換する画像同期
装置であって、奇数フィールドのデジタルビデオ信号を
記憶する奇数フィールドメモリ及び偶数フィールドのデ
ジタルビデオ信号を記憶する偶数フィールドメモリを1
バンクとして三つのバンクを形成するフィールドメモリ
群と、前記標準的なクロックを発生する第1のクロック
発生器と、前記標準的なクロックに対して周波数が低
く、前記低転送レートのデジタルビデオ信号の発生に供
し得るクロックを発生する第2のクロック発生器と、前
記第2のクロック発生器で発生されたクロックに基づい
て、前記三つのバンクから一つのバンクを周期的に選択
して、ライトバンク選択信号を発生するライトバンク選
択信号発生手段と、前記第2のクロック発生器で発生さ
れたクロックに基づいて、前記ライトバンク選択信号発
生手段によって選択されたバンクの奇数フィールドメモ
リに奇数フィールドの低転送レートのデジタルビデオ信
号をライトし、偶数フィールドメモリに偶数フィールド
の低転送レートのデジタルビデオ信号をライトする第1
の同期信号発生器と、前記第1のクロック発生器で発生
された標準的なクロック及び前記ライトバンク選択信号
発生手段で発生されたライトバンク選択信号に基づい
て、現在ライトバンクとして選択されているバンク及び
次にライトバンクとして選択されるバンク以外のバンク
をリードバンクとして選択するリードバンク選択信号を
発生するリードバンク選択信号発生手段と、前記第1の
クロック発生器で発生された標準的なクロックに基づい
て、前記リードバンク選択信号発生手段によって選択さ
れたバンクの奇数フィールドメモリを通常転送レートの
デジタルビデオ信号の奇数フィールドの開始時にリード
を開始し、選択されたバンクの偶数フィールドメモリを
通常転送レートのデジタルビデオ信号の偶数フィールド
の開始時にリードを開始する動作を所定回数だけ繰返す
第2の同期信号発生器とを、有するものである。
【0005】
【発明の実施の形態】以下、本発明を好適な実施形態に
基づいて詳細に説明する。図2は本発明の適用例を示す
ブロック図である。同図において、MPEG伸長LSI
などの画像信号発生源1に本発明に係る画像同期装置2
が接続され、さらに、画像同期装置2にデジタルビデオ
信号をビデオアナログ信号に変化するデジタル−アナロ
グ変換器(以下、ビデオDACと略記する)3が接続さ
れている。ここで、画像同期装置2は標準的なクロック
CLKN に対して周波数が1/N(Nは2以上の整数)
のビデオクロックCLを出力して画像信号発生源1に加
えると、画像信号発生源1はビデオクロックCLに基づ
き、標準的なクロックに対してN倍に伸長された低転送
レートのデジタルビデオ信号、例えば、RBG各8ビッ
ト又はYUV各8ビットのデジタルビデオ信号VINを出
力して画像同期装置2に加える。
【0006】画像同期信号2は標準的なクロックCLK
N に従った通常転送レートのデジタルビデオ信号 SV
を出力し、標準的なクロックCLKN と併せてビデオD
AC3に加える。ビデオDAC3はデジタルビデオ信号
INをアナログ信号に変換してPAL/NTSCエンコ
ーダ4に加える。PAL/NTSCエンコーダ4はこれ
に加えられたアナログ信号をPAL方式又はNTSC方
式のコンポジットビデオ信号又はY/C分離ビデオ信号
に変換してモニター5に加える。これによって、画像信
号発生源1から出力されたデジタルビデオ信号VINに対
応する画像がモニター5に表示される。
【0007】図1は本発明に係る画像同期装置2の第1
の実施形態の詳細な構成を示すブロック図で、特に、画
像信号発生源1が標準的なクロックに対してクロック周
波数が1/2の低転送レートのデジタルビデオ信号を出
力する場合を示している。同図において、標準クロック
発生器11は標準的なビデオクロックCLKN を発生する
もので、分周器12はこのビデオクロックCLKN を1/
N(N=2)分周し、ビデオクロックCLを出力するも
のである。
【0008】第1の同期信号発生器13(図中SSG1と
略記する)はビデオクロックCLに基づいてメモリにラ
イト(書き込み)するためのコントロール信号を出力す
るとともに、メモリからリード(読み出し)する場合の
同期と、リードして得られた信号を奇数フレーム(又は
偶数フレーム)にリセットするリセット信号Rを出力す
るものであり、第2の同期信号発生器14(図中SSG2
と略記する)はリセット信号Rが加えられる毎に、ビデ
オクロックCLKN に基づいてメモリをリードするため
のコントロール信号を出力するものである。
【0009】フィールドメモリ15,16,17,18はそれぞ
れデジタルビデオ信号を記憶するもので、第1の同期信
号発生器13のコントロール信号によってライトされ、第
2の同期信号発生器14のコントロール信号によってリー
ドされる。これらのフィールドメモリのうち、フィール
ドメモリ15,16はそれぞれ奇数フィールド、偶数フィー
ルドの各デジタルビデオ信号を記憶する第1のバンクを
形成し、フィールドメモリ17,18はそれぞれ奇数フィー
ルド、偶数フィールドの各デジタルビデオ信号を記憶す
る第2のバンクを形成している。
【0010】なお、フィールドメモリ15,16,17,18に
対するライトは分周器12から出力されるビデオクロック
CLに同期して行われ、また、フィールドメモリ15,1
6,17,18に対するリードは標準クロック発生器11から
出力されるビデオクロックCLKN に同期して行われ
る。さらに、ビデオクロックCLは画像信号発生源1に
加えられ、クロックCLKN はビデオDAC3に加えら
れる。
【0011】上記のように構成された第1の実施形態の
動作について、図3のタイムチャートをも参照して以下
に説明する。まず、標準クロック発生器11が標準的な周
波数のビデオクロックCLKN を出力すると、分周器12
はこのビデオクロックCLKN を1/2分周してビデオ
クロックCLを出力する。このビデオクロックCLに基
づいて画像信号発生源1(図1参照)から低転送レート
のデジタルビデオ信号VINが出力されて画像同期装置2
に加えられる。
【0012】モニター5に対するアナログビデオ信号の
垂直同期信号、すなわち、通常転送レート側垂直同期信
号を図3(A)に示す。これに対して、画像信号発生源
1から出力されるデジタルビデオ信号VINの垂直同期信
号、すなわち、低転送レート側垂直同期信号は図3
(B)に示したとおりである。
【0013】次に、分周器12から出力されるビデオクロ
ックCLは、フィールドメモリ15〜18にライトクロック
として供給される。また、第1の同期信号発生器13は図
3(C)に示すリセット信号Rを第2の同期信号発生器
14に加えるとともに、図3(D)〜(G)に示すライト
のコントロール信号をフィールドメモリ15〜18に供給す
る。この場合、第1の同期信号発生器13は、時刻t1
基準として図3(D)に示すように、低転送レート側垂
直同期信号の第1の区間に奇数フィールドのデジタル
ビデオ信号をライトするコントロール信号をバンク1の
フィールドメモリ15に供給し、続いて、図3(E)に示
すように、転送レート側垂直同期信号の第2の区間に
偶数フィールドのデジタルビデオ信号をライトするコン
トロール信号をバンク1のフィールドメモリ16に供給す
る。
【0014】次に、第1の同期信号発生器13は、図3
(F)に示すように、転送レート側垂直同期信号の第3
の区間に奇数フィールドのデジタルビデオ信号をライ
トするコントロール信号をバンク2のフィールドメモリ
17に供給し、続いて、図3(G)に示すように、転送レ
ート側垂直同期信号の第4の区間に偶数フィールドの
デジタルビデオ信号をライトするコントロール信号をバ
ンク2のフィールドメモリ16に供給する。以下、第1の
同期信号発生器13はこれと同様なコントロール信号をサ
イクリックに出力する。この結果、奇数フィールドと偶
数フィールドとを合わせて1フレーム分のデジタルビデ
オ信号がバンク1を形成するフィールドメモリ15,16
と、バンク2を形成するフィールドメモリ17,18とに交
互にライトされる。
【0015】一方、第2の同期信号発生器14は、時刻t
2 を基準として、通常転送レート側垂直同期信号の第1
区間ないし第8区間にそれぞれデジタルビデオ信号
をリードするようにコントロール信号をフィールドメモ
リ15〜18に供給する。この場合、バンク1を形成するフ
ィールドメモリ15,16にデジタルビデオ信号が既にライ
トされ、バンク2を形成するフィールドメモリ17,18に
デジタルビデオ信号がライトされている区間に、バンク
1を形成するフィールドメモリ15,16のデジタルビデオ
信号をリードし、反対に、バンク2を形成するフィール
ドメモリ17,18にデジタルビデオ信号が既にライトさ
れ、バンク1を形成するフィールドメモリ15,16にデジ
タルビデオ信号がライトされている区間に、バンク2を
形成するフィールドメモリ17,18のデジタルビデオ信号
をリードする。
【0016】そこで、第2の同期信号発生器14は、図3
(H)に示すように、低転送レート側垂直同期信号の第
3の区間の前半部に同期する通常レート側垂直同期信
号の第1の区間と低転送レート側垂直同期信号の第4
の区間の前半部に同期する通常レート側垂直同期信号
の第3の区間にそれぞれリードのコントロール信号を
フィールドメモリ15に供給して奇数フィールドのデジタ
ルビデオ信号SV を発生させ、続いて、図3(I)に示
すように、低転送レート側垂直同期信号の第3の区間
の後半部に同期する通常レート側垂直同期信号の第2の
区間と低転送レート側垂直同期信号の第4の区間の
後半部に同期する通常レート側垂直同期信号の第4の区
間にそれぞれリードのコントロール信号をフィールド
メモリ16に供給して偶数フィールドのデジタルビデオ信
号を発生させる。
【0017】以下、同様にして、第2の同期信号発生器
14は、図3(J)に示すように、低転送レート側垂直同
期信号の第1の区間の前半部に同期する通常レート側垂
直同期信号の第5の区間と低転送レート側垂直同期信
号の第2の区間の前半部に同期する通常レート側垂直
同期信号の第7の区間にそれぞれリードのコントロー
ル信号をフィールドメモリ17に供給して奇数フィールド
のデジタルビデオ信号SV を発生させ、続いて、図3
(K)に示すように、低転送レート側垂直同期信号の第
1の区間の後半部に同期する通常レート側垂直同期信
号の第6の区間と低転送レート側垂直同期信号の第2
の区間の後半部に同期する通常レート側垂直同期信号
の第8の区間にそれぞれリードのコントロール信号を
フィールドメモリ18に供給して偶数フィールドのデジタ
ルビデオ信号を発生させる。
【0018】この時、標準クロック発生器11から出力さ
れるビデオクロックCLKN がリードクロックとしてフ
ィールドメモリ15〜18に加えられるので、これらのフィ
ールドメモリのデジタルビデオ信号はライト時の倍の速
さでリードされる。また、第1の同期信号発生器13は低
転送側の奇数フィールドの開始時にリセット信号Rを発
生し、これに応じて第2の同期信号発生器14はこのリセ
ット信号Rを受けて奇数フィールドにリセットする。
【0019】かくして、第1の実施形態によれば、通常
の転送レートに対して倍に伸長されたデジタルビデオ信
号を通常の転送レートのデジタルビデオ信号に変換する
ことができ、これによって、ディスプレイなどへの表示
が可能となる。
【0020】なお、第1の実施形態では、第1の同期信
号発生器13が低転送側の奇数フィールドの開始時にリセ
ット信号Rを発生し、これに応じて第2の同期信号発生
器14はこのリセット信号Rを受けて、その直後にリード
したデジタルビデオ信号を奇数フィールドにリセットし
たが、この代わりに、第1の同期信号発生器13が低転送
側の偶数フィールドの開始時にリセット信号Rを発生
し、これに応じて第2の同期信号発生器14はリセット信
号Rを受けて、その直後にリードしたデジタルビデオ信
号を偶数フィールドにリセットしてもよい。
【0021】また、上記第1の実施形態では、標準的な
クロックに対して周波数が1/2のクロックに同期する
低転送レートのデジタルビデオ信号を通常転送レートの
デジタルビデオ信号に変換したが、一般に、Nを2以上
の整数として、標準的なクロックに対してクロック周波
数が1/Nの低転送レートのデジタルビデオ信号を、標
準的なクロック周波数の通常転送レートのデジタルビデ
オ信号に変換する場合には、1/2の分周器に変えて1
/Nの分周器を用い、第2の同期信号発生器が標準的な
クロックに基づいて、ライトを終了したバンクの各フィ
ールドメモリをN回にわたってリードするまで奇数フィ
ールドメモリと偶数フィールドメモリを交互にリードす
るとともに、リードして得られたデジタルビデオ信号を
リセット信号Rに対応させてリセットする構成にすれ
ば、上述した実施形態と同様な効果が得られる。
【0022】さらにまた、上記第1の実施形態では、第
1の同期信号発生器がフィールドメモリをライトするコ
ンロール信号とリセット信号Rの両方を出力したが、分
周されたクロックCLに基づいて低転送側の奇数フィー
ルドの開始時又は奇数フィールドの開始時にリセット信
号Rを発生するリセット手段を別に設けてもよい。
【0023】ところで、上記第1の実施形態は、通常転
送レートのデジタルビデオ信号のクロック周波数に対し
て、低転送レートのデジタルビデオ信号のクロック周波
数が1/Nの関係、つまり、整数分の一の関係にある場
合を対象としていた。しかし、通常転送レートのデジタ
ルビデオ信号のクロック周波数と、低転送レートのデジ
タルビデオ信号のクロック周波数とが整数比M:N(M
はNより小さい整数)の関係にあったり、また、これら
のクロックが非同期の関係にあったりする場合もある。
【0024】図4は通常転送レートのデジタルビデオ信
号のクロック周波数と、低転送レートのデジタルビデオ
信号のクロック周波数とが1:Nの関係にはなく、さら
に、これらのデジタルビデオ信号のクロックが非同期で
ある場合でも画像同期を可能にする画像同期装置の第2
の実施形態の詳細な構成を示すブロック図である。これ
は、通常転送レート側の垂直同期クロック周波数と、低
転送レート側の垂直同期クロック周波数とが1:0.7
5(4:3)の関係にある場合の構成例である。
【0025】同図において、標準クロック発生器11は標
準的なビデオクロックCLKN を発生するもので、この
ビデオクロックCLKN を、第2の同期信号発生器23
(図中SSG2と略記する)に加えると同時に、ビデオ
DAC3(図2参照)の変換動作と、フィールドメモリ
群のリードとに利用するものである。低周波数クロック
発生器21は、標準的なビデオクロックCLKN よりも周
波数が低く、かつ、非同期のビデオクロックCLを発生
するもので、このビデオクロックCLを、第1の同期信
号発生器22(図中SSG1と略記する)に加えると同時
に、フィールドメモリ群のライト及び画像信号発生源1
(図2参照)のビデオ信号の発生に供するものである。
第1の同期信号発生器22は低周波数クロック発生器21で
発生するビデオクロックCLに基づいて、ビデオ信号を
ライトするバンクを選択するためのライトバンク選択信
号RBSを出力するとともに、このライトバンク選択信
号RBSに従って低転送レートのデジタルビデオ信号を
フィールドメモリ群にライトするライトコントロール信
号を発生するものである。一方、第2の同期信号発生器
23は、第1の同期信号発生器22から出力されるライトバ
ンク選択信号RBSと、標準クロック発生器11で発生す
る標準的なビデオクロックCLKNとに基づいて、リー
ドすべきバンクを選択してリードバンク選択信号を発生
するともに、このリードバンク選択信号に従って奇数フ
ィールドメモリと偶数フィールドメモリとを交互にリー
ドするリードコントロール信号を発生するものである。
【0026】フィールドメモリ24,25,26,27,28,29
はそれぞれデジタルビデオ信号を記憶するもので、第1
の同期信号発生器22のライトコントロール信号によって
ライトされ、第2の同期信号発生器23のリードコントロ
ール信号によってリードされる。これらのフィールドメ
モリのうち、フィールドメモリ24,25はそれぞれ奇数フ
ィールド、偶数フィールドの各デジタルビデオ信号を記
憶する第1のバンクを形成し、フィールドメモリ26,27
はそれぞれ奇数フィールド、偶数フィールドの各デジタ
ルビデオ信号を記憶する第2のバンクを形成し、さら
に、フィールドメモリ28,29はそれぞれ奇数フィール
ド、偶数フィールドの各デジタルビデオ信号を記憶する
第3のバンクを形成している。
【0027】なお、フィールドメモリ24,25,26,27,
28,29に対するライトは低周波数クロック発生器21から
出力されるビデオクロックCLに同期して行われ、ま
た、フィールドメモリ24,25,26,27,28,29に対する
リードは第2の同期信号発生器23から出力されるビデオ
クロックCLKNに同期して行われる。
【0028】上記のように構成された第2の実施形態の
動作について、図5のタイムチャートをも参照して以下
に説明する。標準クロック発生器11が、標準的な周波数
のビデオクロックCLKNを発生する。これに対して、
低周波数クロック発生器21は、標準的な周波数のビデオ
クロックCLKNに対して周波数が3/4で、かつ、非
同期のビデオクロックCLを発生する。このビデオクロ
ックCLは画像信号発生源1に加えられ、これによって
低転送レートのデジタルビデオ信号が、フィールドメモ
リ24,25,26,27,28,29にに対してライト可能に供給
される。
【0029】ここで、通常転送レート側垂直同期信号を
図5(A)に、低転送レート側垂直同期信号を図5
(E)に示す。このとき、第1の同期信号発生器22は低
周波数クロック発生器21が発生するビデオクロックCL
に同期し、かつ、このビデオクロックCLの2周期にわ
たる期間毎に、図5(F),(G),(H)に示すよう
に、バンク1、バンク2及びバンク3をサイクリックに
選択するライトバンク選択信号RBSを出力して、第2
の同期信号発生器23に加える。
【0030】また、第1の同期信号発生器22はライトバ
ンク選択信号RBSに従って、図5(I),(J)に示
すように、バンク1を選択した周期の前半部にフィール
ドメモリ24に対するライトコントロール信号を、後半部
にフィールドメモリ25に対するライトコントロール信号
をそれぞれ出力する。従って、画像信号発生源1から発
生された奇数フィールドのビデオ信号がフィールドメモ
リ24にライトされ、偶数フィールドのビデオ信号がフィ
ールドメモリ25にライトされる。
【0031】次に、第1の同期信号発生器22はライトバ
ンク選択信号RBSに従って、図5(K),(L)に示
すように、バンク2を選択した周期の前半部にフィール
ドメモリ26に対するライトコントロール信号を、後半部
にフィールドメモリ27に対するライトコントロール信号
をそれぞれ出力する。したがって、画像信号発生源1か
ら次に発生された奇数フィールドのビデオ信号がフィー
ルドメモリ26にライトされ、偶数フィールドのビデオ信
号がフィールドメモリ27にライトされる。
【0032】さらに、第1の同期信号発生器22はライト
バンク選択信号RBS、図5(M),(N)に示すよう
に、バンク3を選択した周期の前半部にフィールドメモ
リ28に対するライトコントロール信号を、後半部にフィ
ールドメモリ29に対するライトコントロール信号をそれ
ぞれ出力する。したがって、画像信号発生源1から次に
発生された奇数フィールドのビデオ信号がフィールドメ
モリ28にライトされ、偶数フィールドのビデオ信号がフ
ィールドメモリ29にライトされる。
【0033】一方、第2の同期信号発生器23は図5
(F),(G),(H)に示すライトバンク選択信号R
BSを受けて、現在ライトバンクとして選択されている
バンク及び次にライトバンクとして選択されるバンク以
外のバンクをリードバンクとして選択して、図5
(B),(C),(D)に示すリードバンク選択信号を
内部に生成するとともに、選択したバンクの二つのフィ
ールドメモリを、標準クロック発生器11から発生される
標準的な周波数のビデオクロックCLKNに同期して、
交互にリードし、かつ、リードバンクが変更になる場合
でも、奇数のフィールドメモリと偶数フィールドメモリ
とを交互にリードするリードコントロール信号を出力す
る。
【0034】例えば、図5(F)中にで示したよう
に、現在、バンク1がライトバンクとして選択されてい
る場合、図5(G)中にで示したように、続いてバン
ク2がライトバンクとして選択されることになる。この
とき、第2の同期信号発生器23は、図5(F)中にで
示した期間の最初に発生する標準的な周波数のビデオク
ロックCLKNに同期して、図5(D)中にとして示
した期間に、第3のバンクをリードバンクとして選択
し、図5(S),(T)に示すように、フィールドメモ
リ28、フィールドメモリ29、フィールドメモリ28の順に
これらのフィールドメモリを交互にリードする。
【0035】そして、バンク2がライトバンクとして選
択されている場合には、第2の同期信号発生器23は、図
5(G)中にで示した期間に、最初に発生する標準的
な周波数のビデオクロックCLKNに同期して、第1の
バンクをリードバンクとして選択し、図5(O),
(P)に示すように、フィールドメモリ25、フィールド
メモリ24、フィールドメモリ25の順にこれらのフィール
ドメモリを交互にリードする。
【0036】続いて、バンク3がライトバンクとして選
択されている場合には、第2の同期信号発生器23は、そ
の選択期間に、最初に発生する標準的な周波数のビデオ
クロックCLKNに同期して、第2のバンクをリードバ
ンクとして選択し、図5(Q),(R)に示すように、
フィールドメモリ26、フィールドメモリ27、フィールド
メモリ26の順にこれらのフィールドメモリを交互にリー
ドする。なお、リードバンクが変更された場合でも、通
常転送レートの奇数フィールドの始まりであれば、奇数
フィールドメモリを最初にリードし、反対に、通常転送
レートの偶数フィールドの始まりであれば、偶数フィー
ルドメモリを最初にリードするようにする。
【0037】以上、説明したように、現在ライトバンク
として選択されているバンク及び次にライトバンクとし
て選択されるバンク以外のバンクをリードバンクとして
選択するとともに、通常転送レートのデジタルビデオ信
号の奇数フィールドの開始時に、リード側に選択された
奇数フィールドメモリに対してリードを開始し、通常転
送レートのデジタルビデオ信号の偶数フィールドの開始
時に、リード側に選択されたバンクの偶数フィールドメ
モリに対してリードを開始する動作を順次繰返すことに
よって、通常転送レートのデジタルビデオ信号のクロッ
ク周波数と、低転送レートのデジタルビデオ信号のクロ
ック周波数とが1:Nの関係にはなく、さらに、これら
のデジタルビデオ信号のクロックが非同期である場合で
も通常転送レートのデジタルビデオ信号が得られる。
【0038】なお、第2の実施形態によれば、第1の同
期信号発生器22がライトバンクを選択して、ライトバン
ク選択信号を発生する機能と、フィールドメモリ24〜29
に対するライトコントロール信号を出力機能との両方を
備える場合について説明したが、低周波数クロック発生
器21で発生されたクロックに基づいて、三つのバンクか
ら一つのバンクを周期的に選択して、ライトバンク選択
信号を発生するライトバンク選択信号発生手段を別に設
けてもよい。
【0039】また、第2の実施形態によれば、第2の同
期信号発生器23がリードバンク選択信号を生成し、か
つ、このリードバンク選択信号に基づいてリードコント
ロール信号を出力したが、リードバンク選択信号を発生
するリードバンク選択信号発生手段を別に設けてもよ
い。
【0040】さらにまた、第2の実施形態では、標準的
なクロックに対してクロック周波数が低く、かつ、非同
期である低転送レートのデジタルビデオ信号を、標準的
なクロック周波数の通常転送レートのデジタルビデオ信
号に変換する場合について説明したが、通常転送レート
のデジタルビデオ信号のクロック周波数と、低転送レー
トのクロック周波数が同期する場合にも適用可能であ
る。
【0041】また、第2の実施形態は、通常転送レート
のクロック周波数と低転送レートのクロック周波数とが
3:4の場合の構成例を示したが、二つのメモリを1バ
ンクとして三つのバンクを形成し、現在ライトバンクと
して選択されているバンク及び次にライトバンクとして
選択されるバンク以外のバンクをリードバンクとして選
択する構成を採用することによって、通常転送レートの
クロック周波数と低転送レートのクロック周波数との比
が種々に異なる場合にも適用可能である。
【0042】
【発明の効果】以上説明したように、請求項1に記載の
画像同期装置によれば、標準的なクロックに対してクロ
ック周波数が整数分の一の低転送レートのデジタルビデ
オ信号を、標準的なクロック周波数の通常転送レートの
デジタルビデオ信号に変換することができる。
【0043】また、請求項2に記載の画像同期装置によ
れば、通常転送レートのデジタルビデオ信号のクロック
周波数と、低転送レートのデジタルビデオ信号のクロッ
ク周波数とが1:Nの関係にはなく、さらに、これらの
デジタルビデオ信号のクロックが非同期である場合でも
通常転送レートのデジタルビデオ信号に変換することが
できる。
【図面の簡単な説明】
【図1】本発明に係る画像同期装置の第1の実施形態の
構成を示すブロック図である。
【図2】本発明の適用例を示すブロック図である。
【図3】図1に示した第1の実施形態の動作を説明する
ためのタイムチャートである。
【図4】本発明に係る画像同期装置の第2の実施形態の
構成を示すブロック図である。
【図5】図4に示した第2の実施形態の動作を説明する
ためのタイムチャートである。
【符号の説明】
1 画像信号発生源 2 画像同期装置 3 デジタル−アナログ変換器(ビデオDAC) 4 PAL/NTSCエンコーダ 5 モニター 11 標準クロック発生器 12 分周器 13 第1の同期信号発生器(リセット信号発生手段を
含む) 14 第2の同期信号発生器 15〜18,24〜29 フィールドメモリ 21 低周波数クロック発生器 22 第1の同期信号発生器(ライトバンク選択信号発
生手段を含む) 23 第2の同期信号発生器(リードバンク選択信号発
生手段を含む)

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 Nを2以上の整数として、標準的なクロ
    ックに対してクロック周波数が1/Nの低転送レートの
    デジタルビデオ信号を、標準的なクロック周波数の通常
    転送レートのデジタルビデオ信号に変換する画像同期装
    置であって、 奇数フィールドのデジタルビデオ信号を記憶する奇数フ
    ィールドメモリ及び偶数フィールドのデジタルビデオ信
    号を記憶する偶数フィールドメモリを1バンクとして二
    つのバンクを形成するフィールドメモリ群と、 前記標準的なクロックを発生する標準クロック発生器
    と、 前記標準的なクロックを1/Nに分周する分周器と、 前記分周器で分周されたクロックに基づいて、低転送レ
    ートのデジタルビデオ信号を前記二つのバンクの各フィ
    ールドメモリに周期的にライトする第1の同期信号発生
    器と、 前記分周器で分周されたクロックに基づいて、低転送レ
    ートのデジタルビデオ信号の奇数フィールド又は偶数フ
    ィールドの開始時にリセット信号を発生するリセット信
    号発生手段と、 前記標準的なクロックに基づいて、前記同期信号発生器
    がバンクのライトを終了する毎に、このバンクの各フィ
    ールドメモリをN回にわたってリードするまで奇数フィ
    ールドメモリと偶数フィールドメモリを交互にリードす
    るとともに、リードして得られたデジタルビデオ信号を
    前記リセット信号に対応させてリセットする第2の同期
    信号発生器とを、 有する画像同期装置。
  2. 【請求項2】 標準的なクロックに対してクロック周波
    数が低い低転送レートのデジタルビデオ信号を、標準的
    なクロック周波数の通常転送レートのデジタルビデオ信
    号に変換する画像同期装置であって、 奇数フィールドのデジタルビデオ信号を記憶する奇数フ
    ィールドメモリ及び偶数フィールドのデジタルビデオ信
    号を記憶する偶数フィールドメモリを1バンクとして三
    つのバンクを形成するフィールドメモリ群と、 前記標準的なクロックを発生する第1のクロック発生器
    と、 前記標準的なクロックに対して周波数が低く、前記転伝
    送レートのデジタルビデオ信号の発生に供し得るクロッ
    クを発生する第2のクロック発生器と、 前記第2のクロック発生器で発生されたクロックに基づ
    いて、前記三つのバンクから一つのバンクを周期的に選
    択して、ライトバンク選択信号を発生するライトバンク
    選択信号発生手段と、 前記第2のクロック発生器で発生されたクロックに基づ
    いて、前記ライトバンク選択信号発生手段によって選択
    されたバンクの奇数フィールドメモリに奇数フィールド
    の低転送レートのデジタルビデオ信号をライトし、偶数
    フィールドメモリに偶数フィールドの低転送レートのデ
    ジタルビデオ信号をライトする第1の同期信号発生器
    と、 前記第1のクロック発生器で発生された標準的なクロッ
    ク及び前記ライトバンク選択信号発生手段で発生された
    ライトバンク選択信号に基づいて、現在ライトバンクと
    して選択されているバンク及び次にライトバンクとして
    選択されるバンク以外のバンクをリードバンクとして選
    択するリードバンク選択信号を発生するリードバンク選
    択信号発生手段と、 前記第1のクロック発生器で発生された標準的なクロッ
    クに基づいて、前記リードバンク選択信号発生手段によ
    って選択されたバンクの奇数フィールドメモリを通常転
    送レートのデジタルビデオ信号の奇数フィールドの開始
    時にリードを開始し、選択されたバンクの偶数フィール
    ドメモリを通常転送レートのデジタルビデオ信号の偶数
    フィールドの開始時にリードを開始する動作を所定回数
    だけ繰返す第2の同期信号発生器とを、 有する画像同期装置。
JP29948196A 1995-11-16 1996-10-23 画像同期装置 Withdrawn JPH09200568A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29948196A JPH09200568A (ja) 1995-11-16 1996-10-23 画像同期装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP32223395 1995-11-16
JP7-322233 1995-11-16
JP29948196A JPH09200568A (ja) 1995-11-16 1996-10-23 画像同期装置

Publications (1)

Publication Number Publication Date
JPH09200568A true JPH09200568A (ja) 1997-07-31

Family

ID=26561952

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29948196A Withdrawn JPH09200568A (ja) 1995-11-16 1996-10-23 画像同期装置

Country Status (1)

Country Link
JP (1) JPH09200568A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6181746B1 (en) 1996-01-26 2001-01-30 Rohm Co., Ltd Image data decoding method and apparatus using memory for storing decoded data

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6181746B1 (en) 1996-01-26 2001-01-30 Rohm Co., Ltd Image data decoding method and apparatus using memory for storing decoded data

Similar Documents

Publication Publication Date Title
JPH10332795A (ja) Ic試験装置のテストパターン発生回路
JPH02503138A (ja) ビデオデータを伸張するための補間器
US4814873A (en) Method and apparatus for converting an image signal
US6891572B2 (en) Video signal conversion processing apparatus and method
JPH09200568A (ja) 画像同期装置
JP3674258B2 (ja) 画像信号処理装置
JP2005338498A (ja) 表示メモリ装置
JPS6373323A (ja) バツフアメモリ装置
JP4265342B2 (ja) レート変換装置、レート変換方法、その方法を実行するためのプログラム、および画像信号処理装置
JPS6343950B2 (ja)
JP3276705B2 (ja) 分割動画モニタ装置
JPH09101875A (ja) Vram駆動方式
JPS585785A (ja) 表示制御回路
JPH05250066A (ja) プログラマブルクロック合成回路
JP2000134584A (ja) インターフェース装置及び映像信号処理方法
JP2002123250A (ja) 画像合成装置
JPH0213183A (ja) 画像合成装置
JPS6044863B2 (ja) 同期変換装置
JPH0693762B2 (ja) 走査周波数変換装置
JP2005065116A (ja) レート変換装置およびレート変換方法、画像信号の処理装置および処理方法、並びに各方法を実行するためのプログラム
JPH03220989A (ja) 特殊画像効果装置
JPH0828843B2 (ja) 映像合成装置
JPH10200827A (ja) 信号処理装置、映像信号処理装置及び映像処理表示装置
JPH06302101A (ja) 音響信号処理装置
JPH05218995A (ja) データ多重回路

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20040106