JPH08205096A - 高品位テレビジョン信号処理回路 - Google Patents

高品位テレビジョン信号処理回路

Info

Publication number
JPH08205096A
JPH08205096A JP7008251A JP825195A JPH08205096A JP H08205096 A JPH08205096 A JP H08205096A JP 7008251 A JP7008251 A JP 7008251A JP 825195 A JP825195 A JP 825195A JP H08205096 A JPH08205096 A JP H08205096A
Authority
JP
Japan
Prior art keywords
signal
filter
signal output
processing
storage means
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7008251A
Other languages
English (en)
Inventor
Masahito Sugiyama
雅人 杉山
Noboru Kojima
昇 小島
Mitsuo Nakajima
満雄 中嶋
Tatsuo Nagata
辰雄 永田
Hatsuji Kimura
初司 木村
Yuichi Ninomiya
佑一 二宮
Koichi Yamaguchi
孝一 山口
Yoshinori Izumi
吉則 和泉
Seiichi Goshi
清一 合志
Masahide Naemura
昌秀 苗村
Atsushi Fukuda
淳 福田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Japan Broadcasting Corp
Original Assignee
Hitachi Ltd
Nippon Hoso Kyokai NHK
Japan Broadcasting Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Nippon Hoso Kyokai NHK, Japan Broadcasting Corp filed Critical Hitachi Ltd
Priority to JP7008251A priority Critical patent/JPH08205096A/ja
Publication of JPH08205096A publication Critical patent/JPH08205096A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Television Systems (AREA)

Abstract

(57)【要約】 【目的】 MUSE方式ハイビジョンTVの高画質化に
有効なフレーム完結型フィールド間処理に必要となるフ
ィールドメモリの個数を削減することにより、低価格で
高画質なハイビジョン受信機の実現を図る。 【構成】 動画用及び静止画用フレーム完結処理にそれ
ぞれ必要な2個目のフィールドメモリとして、1個のフ
ィールドメモリが前記動画用及び静止画用信号を1フィ
ールド毎に交互に切り替えて入力し、1フィールド期間
遅延するように動作させる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は高品位テレビジョン信号
処理回路に係り、特に、この高品位テレビジョン信号処
理回路におけるメモリ削減を狙った回路の合理化技術に
関する。
【0002】
【従来の技術】現在、日本をはじめとした世界各国にお
いて、新しいテレビジョン方式である高品位テレビジョ
ン(HDTV;High Definition TV)の研究が行われ
ている。例えば日本において、NHK(日本放送協会)
が主体となって開発を進めているハイビジョン方式は、
走査線数が1125本、信号帯域が20MHz以上と、現
行NTSC方式の約5倍の情報量を持ち、非常に高精細
な映像を実現している。このようなハイビジョン方式に
ついては、例えば、「MUSE−ハイビジョン伝送方
式」電子情報通信学会編;コロナ社刊,平成2年12月
(これを、以下資料1と称する)などに示されている。
【0003】このハイビジョン信号の放送衛星による伝
送のために開発されたのが、MUSE(Multiple Sub-Ny
quist Sampling Encoding)方式であり、現在衛星による
試験放送が実施されている。このMUSE信号を元のハ
イビジョン信号に変換し、ディスプレイに表示するため
の信号変換装置をMUSEデコーダと呼ぶ。
【0004】MUSE方式では、映像信号中の画像の動
きを検出し、動画あるいは静止画のそれぞれに適した帯
域圧縮・復元処理を切り替えて行うようにしている。し
かし、これまでの試験放送の結果、動画の解像度が不足
しているなどの指摘があった。 これに対し、フィルタ
特性見直しやフィールド間処理導入等のアルゴリズム改
善によるMUSE方式の高画質化提案が、“第3回ハイ
ビジョン研究会資料(1993年12月);「MUSE
の高画質化」,合志ほか7名”(これを、以下資料2と
称する)によって、NHKにより示されている。
【0005】図2は、上記資料2に記載された高画質化
MUSEデコーダのブロック図である。NHK提案のM
USE高画質化アルゴリズムは、エンコーダとデコーダ
の双方で同様な信号処理を行っている。ここでは図2を
用い、デコーダにおける処理について簡単に説明する。
【0006】図2において、1は入力端子、2はADC
(アナログ−ディジタル変換器)、3は前処理回路、4
は動画処理回路、5は静止画処理回路、6,22は2次
元フィルタ、7,16はフィルタ(低域通過フィルタ;
LPF)、8は減算器、9,10,11,19,20は
フィールドメモリ、12,21はスイッチ、13は垂直
フィルタ、14は加算器、15,17は標本化周波数変
換器、18はサブサンプル回路、23は混合器、24は
後処理回路、25はDAC(ディジタル−アナログ変換
器)、26は出力端子である。
【0007】伝送されたMUSE信号は、ADC2によ
りディジタル信号に変換され、前処理回路3で波形等化
などの前処理が行われた後、動画処理回路4と静止画処
理回路5のそれぞれに供給される。
【0008】動画処理回路4では、2次元フィルタ6に
より水平・垂直に帯域制限された後、フィルタ7,減算
器8,フィールドメモリ9〜11,スイッチ12,垂直
フィルタ13,加算器14により、フレーム完結型処理
と呼ばれる信号処理が行われ、帯域復元処理が行われ
る。その後、標本化周波数変換器15により、信号の標
本化周波数が32.4MHzから48.6MHzに変換さ
れ、動画用信号として出力される。
【0009】ここで、2次元フィルタ6による帯域制限
としては、上記資料1に記載された同様な処理に対し
て、広帯域かつゆるやかな遮断特性となるように設定し
ている。これにより、動画解像度の向上とリンギング発
生の抑圧とを図っている。
【0010】また、上記したフレーム完結処理は、フィ
ールド間で処理(時間方向に帯域制限)することによ
り、上記2次元フィルタ6の特性を広帯域としたために
折り返し妨害が増加するのを防ぐためのものである。こ
の際のフィールド間処理は、隣合ったフィールド間の処
理を単純に行うのではなく、それぞれ、ある1フレーム
を構成するような奇数及び偶数フィールド間で内挿処理
を行っている。すなわち、1フィールド目の信号に対す
る2フィールド目、2フィールド目の信号に対する1フ
ィールド目、3フィールド目の信号に対する4フィール
ド目、4フィールド目の信号に対する3フィールド目、
といった信号の組合せによる信号処理を行うようにして
おり、これをフレーム完結型処理と呼ぶようにしてい
る。
【0011】この動作は、スイッチ12が1フィールド
ごとに反転動作することにより実現されている。これを
図3を用いて説明する。
【0012】図3の(a)において、27,28はフィ
ールドメモリ、29はスイッチであり、このスイッチ2
9は1フィールド毎に交互に切り替えられる。また、図
3の(b)は、入力信号として“0”から“8”の信号
が供給されたとき、図3の(a)のフィールドメモリ1
及びフィールドメモリ2に出力される信号と、これらが
選択された後、図3の(a)の2つの出力にどのように
出力されるかを示している。
【0013】図3の(b)においては、点線枠で囲まれ
た2つずつの信号が、そのフィールドにおいて出力され
る信号を表している。このように、第(N)及び第(N
+1)フィールドでは信号の“0”と“1”が出力さ
れ、第(N+2)及び第(N+3)フィールドでは信号
の“2”と“3”が出力されており、前記フレーム完結
型処理が実現できることがわかる。
【0014】また、図3の(c)は、フレーム完結型処
理におけるフィールドメモリの動作を示している。フィ
ールドメモリ1は、毎フィールド書き込みと読み出しを
実施し、フィールドメモリ2は、1フィールドおきに書
き込みと読み出しを交互に実施すれば良いことがわか
る。
【0015】一方、静止画処理回路5では、まずフィル
タ16により24MHz付近の信号を除去した後、標本化
周波数変換器17により信号の標本化周波数を32.4
MHzから48.6MHzに変換している。その後、サブサ
ンプル回路18,フィールドメモリ19と20,スイッ
チ21,2次元フィルタ22により、フレーム完結型の
フィールド間内挿処理が行われ、元の広帯域な静止画信
号が復元される。
【0016】混合器23は、動画処理回路4と静止画処
理回路5からそれぞれ出力される信号を入力し、画像の
動きの程度に応じ混合して出力する。後処理回路24で
は、輝度・色差信号からRGB信号への変換処理などが
行われ、その後、DAC25によりアナログ信号にされ
た映像信号が、出力端子26に供給される。
【0017】
【発明が解決しようとする課題】上記のように、2次元
フィルタの特性変更及びフレーム完結型フィールド間処
理の導入は、動画解像度の向上や折り返し妨害の抑圧と
いったMUSEの高画質化という観点からすると大きな
効果を持つが、反面、MUSE受信機の製品化という観
点からは、比較的高価な部品である大容量のフィールド
メモリを数多く必要とするという課題がある。
【0018】本発明の目的は上記課題を解決し、上記し
た従来技術で述べたフレーム完結処理に必要なメモリ容
量を削減することにより、高画質なMUSE受信機を低
価格で提供することを目的とする。
【0019】
【課題を解決するための手段】上記目的を達成するため
に本発明における第1の手段では、動画用信号を遅延す
る第1の記憶手段と、この第1の記憶手段によって1フ
ィールド遅延された信号を水平周波数方向に高域通過処
理する第1のフィルタと、同じく前記第1の記憶手段に
よって1フィールド遅延された信号を水平周波数方向に
低域通過処理する第2のフィルタと、前記第1のフィル
タから出力された信号をさらに1フィールド期間遅延す
る第2の記憶手段と、前記動画用信号を高域通過処理す
る第3のフィルタと、前記第3のフィルタから出力され
る信号と前記第2の記憶手段から出力される信号とを切
り替える選択手段と、前記選択手段から出力される信号
と前記第1のフィルタから出力される信号とを入力して
垂直周波数方向に低域通過処理する第4のフィルタと、
前記第4のフィルタから出力される信号と前記第2のフ
ィルタから出力される信号とを加算する加算器とから、
動画信号用のフレーム完結型内挿処理を行うように構成
した。
【0020】また、上記目的を達成するために本発明に
おける第2の手段では、動画用信号を入力し水平周波数
方向に高域通過処理する第1のフィルタと、同じく前記
入力した動画用信号を水平周波数方向に低域通過処理す
る第2のフィルタと、前記第1のフィルタから出力され
た信号を1フィールド期間遅延する第1の記憶手段と、
前記第2のフィルタから出力された信号を1フィールド
期間遅延する第2の記憶手段と、静止画用信号を遅延す
る第3の記憶手段と、前記第1及び第3の記憶手段によ
ってそれぞれ1フィールド遅延された信号を切り替える
第1の選択手段と、前記第1の選択手段から出力される
信号をさらに1フィールド遅延する第4の記憶手段と、
この第4の記憶手段から出力される信号と前記第1のフ
ィルタから出力された信号とを切り替える第2の選択手
段と、前記第2の選択手段から出力される信号と前記第
1の記憶手段から出力される信号とを入力して垂直周波
数方向に低域通過処理する第3のフィルタと、を有し、
前記第3のフィルタから出力される信号と前記第2の記
憶手段から出力される信号とを加算することにより、動
画信号用のフレーム完結型内挿処理を行うようにすると
ともに、前記第4の記憶手段から出力される信号と入力
した静止画用信号とを切り替える第3の選択手段と、を
有し、前記第3の選択手段から出力された信号と前記第
3の記憶手段から出力された信号とを用い、画像の水平
・垂直方向2次元の信号処理を行うことにより、静止画
用のフレーム完結型フィールド間内挿処理を行うように
構成した。
【0021】また、上記目的を達成するために本発明に
おける第3の手段では、動画用信号を入力し、入力した
動画用信号を1フィールド期間遅延する第1の記憶手段
と、前記第1の記憶手段から出力された信号を水平周波
数方向に高域通過処理する第1のフィルタと、同じく前
記第1の記憶手段から出力された信号を水平周波数方向
に低域通過処理する第2のフィルタと、入力した動画用
信号を水平周波数方向に高域通過処理する第5のフィル
タと、静止画用信号を遅延する第3の記憶手段と、前記
第1フィルタから出力される信号と前記第3の記憶手段
によって1フィールド遅延された信号とを切り替える第
1の選択手段と、前記第1の選択手段から出力される信
号をさらに1フィールド遅延する第4の記憶手段と、こ
の第4の記憶手段から出力される信号と前記第5のフィ
ルタから出力された信号とを切り替える第2の選択手段
と、前記第2の選択手段から出力される信号と前記第1
のフィルタから出力される信号とを入力して垂直周波数
方向に低域通過処理する第3のフィルタと、を有し、前
記第3のフィルタから出力される信号と前記第2のフィ
ルタから出力される信号とを加算することにより、動画
信号用のフレーム完結型内挿処理を行うようにするとと
もに、前記第4の記憶手段から出力される信号と入力し
た静止画用信号とを切り替える第3の選択手段と、を有
し、前記第3の選択手段から出力された信号と前記第3
の記憶手段から出力された信号とを用い、画像の水平・
垂直方向2次元の信号処理を行うことにより、静止画用
のフレーム完結型フィールド間内挿処理を行うように構
成した。
【0022】
【作用】上記第1の構成において、第1の記憶手段は動
画用信号を入力し、1フィールド期間保持して出力す
る。
【0023】第1のフィルタは、第1の記憶手段によっ
て1フィールド遅延された信号を入力し、水平周波数方
向に高域通過となるように信号処理を行う。
【0024】第2のフィルタは、同じく前記第1の記憶
手段によって1フィールド遅延された信号を入力し、水
平周波数方向に低域通過となるように信号処理を行う。
【0025】第2の記憶手段は、前記第1のフィルタか
ら出力された信号をさらに1フィールド期間遅延する。
【0026】第3のフィルタは、前記入力した動画用信
号を高域通過となるように信号処理を行う。この第3の
フィルタの特性は、前記第1のフィルタの特性と同じ通
過特性に設定する。
【0027】選択手段は、前記第3のフィルタから出力
される信号と前記第2の記憶手段から出力される信号と
を、1フィールド毎に交互に切り替えて出力する。
【0028】第4のフィルタは、前記選択手段から出力
される信号と前記第1のフィルタから出力される信号と
を入力し、垂直周波数方向に低域通過となるように信号
処理する。
【0029】加算器は、第4のフィルタから出力された
信号と、前記第2のフィルタから出力された信号とを加
算する。
【0030】以上のように動作することにより本第1の
構成では、動画用のフレーム完結型フィールド間処理に
必要な信号を、約2フィールド分の容量といった少ない
容量の記憶手段によって得ることが可能となる。
【0031】一方、上記第2の構成において、第1のフ
ィルタは動画用信号を入力し、水平周波数方向に高域通
過となるように信号処理を行う。また、第2のフィルタ
は同じく動画用信号を入力し、水平周波数方向に低域通
過となるように信号処理を行う。
【0032】第1の記憶手段及び第2の記憶手段はそれ
ぞれ前記第1及び第2のフィルタから出力された信号を
入力し、1フィールド期間ずつ保持して出力する。
【0033】第3の記憶手段は静止画用信号を入力し、
1フィールド期間だけ保持して出力する。
【0034】第1の選択手段は、第1及び第3の記憶手
段によってそれぞれ1フィールド遅延された信号を入力
し、1フィールドごとに交互に切り替えて出力する。
【0035】第4の記憶手段は、第1の選択手段から出
力される信号をさらに1フィールド期間保持して出力す
る。
【0036】第2の選択手段は、第4の記憶手段から出
力される信号と第1のフィルタから出力された信号とを
入力し、1フィールドごとに交互に切り替えて出力す
る。
【0037】第3のフィルタは、第2の選択手段から出
力される信号と、前記第1の記憶手段から出力される信
号とを入力し、垂直周波数方向に低域通過となるように
信号処理を行う。
【0038】動画用のフレーム完結型フィールド間処理
は、この第3のフィルタから出力された信号と前記第2
の記憶手段から出力された信号とを加算することにより
行うようにする。
【0039】第3の選択手段は、前記第4の記憶手段か
ら出力される信号と入力した静止画用信号とを入力し、
1フィールドごとに交互に切り替えて出力する。
【0040】静止画用のフレーム完結型フィールド間処
理は、この第3の選択手段から出力された信号と前記第
3の記憶手段から出力された信号とを用い、画像の水平
・垂直方向2次元の信号処理を行うことにより行うよう
にする。
【0041】なお、上記第1,第2,第3の選択手段に
おける選択動作は、協調して行うようにする。すなわ
ち、あるフィールドにおいて、第1の選択手段が第1の
記憶手段から出力された信号を選択している時、第2の
選択手段は第1のフィルタから出力された信号を選択
し、第3の選択手段は第4の記憶手段から出力された信
号を選択するように動作する。
【0042】以上のように動作することにより本第2の
構成では、動画用および静止画用のフレーム完結型フィ
ールド間処理に必要な信号を、4フィールド分の容量と
いった少ない容量の記憶手段によって得ることが可能と
なる。
【0043】一方、上記第3の構成において、第1の記
憶手段は動画用信号を入力し、1フィールド期間だけ保
持して出力する。
【0044】第1のフィルタは第1の記憶手段から出力
された信号を入力し、水平周波数方向に高域通過となる
ように信号処理を行う。また、第2のフィルタは同じく
第1の記憶手段から出力された信号を入力し、水平周波
数方向に低域通過となるように信号処理を行う。第5の
フィルタは入力した動画用信号に対し、水平周波数方向
に高域通過となるように信号処理を行う。
【0045】第3の記憶手段は静止画用信号を入力し、
1フィールド期間だけ保持して出力する。
【0046】第1の選択手段は、第1のフィルタから出
力される信号と前記第3の記憶手段によって1フィール
ド遅延された信号とを入力し、1フィールドごとに交互
に切り替えて出力する。
【0047】第4の記憶手段は、第1の選択手段から出
力される信号をさらに1フィールド期間保持して出力す
る。
【0048】第2の選択手段は、第4の記憶手段から出
力される信号と前記第5のフィルタから出力された信号
とを入力し、1フィールドごとに交互に切替えて出力す
る。
【0049】第3のフィルタは、第2の選択手段から出
力される信号と、前記第1のフィルタから出力される信
号とを入力し、垂直周波数方向に低域通過となるように
信号処理を行う。
【0050】動画用のフレーム完結型フィールド間処理
は、この第3のフィルタから出力された信号と前記第2
のフィルタから出力された信号とを加算することにより
行うようにする。
【0051】第3の選択手段は、前記第4の記憶手段か
ら出力される信号と入力した静止画用信号とを入力し、
1フィールドごとに交互に切り替えて出力する。
【0052】静止画用のフレーム完結型フィールド間処
理は、この第3の選択手段から出力された信号と前記第
3の記憶手段から出力された信号とを用い、画像の水平
・垂直方向2次元の信号処理を行うことにより行うよう
にする。
【0053】なお、上記第1,第2,第3の選択手段に
おける選択動作は、前記第2の構成における動作と同様
に協調して行うようにする。すなわち、あるフィールド
において、第1の選択手段が第1のフィルタから出力さ
れた信号を選択している時、第2の選択手段は第5のフ
ィルタから出力された信号を選択し、第3の選択手段は
第4の記憶手段から出力された信号を選択するように動
作する。
【0054】以上のように動作することにより本第3の
構成では、動画用および静止画用のフレーム完結型フィ
ールド間処理に必要な信号を、3フィールド分の容量と
いった少ない容量の記憶手段によって得ることが可能と
なる。
【0055】
【実施例】以下、本発明を図示した各実施例によって説
明する。
【0056】〈第1実施例〉図1は、本発明の第1実施
例に係るMUSEデコーダの要部構成を示すブロック図
である。本実施例は、図2の従来例における動画処理回
路4に相当する動作を行うものである。
【0057】図1において、31,32は高域通過フィ
ルタ(以下、HPFと記す)、他は図2と同じである。
【0058】ディジタル信号に変換され、波形等化など
の前処理が行われたMUSE信号が入力され、2次元フ
ィルタ6により水平・垂直周波数方向に帯域制限された
後、フィールドメモリ9及びHPF32に供給される。
フィールドメモリ9によって1フィールド期間遅延され
た信号は、HPF31に供給され、水平周波数方向に高
域通過処理が行われる。このHPF31の特性は、HP
F32の特性と同じ通過特性とする。また、本実施例で
は、HPF31を図2の従来例と同様に、低域通過フィ
ルタ(以下、LPFと記す)7と減算器8とによって実
現するようにしてあり、フィルタ1回路分の回路規模低
減を図っている。
【0059】HPF31から出力された信号はフィール
ドメモリ10に供給され、さらに1フィールド期間遅延
される。スイッチ12は、フィールドメモリ10から出
力される信号と、HPF32から出力される信号とを入
力し、1フィールド毎に交互に出力する。前述したよう
に、前記HPF31及びHPF32の通過特性は等価で
あるため、スイッチ12に入力される2種類の信号の違
いは、ともにHPF処理がされた後に、フィールドメモ
リ9と10による2フィールドの遅延があるかないかと
いう点である。従って、スイッチ12の出力は、図2の
従来例に示したスイッチ12の出力と等価となる。
【0060】次に、垂直フィルタ13は、スイッチ12
の出力信号とHPF31の出力信号とにより、垂直周波
数方向に低域通過特性となるような処理を行う。図2の
従来例では、垂直フィルタ13にはスイッチ12の出力
のほか、フィールドメモリ9の出力信号が供給されてい
る。この信号はHPF処理の後、フィールドメモリによ
る遅延処理が行われており、本実施例とはHPF処理と
遅延処理との順が入れ替わっている。線形回路では、こ
の2つの処理の順が変わっても等価なことから、結局、
垂直フィルタ13の出力信号としては、本実施例の構成
と従来例の構成とは等価であることになる。
【0061】その後、垂直フィルタ13の出力とLPF
7の出力とを、加算器14で加算する。このLPF7の
出力信号も、1フィールドの遅延の後にLPF処理が行
われており、図2の従来例におけるフィールドメモリ1
1の出力信号と等価である。なお、ここまでの処理によ
り、フレーム完結型のフィールド間処理を実現している
が、この動作そのものは従来例で説明したものとまった
く同じであるため、説明は省略する。
【0062】以上、説明したように、本実施例における
動作は、図2で説明した従来例における動画処理回路の
動作と等価である。この際、従来例では3フィールド分
のフィールドメモリを必要とするのに対し、本実施例で
は2フィールド分のメモリといった少ないメモリ容量で
同等機能を実現できるという効果がある。
【0063】〈第2実施例〉図4は、本発明の第2実施
例に係るMUSEデコーダの構成を示すブロック図であ
る。従来例におけるフレーム完結処理で説明したよう
に、動画及び静止画用フレーム完結処理に用いられる2
個目のフィールドメモリは、1フィールドおきにしか動
作を必要としない。本実施例はこれを利用し、1個のフ
ィールドメモリで、動画および静止画用フレーム完結処
理の2個目のフィールドメモリとしての動作を交互にさ
せることにより、メモリ容量の削減を図っている。図4
において、33はスイッチ、34はフィールドメモリ、
35は入力端子、他は図1または図2と同じである。
【0064】入力したMUSE信号をADC2によりデ
ィジタル信号に変換し、前処理回路3で波形等化などの
前処理を行なった後、動画処理回路4と静止画処理回路
5にそれぞれ供給する。
【0065】動画処理回路4では、まず2次元フィルタ
6により水平・垂直周波数方向に動画用の帯域制限を行
う。HPF31は、2次元フィルタ6から出力された動
画用の信号を入力し、従来例と同様に8MHz以上を通過
帯域とする、水平周波数方向に高域通過の処理を行った
後、フィールドメモリ9及びスイッチ12に供給する。
また、LPF7は、同じく2次元フィルタ6から出力さ
れた動画用信号を入力し、従来例と同様に8MHz以下を
通過帯域とする、水平周波数方向に低域通過の処理を行
った後、フィールドメモリ11に供給する。フィールド
メモリ9は、HPF31から出力された信号を1フィー
ルド期間遅延し、スイッチ33及び垂直フィルタ13に
供給する。
【0066】一方、静止画処理回路5では、LPF1
6,標本化周波数変換器17,サブサンプル回路18に
よる処理を行って、静止画用信号を作成した後、フィー
ルドメモリ19及びスイッチ21に供給する。フィール
ドメモリ19は入力した静止画用信号を1フィールド期
間遅延した後、スイッチ33及び2次元フィルタ22に
供給する。
【0067】スイッチ33は、フィールドメモリ9及び
フィールドメモリ19から出力された信号を入力し、1
フィールド毎に交互に切り替えて出力する。なお、この
切り替え動作は、入力端子35からのスイッチ制御信号
によって制御する。フィールドメモリ34は、スイッチ
33から出力された信号をさらに1フィールド期間遅延
し、スイッチ12及びスイッチ21に供給する。スイッ
チ12は、フィールドメモリ34から出力された信号と
HPF31から出力された信号を、1フィールド毎に交
互に切り替える。また、スイッチ21は、同じくフィー
ルドメモリ34から出力された信号とサブサンプル回路
18から出力された信号を、1フィールド毎に交互に切
り替える。
【0068】これらスイッチ12及びスイッチ21にお
ける切り替え動作は、スイッチ33の動作と協調して行
われ、入力端子35からのスイッチ制御信号によって制
御される。例えば、あるフィールドにおいてスイッチ3
3が図4に図示された黒丸側(フィールドメモリ9の出
力)を選択しているとき、他のスイッチ12及び21も
同様に黒丸側を選択するように制御する。
【0069】このようにスイッチを制御することにより
本実施例では、動画及び静止画用フレーム完結処理に必
要な2個目のフィールドメモリにおける遅延動作を、1
個のフィールドメモリ34により実現できるようにして
いる。
【0070】垂直フィルタ13は、スイッチ12の出力
信号とフィールドメモリ9の出力信号とを用い、垂直周
波数方向に低域通過特性の信号処理を行う。その後、垂
直フィルタ13の出力とフィールドメモリ11の出力と
が、加算器14で加算され、動画用のフレーム完結型内
挿処理を実現する。一方、2次元フィルタ22は、スイ
ッチ21の出力とフィールドメモリ19の出力とから、
水平・垂直周波数方向の2次元フィルタ処理を行い、静
止画用のフレーム完結型フィールド間内挿処理を実現す
る。
【0071】以上、説明したように本実施例では、動画
及び静止画用フレーム完結処理に必要な2個目のフィー
ルドメモリを1個のフィールドメモリで共有するように
動作させており、従来例に比べてフィールドメモリの個
数を1個削減することができるという効果がある。
【0072】〈第3実施例〉図5は、本発明の第3実施
例に係るMUSEデコーダの構成を示すブロック図であ
る。本実施例は、図1で説明した第1実施例と図4で説
明した第2実施例とを組み合わせた構成としており、さ
らにメモリ容量を削減することを目的としている。
【0073】図5の構成は、図1の第1実施例で説明し
た動画用処理回路4の構成を、図4の第2実施例の動画
用処理回路4に適用したにすぎないので、本実施例に特
有の新たな回路要素はない。また、回路動作としても、
図1及び図4の第1,第2実施例で説明したものと同様
であるので、改めての説明を省く。
【0074】本実施例では、第2実施例と同様に、動画
及び静止画用フレーム完結処理に必要な2個目のフィー
ルドメモリを1個のフィールドメモリで共有するように
動作させていると同時に、第1実施例と同様に、フィー
ルドメモリ9とフィルタ31及び7の順を入れ替えるこ
とにより、動画用フレーム完結処理に必要なフィールド
メモリの個数を削減でき、デコーダ全体としてフィール
ドメモリの個数を削減できるという効果がある。
【0075】なお、これまでの各実施例の説明では、M
USEデコーダを対象として説明をしたが、前記資料2
に記載された従来例でも説明されているように、フレー
ム完結処理はエンコーダとデコーダの双方において同様
な構成で実現されているので、本発明がエンコーダに対
しても適用可能なことは言うまでもない。
【0076】
【発明の効果】以上述べたように本発明は、MUSE方
式ハイビジョンTVの高画質化に有効なフレーム完結型
フィールド間処理に必要なフィールドメモリの個数を削
減できるという効果があり、低価格で高画質なハイビジ
ョン受信機を実現できる。
【図面の簡単な説明】
【図1】本発明の第1実施例に係るMUSEデコーダの
要部構成(動画処理系の構成)を示すブロック図であ
る。
【図2】従来例によるMUSEデコーダのブロック図で
ある。
【図3】図2の従来例におけるフレーム完結処理を説明
するための説明図である。
【図4】本発明を第2実施例に係るMUSEデコーダの
構成を示すブロック図である。
【図5】本発明を第3実施例に係るMUSEデコーダの
構成を示すブロック図である。
【符号の説明】
9,10,11,19,20,27,28,34 フィ
ールドメモリ 7,13,22,31,32 フィルタ 12,21,29,33 スイッチ
フロントページの続き (72)発明者 中嶋 満雄 神奈川県横浜市戸塚区吉田町292番地 株 式会社日立製作所映像メディア研究所内 (72)発明者 永田 辰雄 神奈川県横浜市戸塚区吉田町292番地 株 式会社日立製作所映像メディア研究所内 (72)発明者 木村 初司 神奈川県横浜市戸塚区吉田町292番地 株 式会社日立製作所映像メディア研究所内 (72)発明者 二宮 佑一 東京都世田谷区砧一丁目10番11号 日本放 送協会 放送技術研究所内 (72)発明者 山口 孝一 東京都世田谷区砧一丁目10番11号 日本放 送協会 放送技術研究所内 (72)発明者 和泉 吉則 東京都世田谷区砧一丁目10番11号 日本放 送協会 放送技術研究所内 (72)発明者 合志 清一 東京都世田谷区砧一丁目10番11号 日本放 送協会 放送技術研究所内 (72)発明者 苗村 昌秀 東京都世田谷区砧一丁目10番11号 日本放 送協会 放送技術研究所内 (72)発明者 福田 淳 東京都世田谷区砧一丁目10番11号 日本放 送協会 放送技術研究所内

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 動画用信号を遅延する第1の記憶手段
    (9)と、この第1の記憶手段(9)によって1フィー
    ルド遅延された信号を水平周波数方向に高域通過処理す
    る第1のフィルタ(31)と、同じく前記第1の記憶手
    段(9)によって1フィールド遅延された信号を水平周
    波数方向に低域通過処理する第2のフィルタ(7)と、
    前記第1のフィルタ(31)から出力された信号をさら
    に1フィールド期間遅延する第2の記憶手段(10)
    と、前記第1の記憶手段(9)に導かれる動画用信号を
    高域通過処理する第3のフィルタ(32)と、前記第3
    のフィルタ(32)から出力される信号と前記第2の記
    憶手段(10)から出力される信号とを切り替える選択
    手段(12)と、前記選択手段(12)から出力される
    信号と前記第1のフィルタ(31)から出力される信号
    とを入力して垂直周波数方向に低域通過処理する第4の
    フィルタ(13)と、前記第4のフィルタ(13)から
    出力される信号と前記第2のフィルタ(7)から出力さ
    れる信号とを加算する加算器(14)と、を有して、動
    画用の内挿処理を行うようにしたことを特徴とする高品
    位テレビジョン信号処理回路。
  2. 【請求項2】 動画用信号を入力し水平周波数方向に高
    域通過処理する第1のフィルタ(31)と、同じく前記
    入力した動画用信号を水平周波数方向に低域通過処理す
    る第2のフィルタ(7)と、前記第1のフィルタ(3
    1)から出力された信号を1フィールド期間遅延する第
    1の記憶手段(9)と、前記第2のフィルタ(7)から
    出力された信号を1フィールド期間遅延する第2の記憶
    手段(11)と、 静止画用信号を遅延する第3の記憶手段(19)と、 前記第1及び第3の記憶手段(9,19)によってそれ
    ぞれ1フィールド遅延された信号を切り替える第1の選
    択手段(33)と、前記第1の選択手段(33)から出
    力される信号をさらに1フィールド遅延する第4の記憶
    手段(34)と、 この第4の記憶手段(34)から出力される信号と前記
    第1のフィルタ(31)から出力された信号とを切り替
    える第2の選択手段(12)と、前記第2の選択手段
    (12)から出力される信号と前記第1の記憶手段
    (9)から出力される信号とを入力して垂直周波数方向
    に低域通過処理する第3のフィルタ(13)と、を有
    し、 前記第3のフィルタ(13)から出力される信号と前記
    第2の記憶手段(11)から出力される信号とを加算す
    ることにより、動画用の内挿処理を行うようにするとと
    もに、 前記第4の記憶手段(34)から出力される信号と前記
    第3の記憶手段(19)に導かれる静止画用信号とを切
    り替える第3の選択手段(21)と、を有し、 前記第3の選択手段(21)から出力された信号と前記
    第3の記憶手段(19)から出力された信号とを用い、
    画像の水平・垂直方向2次元の信号処理を行うことによ
    り、静止画用のフィールド間内挿処理を行うように、構
    成したことを特徴とする高品位テレビジョン信号処理回
    路。
  3. 【請求項3】 動画用信号を入力し、入力した動画用信
    号を1フィールド期間遅延する第1の記憶手段(9)
    と、前記第1の記憶手段(9)から出力された信号を水
    平周波数方向に高域通過処理する第1のフィルタ(3
    1)と、同じく前記第1の記憶手段(9)から出力され
    た信号を水平周波数方向に低域通過処理する第2のフィ
    ルタ(7)と、前記入力した動画用信号を水平周波数方
    向に高域通過処理する第5のフィルタ(32)と、 静止画用信号を遅延する第3の記憶手段(19)と、 前記第1のフィルタ(31)から出力される信号と前記
    第3の記憶手段(19)によって1フィールド遅延され
    た信号とを切り替える第1の選択手段(33)と、前記
    第1の選択手段(33)から出力される信号をさらに1
    フィールド遅延する第4の記憶手段(34)と、 この第4の記憶手段(34)から出力される信号と前記
    第5のフィルタ(32)から出力された信号とを切り替
    える第2の選択手段(12)と、前記第2の選択手段
    (12)から出力される信号と前記第1のフィルタ(3
    1)から出力される信号とを入力して垂直周波数方向に
    低域通過処理する第3のフィルタ(13)と、を有し、 前記第3のフィルタ(13)から出力される信号と前記
    第2のフィルタ(7)から出力される信号とを加算する
    ことにより、動画用の内挿処理を行うようにするととも
    に、 前記第4の記憶手段(34)から出力される信号と前記
    第3の記憶手段(19)に導かれる静止画用信号とを切
    り替える第3の選択手段(21)と、を有し、 前記第3の選択手段(21)から出力された信号と前記
    第3の記憶手段(19)から出力された信号とを用い、
    画像の水平・垂直方向2次元の信号処理を行うことによ
    り、静止画用のフィールド間内挿処理を行うように、構
    成したことを特徴とする高品位テレビジョン信号処理回
    路。
JP7008251A 1995-01-23 1995-01-23 高品位テレビジョン信号処理回路 Pending JPH08205096A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7008251A JPH08205096A (ja) 1995-01-23 1995-01-23 高品位テレビジョン信号処理回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7008251A JPH08205096A (ja) 1995-01-23 1995-01-23 高品位テレビジョン信号処理回路

Publications (1)

Publication Number Publication Date
JPH08205096A true JPH08205096A (ja) 1996-08-09

Family

ID=11687925

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7008251A Pending JPH08205096A (ja) 1995-01-23 1995-01-23 高品位テレビジョン信号処理回路

Country Status (1)

Country Link
JP (1) JPH08205096A (ja)

Similar Documents

Publication Publication Date Title
US4912556A (en) Apparatus for compensating contour of television signal
US5001562A (en) Scanning line converting system for displaying a high definition television system video signal on a TV receiver
EP0546193B1 (en) Sub-sampling moving image transmission system for improved transmission quality using spatial filtering of the motional component
JPH08205096A (ja) 高品位テレビジョン信号処理回路
JPH06153169A (ja) 順次走査変換方法
JPH0888838A (ja) テレビジョン受像機
JP3003767B2 (ja) サブサンプルされた映像信号の内挿処理回路
JP2538869B2 (ja) Museエンコ―ド装置
JPH1098694A (ja) 画像信号の走査変換方法及び回路
JP2594596B2 (ja) 画像信号伝送方式
JPH09284728A (ja) テレビジョン信号処理回路
JP3097140B2 (ja) テレビジョン信号の受信、処理装置
JP3361143B2 (ja) テレビジョン信号処理回路及びテレビジョン信号処理装置
JP2735621B2 (ja) テレビジョン方式変換器
JPH08294092A (ja) テレビジョン信号処理回路
JP2805090B2 (ja) フィールド間内挿回路
JPH0443785A (ja) 映像信号処理装置
JPH0495479A (ja) クリアビジョン方式のテレビジョン表示装置
FI92128B (fi) Menetelmä HD-MAC-dekooderin signaalinkäsittelyhaarojen toteuttamiseksija menetelmän mukainen piiriratkaisu
JPH07307955A (ja) フィルタ装置
JPH11196295A (ja) ノイズ低減回路
JPH07322299A (ja) テレビジョン信号処理回路
JPH06269023A (ja) 映像信号処理装置
JPS62230277A (ja) 走査線変換装置
JPH06315169A (ja) Museデコーダ