FI92128B - Menetelmä HD-MAC-dekooderin signaalinkäsittelyhaarojen toteuttamiseksija menetelmän mukainen piiriratkaisu - Google Patents

Menetelmä HD-MAC-dekooderin signaalinkäsittelyhaarojen toteuttamiseksija menetelmän mukainen piiriratkaisu Download PDF

Info

Publication number
FI92128B
FI92128B FI923860A FI923860A FI92128B FI 92128 B FI92128 B FI 92128B FI 923860 A FI923860 A FI 923860A FI 923860 A FI923860 A FI 923860A FI 92128 B FI92128 B FI 92128B
Authority
FI
Finland
Prior art keywords
circuit
branch
sub
signal processing
lum2
Prior art date
Application number
FI923860A
Other languages
English (en)
Swedish (sv)
Other versions
FI923860A0 (fi
FI923860A (fi
FI92128C (fi
Inventor
Tapio Lindstroem
Petri Liuha
Original Assignee
Salon Televisiotehdas Oy
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Salon Televisiotehdas Oy filed Critical Salon Televisiotehdas Oy
Priority to FI923860A priority Critical patent/FI92128C/fi
Publication of FI923860A0 publication Critical patent/FI923860A0/fi
Publication of FI923860A publication Critical patent/FI923860A/fi
Publication of FI92128B publication Critical patent/FI92128B/fi
Application granted granted Critical
Publication of FI92128C publication Critical patent/FI92128C/fi

Links

Landscapes

  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Television Systems (AREA)
  • Image Processing (AREA)

Description

92128
Menetelmä HD-MAC-dekooderin signaalinkäsittelyhaarojen toteuttamiseksi ja menetelmän mukainen piiriratkaisu - För-farande för förverkligandet av signalbehandlingsgrenarna i en HD-MAC-dekoder och en kretslösning i enlighet med förfa-5 randet
Esillä oleva keksintö koskee menetelmää HD-MAC-vastaanotin-dekooderin alinäytteistyskuviosta teräväpiirtotelevisiokuvaksi käsittelevien signaalinkäsittelyhaarojen toteuttami-10 seksi, jossa HD-MAC-vastaanotindekooderissa videosignaali viedään muisteihin, muisteihin tallennettuja näytteitä luetaan ja käsitellään siten, että muodostuu alkuperäinen lähetetty alinäytteistyskuvio, johdetaan muodostettu alinäyt-teistyskuvio kolmeen signaalinkäsittelyhaaraan, joista en-15 simmäinen haara (80 ms haara) käsittelee kuvan sisäisesti näytteitä kuva-alueista, jotka ovat oleellisesti stationää-risiä, ja toinen haara (40 ms haara) käsittelee kentän sisäisesti näytteitä kuva-alueista, joissa liike on hidasta, ja kolmas haara (20 ms haara) käsittelee kentän sisäisesti 20 näytteitä kuva-alueista, joissa liike on nopeaa, ja jossa liiketiedon ohjaamalla kytkimellä kytketään yhden signaalin-käsittelyhaaran muodostama teräväpiirtotelevisiokuva kerrallaan dekooderin lähtöön. Keksintö koskee lisäksi menetelmän mukaista piiriratkaisua.
25
Eurooppalainen teräväpiirtotelevisio HDTV (High Definition Television) on kehitetty eurooppalaisen EUREKA-projektin yhtenä osa-alueena. Järjestelmämäärittelyt sisältävät ehdotuksen HDTV-tuotantostandardiksi, joka määrittelee ohjelmien 30 esitysformaatin studioympäristössä sekä ehdotuksen lähetys-standardiksi. Lähetys tapahtuu satelliitin tai kaapelin kautta käyttäen MAC-järjestelmää, joka ei ole yhteensopiva minkään perinteisen TV-järjestelmän kanssa. Tämän takia nykyiset vastaanottimet tarvitsevat erityisen dekooderin MAC-35 lähetyksen vastaanottoon. HDTV-studiostandardin mukaisen kuvan kuvasuhde on 16:9 ja se käsittää 1250 juovaa, jotka näytetään lomittelusuhteella 2:1 (tai myöhemmin 1:1) ja 50 Hz:n kenttätaajuudella. Tämä HDTV-kuva on kuitenkin kompres- 92128 2 soitava lähetystä varten, jotta se olisi yhteensopiva MAC-dekooderilla varustetuille nykyisille vastaanottimille. Kuva koodataan lähetettäessä MAC yhteensopivaksi HD-MAC-signaaliksi kompressoimalla signaali neljänteen osaansa kaistanle-5 veyttä alentavassa kooderissa siten, että alkuperäinen kuva voidaan palauttaa vastaanottimessa. Lähetyssignaalin juova-luku on siten puolet alkuperäisestä eli 625 juovaa ja lomit-telusuhde on 2:1. Kaistanleveyttä alentavalle kooderille on tulosignaalin formaatiksi sovittu tällä hetkellä 1250/2:1/50 10 Hz, mutta myöhemmin lomittelusuhde muuttunee 1:1, jolloin kompressiota on edelleen lisättävä. Vastaanotinta silmälläpitäen lähetetään HD-MAC-signaalissa myös ns. DATV-signaali, joka välittää tiedon kuvan liikesisällöstä. Kompressointi perustuu hallittuun alinäytteistykseen, jota ohjataan lii-15 keinformaation avulla. Tämä tarkoittaa sitä, että mitä vähemmän kuvassa on liikettä, sen suurempaa spatiaalista resoluutiota käytetään ja kuvan liikesisällön ollessa suuri lisätään temporaalista resoluutiota spatiaalisen kustannuksella.
20
Edellä sanotussa kaistanleveyttä alentavassa kooderissa BRE (Bandwidth Reduction Encoder) jaetaan lähetettävä kuva 16*16 pikselin lohkoihin, jotka liikesisältönsä perusteella johdetaan yhteen kolmesta kuvankäsittelyhaarasta. Jokaisella haa-25 raan tuotavalla signaalilla on oma näytteenottokuvionsa. Jos liikettä ei ole, ohjautuu signaali ns. 80 ms haaraan, jossa jokaisesta kuvan kentästä otetaan alinäytteistyskuvio (desi-mointi) siten, että puolet lopullisen kuvan pikseleistä lähetetään. Näytteitä otetaan joka juovalta ja desimoitu kuva 30 muodostaa quincunx-näytteenottokuvion. Näin saadaan puolet kompressiosta ja toinen puoli saadaan siten, että yhden kuvan lähetysaika nostetaan 40 ms:sta 80 ms:iin. Haaran nimitys tulee tästä. Jos kuvan osa-alueessa on hitaasti liikkuvia kohteita, ohjataan kompressoitava videosignaali 40 ms:n 35 haaraan, jossa kentän lähetysaika nostetaan 20 ms:sta 40 ms:iin ja vain joka toinen quincunx-alinäytteistetty kenttä lähetetään eli otetaan vain joka toisesta kentästä joka toinen näyte. Jos kuvassa on nopeasti liikkuvia osia, ohjataan 92128 3 kompressoitava videosignaali 20 ms:n haaraan, jossa kaistanleveyden alentaminen neljännekseen tapahtuu niin, että kunkin alkuperäisen kuvakentän joka neljäs näyte lähetetään eli näytteitä on alkuperäisen kuvan jokaiselta juovalta. Kukin 5 BRE:n haara sisältää sille ominaisen alipäästösuodattimen ja niin sanotun "line shuffling" -toiminnon, jossa 1250-juovai-sen kuvan (juovan kesto 32 με) formaatti muutetaan MAC-jär-jestelmän kanssa yhteensopivaksi 625 juovan (juovan kesto 64 με) formaatiksi. 40 ms:n haarassa tämä toiminto sisältyy 10 itse alinäytteistykseen. Liikkeen tunnistimen antaman tiedon mukaan ohjataan kytkintä, joka kytkee vain yhden haaran kerrallaan BRE:n ulostuloon. Tämä tieto, missä haarassa läh-tösignaali on muodostettu, koodataan DATV-signaaliin, jonka mukaan vastaanottopäässä kooderi ohjaa signaalin oikeaan 15 haaraan.
Vastaanottimen HD-MAC-dekooderissa on kompressoitu kuva 625/2:1/50 Hz palautettava alkuperäiseen HDTV-formaattiin eli 1250/2:1/50 Hz. Dekooderia voidaan nimittää kaistanle-20 veyden palautusdekooderiksi BRD (Bandwidth Restoration Decoder) ja se on analoginen edellä kuvatun BRE:n kanssa.
BRD:ssä prosessoidaan videosignaalit ja DATV-data. Videosignaalin käsittelyä koskevat päätökset haarassa, ns. haarapää-tökset, ja liikevektorit siirretään DATV-signaalissa pysty-25 sammutusjakson aikana. Lisäksi siirretään tieto toimintomuo- dosta (televisio- tai filmimoodi). DATV-dekooderi erottaa lohkopäätökset ja liikevektorit koodatusta DATV-signaalista ja siirtää ne videosignaalin käsittelylohkoille. BRD-dekoo-deria selostetaan nyt lähemmin viittaamalla kuvaan 1, jossa 30 on esitetty BRD:n luminanssi- LUM ja krominanssiprosessoin-tihaarat CHROM, ja seuraava selostus koskee luminanssisig-naalia. Vastaanotettu näytetaajuus on 13,5 MHz ja BRD:n läh-tötaajuus on 54 MHz. Kooderi käsittää "line deshuffler" -lohkon LI, 3-6 kpl kenttämuisteja L2 kytkettynä esim. kas-35 kadiin, alinäytteistyskuvion konvertterin L3 sekä kolme in-terpolaattorihaaraa L4, L5 ja L6. Kukin interpolaattorihaara tuottaa täydellisen HDTV-kentän ja valitun haaran lähtö kytketään kytkimellä L7 BRD:n ulostulosignaaliksi. Kytkimen 92128 4 asentoa ohjaa vastaanotettuun DATV-signaaliin sisältyvä liiketieto. Koska lähetyksessä on juovataajuus alennettu 15,625 kHz:iin, on 20 ms, 40 ms ja 80 ms haarojen juovien näytteitä siirrettävä niin, että saadaan alkuperäinen 31,25 kHz:n juo-5 vataajuus. Tämä toiminto suoritetaan lohkossa LI siten, että aina yhdestä tulevasta juovasta generoidaan 2 juovaa niin, että jokainen uusi juova muodostuu tulevan juovan joka toisista näytteistä. Deshuffling-toiminnon jälkeen luminans-sisignaalia viivästetään kenttämuisteissa L2. Kenttäsignaa-10 lit prosessoidaan tämän jälkeen alinäytteistyskuvion konvertterissa L3 SSPC (Sub-Sample Pattern Converter), joka rekonstruoi alkuperäiset alinäytteistyskuviot juovamuistien avulla. Konvertterista L3 alinäytteistyskuviot johdetaan haaroihin L4, L5 ja L6, joissa interpoloimalla muodostetaan 15 alkuperäiset HDTV-kentät. 40 ms:n haarassa L6 on interpolaa-tio liikekompensoitu ja siinä käytetään hyödyksi DATV-signaalissa ilmoitettuja liikevektoreita. DATV-tiedon ohjaamana kytkee kytkin L7 yhden haaroista kerrallaan BRD:n lähtöön, josta saadaan siten alkuperäinen HDTV-kuva formaatissa 20 1250/2:1/50 Hz.
40 ms:n haarassa parittomat kentät lähetetään kahden kenttä-jakson aikana. Parilliset kentät täytyy interpoloida tempo-raalisesti rekonstruoiduista parittomista kentistä. Tästä 25 johtuen SSPC L3 antaa 40 ms haaraan L6 kaksi signaalia kun käsitellään parillisia HD-MAC-kenttiä. Signaaleista toinen käsittää edellisen ja toinen seuraavan alinäytteistetyn parittoman kentän. Signaalit käsitellään kahdessa alihaarassa, jotka käsittävät kaksiulotteisia spatiaalisia interpolaatto- 30 reita (sarjaankytketyt quincunx- ja vertikaali-interpolaat- torit) ja liikekompensointilohkoja. Kun parittomia HD-MAC-kenttiä prosessoidaan, tulevat 40 ms haaran toiseen alihaaraan nykyisen kentän näytteet ja käytössä on vain tämä toinen alihaara. Alinäytteistetyn HD-MAC-kentän puuttuvat pik-35 selit palautetaan spatiaalisesti quincunx-interpolaattoreil- la. Koska parittomissa kentissä on ainoastaan HD-MAC-kentän parittomat juovat, täytyy puuttuvat parilliset kentät interpoloida. Kun liikevektorin vertikaalikomponentti on parilli- ^2128 5 nen, valitaan lähtö näiltä interpoloiduilta juovilta. Quincunx- ja vertikaali-interpoloinnin jälkeen suoritetaan lii-kekompensointi juova- ja pikseliviiveillä liikevektoreiden ohjaamana. Lopuksi liikekompensointilohkoista saatavat läh-5 döt keskiarvotetaan 40 ms interpolointihaaran toimiessa te-levisiomoodissa, kun taas filmimoodissa parilliset kentät muodostetaan edellisestä parittomasta kentästä, jolloin kaksi kenttää generoidaan yhdestä kuvasta. 40 ms interpolointi-haaran lähtönä saadaan interpoloidut parilliset ja paritto-10 mat kentät, jotka yhdistämällä saadaan HDTV-kuva.
20 ms haara käsittää normaalisti kaksi kaskadiin kytkettyä interpolointisuodatinta; quincunx- ja horisontaalisen inter-polaattorin. Quincunx-interpolaattori tuottaa ortogonaali-15 kuvan, joka käsittää juovalla 720 aktiivista näytettä, joiden määrä kaksinkertaistetaan horisontaali-interpolaattorilla. 80 ms haara käsittää quincunx-interpolaattorin, joka tuottaa joko parillisia tai parittomia kenttiä alinäytteis-tetyistä kentistä.
20
Krominanssisignaali koodataan pääpiirteissään samoin kuin luminanssisignaali, vaikka krominanssiprosessointi on hieman yksinkertaisempaa kuin luminanssiprosessointi. Liikekompen-sointia ei kuitenkaan käytetä 40 ms haarassa ja luminanssin 25 käsittelyssä muodostettua DATV-signaalia käytetään myös kro-minanssin koodauksessa. Koska krominanssisignaalin prosessointi on pääasiassa samanlaista kuin luminanssisignaalin prosessointi, selostetaan seuraavassa hyvin lyhyesti krominanssisignaalin prosessointihaara CHROM viitaten kuvaan l.
30 Krominanssisignaalin vastaanotettu näytetaajuus on 6,75 MHz käsittäen kummatkin krominanssikomponentit U, V ja BRD:n lähtötaajuus on kummallekin krominanssikomponentille U, V 27 MHz, jolloin ne lähetetään erikseen vuorojuovin. Kooderi käsittää "line deshuffler" -lohkon Cl, 3-4 kpl kenttämuiste-35 ja C2 kytkettynä esim. kaskadiin, alinäytteistyskuvion konvertterin C3 (SSPC) sekä kolme interpolaattorihaaraa C4, C5 ja C6, joihin alinäytteistyskuvion konvertteri C3 tuottaa jokaiseen yhden signaalin. Kukin interpolaattorihaara tuot- 921 28 6 taa täydellisen HDTV-kentän ja valitun haaran lähtö kytketään kytkimellä C7 BRD:n ulostulosignaaliksi. Kytkimen asentoa ohjaa vastaanotettuun DATV-signaaliin sisältyvä liiketieto.
5 BRDrstä saatu signaali voidaan käsitellä edelleen sen näyttötaajuuden nostamiseksi, sillä alhainen kenttätaajuus aiheuttaa haitallista valkokentän välkyntää ja 2:1-lomittelu juovavälkyntää, joista päästään eroon kasvattamalla näyttö-10 taajuutta. Näyttötaajuuden kasvattamiseksi on kaksi perustapaa. Kenttätaajuus voidaan nostaa esimerkiksi 100 Hz:iin, jolloin formaatti on 2:1/100 Hz tai lomittelu voidaan poistaa ts. muutetaan kuva progressiiviseksi esimerkiksi muotoon 1:1/50 Hz. Menetelmät voidaan jakaa menetelmiin, jotka eivät 15 käytä liikeinformaatiota, liikeadaptiivisiin menetelmiin ja liikekompensoituihin menetelmiin.
HDTV-kuvan lähetystä varten lähetettävät kuva-alkiot järjestellään siis siten, että saadaan aikaan normaalia MAC-tele-20 visiokuvaa vastaava signaali. Kuva-alkioiden järjestely aiheuttaa jonkin verran näkyviä virheitä silloin, kun normaalilla MAC-vastaanottimella katsotaan HD-MAC-signaalia. Näitä virheitä poistamaan on kaistanleveyden palautusdekooderiin BRD lisätty temporaalinen yhteensopivuutta parantava piiri, 25 TCI-moduli (Temporal Compatibility Improvement), joka kuvassa 1 on merkitty viitteellä TCI. Lisäksi BRD:hen on lisätty liikekompensoitu yhteensopivuutta parantava piiri MCCI (Motion Compensated Compatibility Improvement), joka vastaavasti kuvassa 1 on merkitty viitteellä MCCI. TCI- ja MCCI-loh-30 kot HD-MAC-enkooderissa BRE parantavat yhteensopivan normaali tarkkuuskuvan laatua. BRD:ssä TCI ja MCCI tekevät kään-teismuunnoksen vastaaviin toimintoihin, jotka suoritetaan enkooderissa BRE. TCI:n ja MCCI:n jälkeen videosignaalit käsitellään samoin kuin normaalissa MAC-järjestelmässä 35 (BRD:ssä). MAC-enkooderi BRE muuntaa siis videoinformaation eli digitaalisesti koodatun DATV-signaalin ja äänen analogiseksi signaaliksi, joka voidaan lähettää satelliittien tai kaapelikanavan välityksellä ja vastaanotinpuolella MAC-de- 921 28 7 kooderi BRD muuntaa satelliitin kautta vastaanottamansa analogisen signaalin takaisin digitaaliseksi videosignaaliksi. Tätä signaalia MAC-vastaanottimet pystyvät näyttämään nor-maalitarkkuudella ilman lisälaitteita. Lisäksi dekooderi 5 erottaa DATV-signaalin ja äänen videosignaaleista. HD-MAC-vastaanottimessa TCI'1 ja BRD-lähetysdekooderi palauttavat teräväpiirtokuvan alkuperäistä vastaavaksi. Puuttuvat kuva-alkiot muodostetaan lähetettyjen kuva-alkioiden pohjalta ja oikea interpolointitapa (20, 40 tai 80 ms haara) valitaan 10 DATV-signaalin lähettämän liiketiedon pohjalta.
Kun HD-MAC-signaalia katsotaan normaalilla MAC-vastaanottimella, esiintyy kuvan liikkumattomissa osissa häiritsevää välkyntää 12,5 Hz taajuudella. Tätä välkyntää vähentämään on 15 lähetysketjuun lisätty temporaalista yhteensopivuutta parantava piiri TCI, jonka suorittama suodatusmenetelmä tehdään ainoastaan luminanssisignaalille ja ainoastaan 80 ms haarassa prosessoitaville signaaleille, ja se on sama sekä parillisille että parittomille kentille.
20 Lähetyspäässä suoritetaan temporaalista vaimennusta kahden 40 ms päässä toisistaan olevan kentän välillä, jota varten tarvitaan kaksi kenttämuistia L8 (kuva 1), joina voidaan käyttää tunnetusti SSPC:n L3 kenttämuisteja L2, jolloin 25 säästyy muistipiirejä. Koska korkeita taajuuskomponentteja ei pystytä näyttämään MAC-vastaanottimessa, vaimennusta ei tehdä korkeille horisontaalisille taajuuksille. Tämän takia kenttien välinen erosignaali suodatetaan alipäästösuodatti-mella. Jotta TCI ei vaikuttaisi teräväpiirtokuvan laatuun, 30 HDTV-vastaanottimissa vahvistetaan temporaalisesti vaimennettua signaalia (TCI^-dekoodaus) . Tämä on käänteinen operaatio lähetyspäässä suoritettavalle suodatukselle. TCI'1-dekoodaus on rekursiivinen operaatio eli vahvistettu signaali syötetään takaisin suodattimeen.
40 ms koodaushaarassa käytettävä kenttien välinen sekoitus (Inter Field Shuffling), jota nimitetään synteettiseksi lo-mitustekniikaksi (Synthetic Interlace Technique), lähettää 35 8 ? 2 ί l 8 saman parittoman HD-MAC-kentän kaksi peräkkäistä juovaa kahdessa peräkkäisessä lähetyskentässä. Tämä tekniikka aiheuttaa kuvavirheitä (artefacts), joille on tunnusomaista eräänlainen elokuvaefekti, ns. judder-efekti. 25 Hz temporaali -5 selle alinäytteistykselle on tunnusomaista mainittu elokuva-efekti. 40 ms kompensoidulle haaralle on toteutettu merkityksellinen menetelmä HD-MAC-dekooderille lähetettävän kuvan hyvän liikekuvauksen saavuttamiseksi alkuperäistä informaatiota menettämättä. Tämä menetelmä, jota kutsutaan liikekom-10 pensoiduksi yhteensopivuuden parantamiseksi, MCCI:ksi, mahdollistaa judder-efektin pyöristämisen temporaalisella vaimennuksella liikesuunnassa kaistanleveyden pienennyksen (BRE) jälkeen, ja sen suorittama suodatusmenetelmä tehdään ainoastaan luminanssisignaalille ja ainoastaan 40 ms haaras-15 sa prosessoitaville signaaleille. Kaistanleveyden palautus-dekoodausta (BRD) ennen täytyy dekooderissa suorittaa liikesuunnassa temporaalinen terävöittäminen. Tämän vaimennuksen periaate käsittää lähetettävän ja kompensoidun pisteen sekoittamisen liikesuunnassa. Parittomat kentät lähetetään 20 siinä muodossa kuin ne käsitellään kaistanleveyttä alentavassa kooderissa BRE. Parilliset kentät saadaan painottamalla lähetettävä kenttä ja edellisen kentän projektio liikesuunnassa. Edellisen kentän informaatio saadaan MCCIrn yhteydessä olevasta kenttämuistista L9, jona voidaan tunnetus-25 ti käyttää SSPC:n L3 yhtä kenttämuistia L2.
EUREKA-projektissa alkujaan toteutettu HD-MAC-dekooderi vaatii mutkikkaita lohkoja, joissa on suuri määrä keskinäislii-täntöjä, eikä se siten ole sopiva toteutettavaksi integroi-30 tuna piirinä. EUREKAn HD-MAC-dekooderin monimutkaisesta toteutuksesta johtuen kehitettiin uudempi dekooderi, jossa on pyritty käyttämään mahdollisimman vähän erilaisia lohkoja, joiden mutkikkuutta on rajoitettu ja joilla on käytännölli-semmät liitännät. Tämä uudempi dekooderi on esitetty kan-35 sainvälisessä patenttihakemuksessa PCT/NL91/00021. Siinä esitetyssä dekooderissa on vähennetty kenttä- ja juova-muistien lukumäärää EUREKAn dekooderiin nähden. Kenttämuis-tien vähentäminen on ollut mahdollista kytkemällä 40 ms moo- 92128 9 din dekoodaushaara ja 80 ms dekoodaushaara peräkkäin siten, että 80 ms haaran interpoloinnissa käytetään hyväksi 40 ms interpolaattorin ulostuloja. 80 ms moodin kentän dekoodami-seksi tarvitaan periaatteessa näytteet neljästä perättäin 5 vastaanotetusta 80 ms moodin kentästä. Jos ajallisessa moodin vaihdoissa, joissa 80 ms moodin kenttien sekvenssiä seu-raavat tai edeltävät ei-80 ms moodin kentät, otetaan 80 ms moodin interpolaattorin tarvitsemat puuttuvat näytteet 40 ms interpolaattorin ulostulosta, voi HD-MAC-televisiodekooderi 10 tulla toimeen vain kolmella kenttämuistilla, kuten on esitetty mainitussa patenttihakemuksessa PCT/NL91/00021, jonka sisältö sisällytetään tähän täten viittaamalla.
HD-MAC-dekooderin BRD:n toteutus integroituina piireinä on 15 uudemmassa dekooderissakin vaatinut 19 sovelluskohtaista integroitua piiriä (ASIC, Application Specific Integrated Circuit). Etenkin liikekompensoitu interpolaattori (40 ms haarassa) on nykyisellä IC-teknologialla valmistettuna suuren pinta-alan vaativa piiri. Mainitussa patenttihakemukses-20 sa esitetyssä dekooderissa on keskeisenä piirinä monitoiminen integroitu piiri, joka on nimetty sen sisäisen rakenteen mukaan kaksiulotteiseksi suodatinrakenteeksi TDFS (Two Dimensional Filter Structure), joka käytännössä on ohjelmoitava signaaliprosessori. TDFS-piiri käsittää neljä kaskadiin 25 kytkettyä juovaviivettä, interpolointipiirejä, multiplekse- reitä, jotka kytkevät juovaviiveet toisiinsa valittujen viiveiden muodostamiseksi, ohjattavia valitsinlohkoja valittujen viiveiden kytkemiseksi interpolointipiireihin, interpo-lointipiirien kanssa rinnankytketyn kompensointiviivelohkon, 30 vaakaviiveitä, ulkoisesti ohjattavan kontrollilohkon, joka käsittää hakutaulukon ja.joka antaa valitsinlohkoille ohjaussignaalit, ja lähtölohkon, jossa on kertojalohko, joka sisältää ohjauslohko11a ohjattavat kertoimet, sekä summaus-ja skaalauslohko. TDFS-piiri on siis yleiskäyttöinen piiri 35 ja mainitussa patenttihakemuksessa esitetty dekooderi pyrittiinkin toteuttamaan minimoiden eri tyyppisten piirien mää-, rä. Toteutuksessa on siis keskeisenä piirinä mainittu TDFS- ft piiri, joita dekooderissa on 11 kappaletta, joista 8 käyte- 10 52128 tään luminanssiprosessointihaaran interpolointiin ja 3 kro-minanssiprosessointihaaran interpolointiin. Luminanssipro-sessointihaarassa tarvittiin peräti 4 TDFS-piiriä 40 ms haaran liikekompensoidun interpolaattorin toteuttamiseen. Li-5 saksi, koska piiri on toiminnaltaan tehty joustavaksi, sitä on voitu käyttää myös muissa interpolointi- ja (kompensointi) viivetoiminnoissa, joita tarvitaan dekooderin muussa in-terpolointiosassa. Dekooderin muita integroituja piirejä ovat alinäytteistyskuvion palautuspiirit SSPC:t, juovamuis-10 tit, DATV-piirit ja MCCI. Kyseinen patenttihakemus esittää dekooderin, jossa eri tyyppisten piirien lukumäärä on pieni. Kyseisen ratkaisun haittana on kuitenkin edelleen se, että dekooderi käsittää suuren määrän piirejä (samantyyppisiä piirejä on useita kappaleita) ja on toteutukseltaan edelleen 15 paljon tilaa vaativa. Yksi syy suureen piirien lukumäärään ja paljon tilaa kuluttavaan ratkaisuun on se, että dekooderin toteutus rakentuu suureksi osaksi monitoimisen integroidun piirin TDFS:n varaan, jolloin tietyissä toiminnoissa suuri osa sen sisältämistä lohkoista jää käyttämättä ja ku-20 luttaa tällöin turhaa tilaa.
Esillä olevan keksinnön tarkoituksena on esittää menetelmä HD-MAC-dekooderin signaalinkäsittelyhaarojen toteuttamiseksi ja menetelmän mukainen piiriratkaisu. Keksinnön mukaisesti 25 on toteutettu integroitu piiri HD-MAC-vastaanottimeen, jota • voidaan käyttää kahdella eri konfiguraatiolla siten, että HD-MAC dekooderin BRD:n luminanssihaaran interpolointi saadaan toteutettua ainoastaan kahdella samanlaisella integroidulla piirillä. Käyttämällä HD-MAC-dekooderin signaalinkä-30 sittelyhaarojen toteuttamiseen kahta keksinnön mukaista integroitua piiriä saavutetaan suuri pinta-alasäästö mainitun « patenttihakemuksen esittämän dekooderin kahdeksan TDFS-piirin toteutukseen verrattuna, eikä eri tyyppisten piirien lukumäärä ole kasvanut. Keksinnön tarkoituksena on myös 35 esittää HD-MAC-vastaanottimen kaistanleveyden palautusdekoo-deri BRD, joka käsittää keksinnön mukaisen integroidun pii-. rin ja joka kokonaisuudessaan käsittää ainoastaan viisi so velluskohtaista integroitua piiriä.
92128 11
Keksinnölle on tunnusomaista se, että kytketään toisiinsa ainakin kaksi identtistä piiriä, jotka kumpikin käsittävät ensimmäisen ja kolmannen signaalinkäsittelyhaaran interpo-laattorin ja toisen signaalinkäsittelyhaaran yhden alihaaran 5 interpolaattorin.
Keksinnön mukainen sovelluskohtainen integroitu piiri on voitu toteuttaa käyttämällä kiinteitä ratkaisuja, jolloin piiri ei ole yleiskäyttöinen ohjauksella toteutettavissa 10 oleva monitoiminen ohjattava signaaliprosessori. Piiri kä sittää 40 ms liikekompensoidun interpolaattorin yhden alihaaran, 20/80 ms interpolaattorin, kompensointiviiveet sekä valitsin- ja summauslohkoja kahden eri konfiguraation toteuttamiseksi. Näin ollen piiri on ohjattavissa siten, että 15 toisessa konfiguraatiossa se käsittää 40 ms toisen alihaaran interpolaattorin sekä 80/20 ms interpolaattorin, ja toisessa konfiguraatiossa se käsittää 40 ms interpolaattorin toisen alihaaran sekä kompensointiviiveet, joita tarvitaan, kun mainitussa patenttihakemuksessa esitetyllä tavalla käytetään 20 80 ms haaran interpoloinnissa 40 ms interpolaattorin ulostu loja, jolloin kun interpoloinnit suoritetaan eri aikaan, tarvitaan viiveitä kompensoimaan toiseen interpolointiin kuluva aika, jotta interpoloidut kentät saadaan dekooderin lähtöön samanaikaisesti.
25 • Keksintöä selostetaan seuraavassa yksityiskohtaisesti viita ten oheisiin kuviin, joissa kuva 1 esittää HD-MAC-vastaanottimen kaistanleveyden palau-30 tusdekooderin BRD, joka selitettiin jo edellä, kuva 2 esittää HD-MAC-vastaanottimen kaistanleveyden palau-tusdekooderin BRD keksinnön mukaista toteutusta sovelluskohtaisina integroituina piireinä, kuva 3 esittää keksinnön mukaista integroitua piiriä, 35 kuva 4 esittää HD-MAC-dekooderin päätoiminnot käsittävän 1ohkokaavion, 921 28 12 kuva 5 esittää keksinnön mukaisen piiriratkaisun lohkokaaviota, jossa BRD:n signaalinkäsittelyhaarat on toteutettu kahdella kuvan 3 mukaisella integroidulla piirillä, kuva 6a esittää kuvan 5 esittämän piiriratkaisun kummankin 5 lohkon tarkemman toteutuksen, kuva 6b esittää erään toisen keksinnön mukaisen suoritusmuodon, kuva 6c esittää erään kolmannen keksinnön mukaisen suoritusmuodon , 10 kuva 6d esittää erään neljännen keksinnön mukaisen suoritusmuodon, kuva 7 esittää keksinnön mukaisen piiriratkaisun vaihtoehtoista tehonkulutuksen suhteen optimoitua suoritusmuotoa, kuvat 8a ja 8b esittävät yksityiskohtaisemmin kuvan 7 mukai-15 sen kytkennän piirien keskinäisen toimintamuotojen vaihdon, ja kuva 9 esittää keksinnön mukaisen integroidun piirin toista suoritusmuotoa, jolloin sitä voidaan käyttää kuvien 7 ja 8 mukaisesti.
20
Kuvassa 2 on esitetty HD-MAC-vastaanottimen kaistanleveyden palautusdekooderin BRD keksinnön mukainen toteutus sovelluskohtaisina integroituina piireinä. Krominanssi- ja DATV-pro-sessointi toteutetaan kumpikin erillisellä piirillä CHROM ja 25 DATV, ja krominanssiprosessointipiiri CHROM käyttää lisäksi ulkoisia kenttämuisteja C2, jolloin tuleva signaali 1 ohjataan aluksi (viitenumeron 2 mukaisesti) kenttämuisteihin C2 ja krominanssiprosessointipiiriin CHROM saadaan muisteista C2 prosessoinnissa tarvittavien kenttien informaatio 3, 4, 30 5. Krominanssiprosessoinnin lähtönä saadaan käsitellyt U- ja V-komponentit 6, 7. DATV-piirillä suoritetaan DATV-dekoodaus sekä BRD:n muiden piirien ohjaustoiminnat. Näitä ohjaustoimintoja ovat esimerkiksi muiden piirien ajastus, liikevekto-ri- ja haarapäätöstietojen ohjaus piireille ja lisätoiminto-35 jen, kuten pysäytyskuvan tai kohinanpoiston, ohjaus. Luminansa iproses soinnin alkuosa eli TCI, MCCI, juovan . "deshuffler" LI ja SSPC L3 on yhdistetty yhdelle piirille LUMI. Luminansaiprosessoinnin loppuosa eli 80, 40 ja 20 ms:n 92128 13 interpolaattorit on toteutettu kahdella identtisellä piirillä LUM2.
LUMI-piiriä varten käytetään 3-6 kenttäxnuistia L2, jotka on 5 toteutettu erilliselle piirille LUMI. Näitä muisteja voidaan käyttää korvaamaan erillistoteutuksessa TCI:n vaatimat kaksi kenttämuistia L8f MCCI:n vaatiman yhden kenttämuistin L9 ja SSPC:n L3 vaatimat 3-6 kenttämuistia L2. Tällöin SSPC:n L3 sisääntuloon kytketyt kenttämuistien L2 ulostulot kytketään 10 rekursiivisesti TCI:n ja MCCI:n toisiksi sisääntuloiksi.
Neljää kenttämuistia käyttämällä voidaan myös poistaa kohinaa ja drop-outeja rekursiivisesti, kuten on esitetty patenttihakemuksessa FI-922295. Paremman kohinanpoiston saavuttamiseksi voidaan piirillä toteuttaa kohinan määrän ja 15 tyypin tunnistusta SSPCrssä. Alinäytteistyskuvioita valittaessa kaikki tarvittavat pisteet eivät ole piirin sisääntuloissa, vaan osa joudutaan interpoloimaan. Interpoloinnilla saavutetaan hyvä tulos yksinkertaisella toteutusratkaisulla käyttämällä neljän pisteen mediaani-interpolaattoreita. Nel-20 jän pisteen mediaani-interpoloinnissa etsitään neljästä luvusta kaksi keskimmäistä arvoa ja interpoloinnin tulos on näiden keskiarvo. LUMl-piirissä voidaan toteuttaa pysäytyskuva yksinkertaisesti käyttämällä olemassa olevia kenttä-muisteja, kuten on esitetty patenttihakemuksessa FI-923769. 25 LUMI-piiri on myös mahdollista jakaa kahdelle piirille si
ten, että SSPC L3 irrotetaan erilleen muista toiminnoista. Tällöin voidaan käyttää edelleen hyväksi neljää yhteistä kenttämuistia. Luminanssiprosessointia varten tuodaan LUM1-piirin tulona (viite 8) 13,5 MHz signaali, kuten selostet-30 tiin kuvan 1 yhteydessä. Juovan "deshuffler" -lohkolta LI
siirretään signaali 9 kaskadiin kytkettyihin kenttämuistei-hin L2, joista saadaan SSPC-lohkon L3:a varten tarvittavien kenttien informaatio ja SSPC-lohkosta L3 saadaan alinäyt-teistetyt kuviot 14-17 interpolointihaaroihin L4-L6 ja läh-35 tönä saadaan käsitelty 54 MHz signaali, joka voidaan antaa myös kahtena 27 MHz signaalina 20, 21.
92128 14
Interpoloinnit toteutetaan käyttämällä keksinnön mukaista integroitua piiriä LUM2 kahdella eri konfiguraatiolla LUM2a ja LUM2b. Piiri LOM2 on esitetty kuvassa 3. Piirissä LUM2 on kolme datatuloa a, b ja c ja kaksi datalähtöä n ja o, jotka-5 kukin ovat 8 bitin levyisiä 27 MHz taajuudella, joka on myös LUM2-piirin sisäinen kellotaajuus. Ohjaustuloja/lähtöjä on yksi tai useampia, kuten kuvassa 3 on esitetty. 20 ms:n L4 ja 80 ms:n L5 interpolaattorit on toteutettu samassa lohkossa. 40 ms:n interpolaattori L6 on kytketty sarjaan ennen 10 20/80 ms:n interpolaattorilohkoa, jolloin 20/80 ms:n inter poloinnissa voidaan käyttää apuna 40 ms:n lohkon ulostuloja, kuten on esitetty kuvassa 4. Tällä tavoin voidaan parantaa 20/80 ms:n interpoloinnin tulosta eri liikepäätöstä sisältävien kuvalohkojen reuna-alueilla, ja samalla säästetään 15 muistien määrää, kuten on esitetty patenttihakemuksessa PCT/NL91/00021. 40 ms:n interpolaattori L6 käsittää tunnetusti kaksi identtistä liikekompensoitua alihaaraa L6', joista parittomia kenttiä interpoloitaessa käytetään vain toista liikekompensoimattomassa tilassa. Parillisten kent-20 tien interpoloinnissa toinen alihaara L6' laskee vastinpisteen edellisestä ja toinen L6' seuraavasta kentästä ja näiden vastinpisteiden keskiarvotus toteutetaan tämän jälkeen interpoloidun näytteen tuottamiseksi. Koska liikekompen-soidun interpolaattorin L6 alihaaran L6' toteutus vaatii 25 integroidulla piirillä suuren pinta-alan, on edullista jakaa liikekompensoidut alihaarat L6' kahdelle eri piirille. Koska alihaarat L6' ovat rakenteeltaan identtisiä, ne voidaan toteuttaa kahdella identtisellä piirillä LUM2. Koska 20/80 ms:n interpolointi L4, L5 suoritetaan 40 ms:n interpoloinnin 30 L6 jälkeen, tarvitaan 40 ms:n lohkossa L6 muodostuvaa viivettä vastaavat kompensointiviiveet COMP SSPC L3:n 20/80 ms:n haaran ulostulojen kompensointiin, jotta signaalit 14-17 saadaan samanaikaisesti 80/20 ms interpolaattoriin L4, L5. Myös piirin pinta-alaa pystytään supistamaan käyttämällä 35 kompensointiviiveen aikaansaamiseksi erillisten konqpensoin-tiviiveiden COMP lisäksi 20/80 ms:n interpolaattorissa L4, L5 olevia juovaviiverakenteita (ei esitetty). Kaikissa lii-kevaiheissa suoritettavassa interpoloinnissa quincunx-näyt- 92128 15 teistyskuviosta voidaan käyttää patenttihakemuksissa FI-904 716 ja FI-904 717 esitettyjä interpolaattoreita. Kuten patenttihakemuksessa FI-914 782 on esitetty, voidaan interpo-laattoreissa järjestää piirien ulostulo quincunx-näytteis-5 tyskuvion muodossa muuttamalla 40 ms:n haarassa liikevekto-reita vastaavien ohjaussignaalien arvoja quincunx-näytteis-tyskuvion mukaisesti joko yhden kuvaelementin verran ylöspäin tai alaspäin. 20 ms:n haarassa quincunx-näytteistysku-vion käsittävä ulostulosignaali voidaan järjestää juovamuis-10 tien sisään- ja ulostuloja ohjaamalla ja 80 ms:n haarassa SSPC:n ulostulo saadaan suoraan quincunx-näytteistyskuvion muodossa.
Keksinnön mukaisen integroidun piirin LUM2 sisääntuloon a 15 tulee SSPC:n L3 40 ms:n interpolaattorin L6 toisen alihaaran L6' alinäytteistyskuvio ja toisen alihaaran L6' alinäytteis-tyskuvio ohjataan vastaavasti toisen LUM2-piirin tuloon a (parillisten kenttien interpoloinnissa). Sisääntuloihin b ja c tuodaan 80/20 ms:n interpoloinnissa L4, L5 tarvittavat 20 alinäytteistetyt kuviot..40 ms:n interpolointihaara L6 suorittaa 40 ms:n moodin interpoloinnin sekä parillisten kenttien prosessoinnin aikana lisäksi liikekompensoinnin. 20/80 ms:n lohko L4, L5 prosessoi luminanssiprosessoinnin haara-päätöksestä riippuen joko 20 tai 80 ms:n interpolointia.
25 80/20 ms lohko L4,L5 sisältää myös viivästetyn ja viivästä- mättömän läpikytkentämahdollisuuden joitakin piirin LUM2 toimintatiloja varten. Suoraa läpikytkentää käytetään, kun lohkon juovamuisteja ei haluta käyttää viiveiden kompensointiin. 80/20 ms prosessointia vastaavaa viivekokoa käytetään 30 läpikytkennässä, kun lohkon lähdöt on kytketty suoraan BRD:n lähtöihin ja prosessointimoodi on haarassa 40 ms. Kompen-sointiviivelohko COMP sisältää 40 ms:n prosessointiviivettä vastaavan viiveen kahdelle 8 bitin datalinjalle. Mikäli piirillä toteutetaan pinta-alan suhteen optimaalisin ratkaisu 35 (kuvan 3 mukainen kytkentä), voidaan 80/20 ms:n lohkon sisältämiä juovaviivarakenteita käyttää osana kompensointivii-vettä eräissä piirin toimintatiloissa, jolloin 80/20 ms:n lohkon viiverakenteet voidaan hyödyntää maksimikokoisina ja 921 28 16 kompensointiviiveen lohkon COMP kokoa voidaan pienentää vastaavasti mainittujen viiveiden koon verran.
Kuva 5 esittää keksinnön mukaisen piiriratkaisun karkeasti 5 kahtena lohkona: kahden keksinnön mukaisen oleellisesti kahdessa eri konfiguraatiossa LUM2a, LUM2b toimivan integroidun piirin LUM2 muodostama kokonaisuus. Kuten kuvan 3 yhteydessä selostettiin, LUM2-piirissä on kolme tuloa a, b, c ja kaksi lähtöä n, o sekä yksi tai useampi tulo ohjaussignaalia var-10 ten. BRD:n interpolointiosa voidaan toteuttaa kahdella LUM2-piirillä. Ne voidaan kytkeä toisiinsa usealla eri tavalla, mutta pinta-alan suhteen piirin optimaalisin rakenne on kuvan 3 mukainen, jolloin piirit voidaan yhdistää toisiinsa kuvan 5 mukaisesti interpoloinnin toteuttamiseksi minimaali-15 sella tulo- ja lähtömäärällä. Kuvassa 3 esitetty ohjauslohko CTRL ohjaa interpolaattorilohkoja L4, L5, L6' ja valitsin-elimiä V1-V3 kahden eri konfiguraation LUM2a ja LUM2b toteuttamiseksi. Oikealla ohjauksella toteutetaan molemmat konfiguraatiot, jolloin toisen konfiguraation LUM2a mukai-20 seen piiriin tuodaan tulona 14 alinäytteistyskuvion konvertterista SSPC L3 toiseen 40 ms interpolaattorin L6 alihaaraan L6', jota tässä nimitetään alihaaraksi "a", menevä informaatio, edullisesti edellisen kentän informaatio, ja kaksi muuta tuloa 18, 19 saadaan LUM2-piirin toisen konfiguraation 25 LUM2b toteuttavan piirin lähtöinä 18, 19 ja LUM2a-konfiguraation lähtöinä saadaan BRO:n lähtö eli HDTV-kuvaa vastaava 54 MHz videosignaali kahtena 27 MHz signaalina 20, 21. Lähtö voi yhtä hyvin olla yksi 54 MHz signaali. Toisen konfiguraation LUM2b mukaisen piirin tuloon 15 tuodaan alinäytteistys-30 kuvion konvertterista SSPC L3 toiseen 40 ms interpolaattorin L6 alihaaraan L6', jota tässä nimitetään alihaaraksi "c", menevä informaatio, edullisesti seuraavan kentän informaatio, ja tuloihin 16 ja 17 tuodaan 20 ms ja 80 ms haaroja varten alinäytteistetyt kuviot ja lähdöt 18, 19 viedään toi-35 sen konfiguraation LUM2a mukaisen piirin tuloihin. Konfiguraation LUM2a mukainen piiri suorittaa 40 ms interpolaattorin L6 toisen alihaaran L6' (edellisen kentän) interpoloinnin sekä 80/20 ms haarojen interpoloinnit. Konfiguraatiossa 92128 17 LUM2a ei käytetä kompensointiviivelohkoa COMP. Toisen konfiguraation LUM2b mukainen piiri suorittaa 40 ms interpolaat-torin L6 toisen alihaaran L6' (seuraavan kentän) interpoloinnin sekä 40 ms:n prosessointiin kuluvan ajan pituiset 5 viiveet viivelohkolla COMP käyttäen mahdollisesti hyväksi 80/20 ms interpolaattorin sisäisiä juovaviiverakenteita (ei esitetty). 80/20 ms interpolaattorilohkoa L4, L5 ei käytetä interpolointiin LUM2b-konfiguraatiossa, vaan siinä on läpiviennit, jolloin se voidaan ohittaa ohjauksella, tai sen 10 juovaviiverakenteita voidaan käyttää viivekompensointiin, kuten jo mainittiin.
Kuvissa 6a-6d on esitetty karkeasti yksityiskohtaisempi lohkokaavio piiristä LUM2 eri konfiguraatioissa LUM2a ja LUM2b.
15 Kuvien 6a-6d karkeasti esittämien toimintojen selostusten yhteydessä viitataan lähinnä kuvaan 3 piirissä LUM2 tapahtuvien signaalien siirtymisten ja interpoloinnissa suoritettavien toimintojen havainnollistamiseksi, koska kuvat 6a-6d esittävät lähinnä kuvan 3 esittämän keksinnön mukaisen pii-20 rin LUM2 eri toiminnoissa käytettäviä lohkoja.
Kuva 6a esittää tarkemman lohkokaavion kuvassa 5 esitetystä interpolointiosan (joka muodostuu piireistä LUM2a ja LUM2b) toteutuksesta keksinnön mukaisesti piirin LUM2 eri konfigu-25 raatioilla LUM2a ja LUM2b. Konfiguraatiossa LUM2a käytetään 40 ms interpolointilohkoa L6' sekä 80/20 ms interpolointi-lohkoa L4, L5. Lisäksi signaalin siirtämiseksi toivotusti käytetään valinta- ja summauselintä VI, vaiintaelintä V2, valintaelintä V3 (esitetty kuvassa 3) sekä ohjauslohkoa 30 CTRL, joka ohjaa keksinnön mukaisen integroidun piirin LUM2 kyseiseen konfiguraatioon LUM2a. Konfiguraatiossa LUM2b käytetään pääasiallisesti 40 ms interpolointilohkoa L6' sekä kompensointiviivelohkoa COMP. Lisäksi käytetään valitsineli-miä VI-V3 signaalien siirtämiseen sekä ohjauslohkoa CTRL 35 keksinnön mukaisen integroidun piirin LUM2 ohjaamiseksi kyseiseen konfiguraatioon LUM2b. Kuva 6a esittää samalla interpolointiosan LUM2a, LUM2b toiminnan 40 ms haaran parillisten kenttien prosessoinnin aikana, kun filmimoodia ei
_ - I
>21 28 18 käytetä, sekä 80/20 ms haarojen prosessoinnin aikana. Piirillä LUM2b lasketaan tällöin 40 ms:n interpoloinnin seuraa-va kenttä "c" sekä suoritetaan kompensointiviive COMP. Va-lintaelin V2 ohjaa signaalit f ja g suoraan lähdöiksi j ja k 5 (kuva 3). Toteutus voidaan pinta-alaoptimoida, jolloin osa kompensointiviiveestä muodostetaan 20/80 ms:n lohkon L4, L5 juovaviiveillä. Valintaelin V3 valitsee haarapäätöstiedon perusteella ulostuloihin n ja o 40 ms haarapäätöksen tapauksessa signaalit d ja e, muutoin viivästetyt signaalit f ja g 10 tai kompensointiviivelohkossa COMP ja 80/20 ms interpoloin-tilohkon L4, L5 juovaviiveillä viivästetyt signaalit 1 ja m. Piirillä LUM2a lasketaan 40 ms:n interpoloinnin edellinen kenttä "a" ja 20/80 ms:n interpolointi. Valinta/summausloh-kossa VI keskiarvotetaan sisääntulot b ja c ja signaalit d 15 ja e, jos haarapäätös on 40 ms ja parillisia kenttiä prosessoidaan, eikä filmimoodi ole käytössä. Haarapäätöksen ollessa 20/80 ms ohjataan signaalit b ja c suoraan valintaelinten VI ja V2 kautta 80/20 ms interpolaattorille L4, L5. Valinta-elimen V2 tulot h ja i tai f ja g johdetaan suoraan j:hin ja 20 k:hon ja valintaelimessä V3 1 ja m ulostuloihin n ja o. Mikäli prosessoitava kuvalohko on 40 ms:n moodissa, suoritetaan 20/80 ms interpoloinnin prosessointilohkossa L4, L5 ainoastaan kompensointiviive.
25 Kuvassa 6b on esitetty pääpiirteet LUM2-piirin toiminnasta 40 ms haaran parittomien kenttien prosessoinnin aikana, jolloin käytetään vain toista 40 ms interpolaattorin alihaaraa L6', sekä filmimoodin aikana, jolloin voidaan myös suorittaa 80/20 ms interpolointi. Piirillä LUM2b suoritetaan tällöin 30 ainoastaan kompensointiviive COMP, joka voidaan muodostaa osittain 20/80 ms interpolointilohkossa L4, L5 olevilla juovaviiveillä. Valintaelin V2 ohjaa f:n ja g:n j:ksi ja k:ksi ja valintaelin V3 l:n ja m:n ulostuloihin n ja o (kuva 3). Käsiteltäessä parittomia kenttiä käytetään ainoastaan nykyi-35 sen kentän "b" näytteitä, jolloin interpolointiin riittää 40 ms interpolaattorin L6 toinen alihaara L6' ja tällöin piirillä LUM2a suoritetaan 40 ms:n interpolointi ilman liike-kompensointia, eikä piirin LUM2b 40 ms interpolointilohkoa 92128 19 L6' käytetä lainkaan. Valintaelin VI valitsee lähtöihinsä h ja i sisääntulot b ja c 80/20 ms:n haarapäätöksen tapauksessa ja signaalit d ja e 40 ms:n tapauksessa (kuva 3). Valintaelin V2 ohjaa h:n ja i:n j:hin ja k:hon ja valintaelin V3 5 l:n ja m:n ulostuloihin n ja o. Mikäli prosessoitava kuva-lohko on 40 ms:n moodissa, 20/80 ms interpoloinnin proses-sointilohkossa L4, L5 suoritetaan ainoastaan kompensointi-viive.
10 Kuvassa 6c on esitetty vaihtoehtoinen suoritusmuoto toiminnasta 40 ms haaran parittomien kenttien prosessoinnissa, filmimoodin aikana ja 80/20 ms interpoloinnin aikana. LUM2b-piiri toimii kuten kuvan 6a tapauksessa, paitsi ettei 40 ms:n haarassa L6' suoriteta liikekompensointia (koska ky-15 seessä on parittomien kenttien prosessointi). LUM2a-piirillä suoritetaan ainoastaan 80/20 ms:n interpolointi L4, L5, jolloin valintaelin VI ohjaa b:n ja c:n h:ksi ja i:ksi ja valintaelin V2 h:n ja i:n j:ksi ja k:ksi. Valintaelin V3 ohjaa l:n ja m:n ulostuloihin n ja o (kuva 3). Mikäli prosessoita-20 va kuvalohko on 40 ms:n moodissa, 20/80 ms:n interpoloinnin prosessointilohkossa L4, L5 suoritetaan ainoastaan kompen-sointiviive.
Kuvassa 6d on esitetty toinen vaihtoehtoinen suoritusmuoto 25 toiminnassa 40 ms haaran parittomien kenttien prosessoinnissa filmimoodin aikana ja 80/20 ms interpoloinnin aikana. LUM2b-piirillä suoritetaan kaikki interpoloinnit L4, L5, L6' sekä kompensointiviive COMP. 40 ms:n interpoloinnissa L6' ei käytetä liikekompensointia. Konfiguraatiossa LUM2b valitsee 30 valintaelin VI tällöin d:n ja e:n luksi ja i:ksi (kuva 3).
Valintaelin V2 valitsee lähtöihinsä j ja k kuvalohkon haara-päätöksestä riippuen 40 ms tapauksessa signaalit h ja i ja 20/80 ms tapauksesa signaalit b ja c (eli signaalit f ja g). Valintaelin V3 ohjaa l:n ja m:n ulostuloihin n ja o. Mikäli 35 prosessoitava kuvalohko on 40 ms:n moodissa, 20/80 ms:n interpoloinnin prosessointilohkossa L4, L5 suoritetaan ainoastaan kompensointiviive. LUM2a piirillä sisääntulot b, c ohjataan suoraan ulostuloiksi n, o, jolloin valintaelin V2 >2128 20 valitsee signaalit b ja c j:ksi ja k:ksi ja valintaelin V3 ohjaa l:n ja m:n ulostuloihin n ja o.
Kuvien 6c ja 6d esittämät vaihtoehtoiset suoritusmuodot ovat 5 tarpeen mikäli halutaan optimoida tehonkulutusta, jolloin vain aktiiviset lohkot ovat käynnissä ja muut sammutettuina. Nämä eri suoritusmuodot saavutetaan ohjaamalla LUM2-piiriä siten, että se toteuttaa kyseiset eri LUM2a- ja LUM2b-konfi-guraatiot edellä esitetyn mukaisesti. Käyttämällä kuvien 6b-10 6d esittämiä suoritusmuotoja vuorottelemalla niitä sopivassa järjestyksessä voidaan piirien LUM2a ja LUM2b tehonkulutusta tasata keskenään. Kuvien 6c ja 6d esittämissä suoritusmuodoissa SSPC L3 vaihtaa 40 ms:n haaran lähtöjensä arvoja keskenään, koska parittomien kenttien prosessoinnissa käytetään 15 vain 40 ms interpoloinniri toista alihaaraa L6' ja tavallisesti SSPC L3 antaa lähtönsä ylempään alihaaraan L6' eli tässä esitettyjen suoritusmuotojen tapauksessa lähtö annettaisiin tavallisesti piirille LUM2a, kun taas kuvissa 6c ja 6d 40 ms interpolointi suoritetaan alemmassa piirissä LUM2b. 20 Vaihtoehtoisesti voidaan, kuten edellä selostettiin, vaihtaa ylemmän ja alemman LUM2-piirin toimintoja keskenään, jolloin kuvien 6c ja 6d tapauksessa 40 ms interpolointi suoritettaisiin ylemmässä LOM2-piirissä, eikä SSPC L3:n tällöin tarvitse vaihtaa lähtöjensä arvoja keskenään.
25
Kuvien 3-6 esittämät suoritusmuodot ovat optimoituja pinta-alan ja tulo- ja lähtönapojen määrän suhteen, vaikkakin kuvissa 6a-6d esitettiin vaihtoehtoisia suoritusmuotoja tehonkulutuksen optimoimiseksi. Seuraavassa esitetään keksinnön 30 mukaisen piiriratkaisun vaihtoehtoisia suoritusmuotoja tehonkulutuksen optimoimiseksi viittaamalla kuviin 7-9. Näissä suoritusmuodoissa tulo- ja lähtönapojen määrä sekä keksinnön mukaisen integroidun piirin LUM2 pinta-ala tosin kasvavat.
35 Kuvassa 7 on esitetty LUM2-piirien väliset liitännät tehonkulutusta optimoivassa suoritusmuodossa, kun LOM2a- ja LUM2b-piirien sisäiset toimintamuodot vastaavat kuvissa 6a-6d esitettyjä toimintoja. LUM2-piirin toiminta ja toteutus 92128 21 pysyy siis olennaisesti samanlaisena kuin kuvan 3 mukainen toteutus. Ainoastaan yksi valitsinelin on lisätty, kuten on esitetty kuvassa 9.
5 Ideana kuvan 7 esittämässä vaihtoehdossa on tasata kahden identtisen piirin LUM2 tehonkulutusta vaihtamalla piirien prosessointijärjestys käänteiseksi kahden (tai mahdollisesti 4:n, 8:n...) prosessoidun kentän välein, jottei toista LUM2-piiriä kuormitettaisi olennaisesti enemmän kuin toista. Toi-10 sin sanoen, jos kuvassa 7 esitetty ylempi LUM2-piiri suorittaa ensin esim. kuvien 6a-6d esittämien LUM2a-piirien toiminnot ja alempi LUM2-piiri suorittaa vastaavien kuvien LUM2b-piirien mukaiset toiminnot (kuva 8a), vaihdetaan mainitun ylemmän ja alemman LUM2-piirin toiminnot keskenään 15 siten, että kahden (tai 4:n tai 8:n...) prosessoidun kentän jälkeen ylempi LUM2-piiri suorittaa LUM2b-konfiguraation mukaiset toiminnot ja alempi LUM2-piiri suorittaa LUM2a-kon-figuraation mukaiset toiminnot (kuva 8b). Parittomien kenttien aikana prosessoidaan vain yhdessä 40 ms:n interpoloin-20 tihaarassa L6', jolloin toinen haara L6' voidaan sammuttaa kokonaan tehonkulutuksen pienentämiseksi, kuten esitettiin kuvassa 6d. Toiminnot voidaan vaihtaa, koska LUM2a- ja LUM2b-konfiguraatiot toteutetaan kahdella identtisellä piirillä LUM2. Lisäksi tehonkulutusta voidaan pienentää sammut-25 tamalla aina toisen LUM2-piirin passiivinen 20/80 ms:n in-terpolointilohko (jota ei käytetä interpolointiin).
Kuvassa 7 LUM2a- ja LUM2b-piirien väliset linjat 18, 19 ovat kaksisuuntaiset. Molempien piirien ulostulot 20, 21 on kyt-30 ketty samoihin ulostulolinjoihin. Kun toinen piiri tuottaa ulostulodatan, toisen ulostulot asetetaan korkeaimpedanssi-tilaan. Tulo- ja lähtönapojen määrä kasvaa näin ollen optimoitaessa tehonkulutusta.
35 Kuvassa 9 on esitetty keksinnön mukaisen integroidun piirin LUM2 toteutus kuvan 7 mukaisessa kytkennässä tehonkulutuksen optimoimiseksi. Toteutus on hyvin samankaltainen kuvan 3 kanssa; ainoastaan sisääntuloon on lisätty ylimääräinen va- 92128 22 lintaelin V4 ja vastaavasti kaksi ylimääräistä tuloa. Valin-taelimeen V3 on lisätty kaksi lähtöä. Lisäksi piirissä on sisään/ulostulopuskuri (ei numeroitu), johon tulee kaksi kaksisuuntaista linjaa 18, 19 eli sen kautta voidaan ottaa 5 kaksi tulosignaalia 18, 19 tai antaa kaksi lähtösignaalia 18, 19. Täten LUM2-piiriin on jouduttu lisäämään kaksi kaksisuuntaista linjaa. Kuvan 9 piiri toimii kuten kuvan 3 piiri kuvien 6a (parilliset kentät) ja 6b (parittomat kentät, tai 6c tai 6d) mukaisissa suoritusmuodoissa. Suurin ero on 10 se, että LUM2-piirit vaihtavat keskenään toimintatiloja 2:n (tai 4:n, 8:n...) kentän välein. Toimintamuodon vaihto suoritetaan valitsinelimillä VI ja V4, joita ohjataan ohjaus-lohkolla CTRL. Mikäli piiri LUM2 on tilassa LUM2a, valitsee valintaelin VI signaaleihin b ja c sisääntulot 18 ja 19 ja 15 valintaelin V4 aktiivisiksi ulostuloiksi lähdöt 20 ja 21.
Mikäli piiri on tilassa LUM2b, valitsee valintaelin Vl signaaleihin b ja c sisääntulot 16 ja 17 ja valintaelin V4 aktiivisiksi ulostuloiksi lähdöt 18 ja 19. Kumpikin piiri asettaa passiiviset ulostulot korkeaimpedanssitilaan. Toi-20 mintamuotoja vaihdettaessa vaihtaa SSPC 40 ms:n haaran lähtöjensä arvoja keskenään.
Vielä eräs vaihtoehto piirikohtaisen tehonkulutuksen pienentämiseksi on suorittaa interpoloinnit käyttäen kolmea keske-25 nään toisiinsa kytkettyä keksinnön mukaista integroitua piiriä, jolloin yhdellä LUM2-piirillä käytetään joko 40 ms in-terpolaattoria L6' tai 80/20 ms interpolaattoria L4, L5 tai ei kumpaakaan, mutta ei molempia. Toisin sanoen yhdellä piirillä suoritetaan 40 ms interpoloinnin toisen alihaaran L6' 30 interpolointi, toisella piirillä suoritetaan 40 ms interpoloinnin toisen alihaaran L6' interpolointi ja kolmannella piirillä suoritetaan 80/20 ms interpolointi L4, L5, ja jos jotakin näistä piireistä ei käytetä tai osaa piiristä ei käytetä, sammutetaan kyseinen piiri tai kyseinen osa piiris-35 tä. Vastaavasti kuin kahden LUM2-piirin toteutuksessa tasataan kolmen LUM2-piirin toteutuksessa niiden LUM2-piirien tehonkulutusta keskenään, joilla suoritetaan 40 ms interpo-loinnin toisen alihaaran L6' interpolointi. Etenkin silloin.
23 921 28 kun prosessoidaan parittomia kenttiä, jolloin 40 ms prosessoinnissa käytetään vain toista alihaaraa L6', tasataan piirien tehonkulutusta vuorottelemalla piirien käyttöä sopivasti .
5
Keksinnön mukaisella piiriratkaisulla, jossa HD-MAC-dekoode-rin interpoloinnit suoritetaan kahdella keksinnön mukaisella integroidulla piirillä LUM2, jossa on n. 350 000 transistoria, saavutetaan huomattava tilansäästö verrattuna kahdeksan 10 patenttihakemuksessa PCT/NL91/00021 esitetyn TDFS-piirin käyttöön, jossa TDFS-piirissä on n. 240 000 transistoria.
HD-MAC-dekooderi on nyt toteutettu viidellä integroidulla piirillä (neljä eri tyyppistä piiriä), kun mainitun patenttihakemuksen ratkaisussa on käytetty peräti 19 integroitua 15 piiriä (kuusi eri tyyppistä piiriä). Täten keksinnön mukainen ratkaisu tuo huomattavan kustannus- ja tilansäästön HD-MAC-dekooderin toteutuksessa.

Claims (20)

  1. 24 9 21 28
  2. 1. Menetelmä HD-MAC-dekooderin alinäytteistyskuviosta teräväpiirtotelevisiokuvaksi käsittelevien signaalinkäsitte-lyhaarojen (L4, L5, L6) toteuttamiseksi, jossa HD-MAC-dekoo- 5 derissa - videosignaali viedään muisteihin (L2), - muisteihin (L2) tallennettuja näytteitä luetaan ja käsitellään siten, että muodostuu alkuperäinen lähetetty ali-näytteistyskuvio, 10. johdetaan muodostettu alinäytteistyskuvio kolmeen signaa- linkäsittelyhaaraan (L4, L5, L6), joista ensimmäinen haara (L5) käsittelee kuvan sisäisesti näytteitä kuva-alueista, jotka ovat oleellisesti stationäärisiä, ja toinen haara (L6) käsittelee kentän sisäisesti näytteitä kuva-alueista, joissa 15 liike on hidasta, ja kolmas haara (L4) käsittelee kentän sisäisesti näytteitä kuva-alueista, joissa liike on nopeaa, ja - liiketiedon (DATV) ohjaamalla kytkimellä (L7) kytketään yhden signaalinkäsittelyhaaran (L4, L5 tai L6) muodostama teräväpiirtotelevisiokuva kerrallaan dekooderin lähtöön, 20 tunnettu siitä, että - kytketään toisiinsa ainakin kaksi piiriä (LUM2), jotka jokainen käsittävät ensimmäisen ja kolmannen signaalinkäsittelyhaaran interpolaattorin (L4, L5) ja toisen signaalinkäsittelyhaaran (L6) yhden alihaaran interpolaattorin (L6').
  3. 2. Patenttivaatimuksen 1 mukainen menetelmä, tunnettu siitä, että piirit (LUM2) ovat identtisiä.
  4. 3. Patenttivaatimuksen 1 mukainen menetelmä, tunnettu sii-30 tä, että piirit (LUM2) kytketään toisiinsa siten, että - ensimmäiseen piiriin (LUM2b) tuodaan ensimmäisen ja kolmannen signaalinkäsittelyhaaran (L4, L5) alinäytteistyskuvi-ot (16, 17) ja toisen signaalinkäsittelyhaaran (L6) toisen alihaaran (L6') alinäytteistyskuvio (15), ja 35. toiseen piiriin (LUM2a) tuodaan toisen signaalinkäsittely- haaran (L6) toisen alihaaran (L6') alinäytteistyskuvio (14) ja ensimmäisen piirin (LUM2b) lähdöt (18, 19), ja 92128 25 - teräväpiirtotelevisiokuva saadaan toisen piirin (LUM2a) lähdöistä (20, 21).
  5. 4. Patenttivaatimuksen 3 mukainen menetelmä, tunnettu sii-5 tä, että käsiteltäessä toisen signaalinkäsittelyhaaran (L6) parillisia kenttiä ja ensimmäisen ja kolmannen signaalinkäsittelyhaaran (L4, L5) alinäytteistyskuvioita - suoritetaan ensimmäisessä piirissä (LUM2b) toisen haaran (L6) toisen alihaaran (L61) alinäytteistyskuvion käsittely, 10 ja - toisessa piirissä (LUM2a) toisen haaran (L6) toisen alihaaran (L6') alinäytteistyskuvion käsittely ja ensimmäisen ja kolmannen signaalinkäsittelyhaaran (L4, L5) alinäytteis-tyskuvioiden käsittely. 15
  6. 5. Patenttivaatimuksen 3 mukainen menetelmä, tunnettu siitä, että käsiteltäessä toisen signaalinkäsittelyhaaran (L6) parittomia kenttiä ja ensimmäisen ja kolmannen signaalinkäsittelyhaaran (L4, L5) alinäytteistyskuvioita 20. suoritetaan toisessa piirissä (LUM2a) toisen haaran (L6) toisen alihaaran (L6') alinäytteistyskuvion käsittely ja ensimmäisen ja kolmannen signaalinkäsittelyhaaran (L4, L5) alinäytteistyskuvioiden käsittely.
  7. 6. Patenttivaatimuksen 3 mukainen menetelmä, tunnettu sii tä, että käsiteltäessä toisen signaalinkäsittelyhaaran (L6) parittomia kenttiä ja ensimmäisen ja kolmannen signaalinkäsittelyhaaran (L4, L5) alinäytteistyskuvioita - suoritetaan ensimmäisessä piirissä (LUM2b) toisen haaran 30 (L6) toisen alihaaran (L61) alinäytteistyskuvion käsittely ja ensimmäisen ja kolmannen signaalinkäsittelyhaaran (L4, L5) alinäytteistyskuvioiden käsittely. 1 2 3 4 Patenttivaatimuksen 3 mukainen menetelmä, tunnettu sii- 2 35 tä, että käsiteltäessä toisen signaalinkäsittelyhaaran (L6) 3 parittomia kenttiä ja ensimmäisen ja kolmannen signaalinkä 4 sittelyhaaran (L4, L5) alinäytteistyskuvioita 92128 26 - suoritetaan ensimmäisessä piirissä (LUM2b) toisen haaran (L6) toisen alihaaran (L61) alinäytteistyskuvion käsittely, ja - toisessa piirissä (LUM2a) ensimmäisen ja kolmannen signaa-5 linkäsittelyhaaran (L4, L5) alinäytteistyskuvioiden käsittely.
  8. 8. Patenttivaatimuksen 3 mukainen menetelmä, tunnettu siitä, että piirissä (LUM2) olevilla kompensointiviiveillä 10 (COMP) suoritetaan viivekompensointi.
  9. 9. Patenttivaatimuksen 8 mukainen menetelmä, tunnettu siitä, että viivekompensointi suoritetaan osittain ensimmäisen ja kolmannen signaalinkäsittelyhaaran (L4, L5) juovaviiveil- 15 lä.
  10. 10. Jonkin patenttivaatimuksen 3-7 mukainen menetelmä, tunnettu siitä, että myös toiseen piiriin (LUM2a) tuodaan ensimmäisen ja kolmannen signaalinkäsittelyhaaran (L4, L5) 20 alinäytteistyskuviot (16,’ 17) , ja ensimmäiseen piiriin (LUM2b) tuodaan lisäksi toisen piirin (LUM2a) lähdöt (18, 19) .
  11. 11. Patenttivaatimuksen 10 mukainen menetelmä, tunnettu 25 siitä, että teräväpiirtotelevisiokuva saadaan toisen piirin (LUM2a) lähdöistä (20, 21) ja ensimmäisen piirin (LUM2b) lähdöt (20, 21) asetetaan korkeaimpedanssiseen tilaan. 1 Patenttivaatimuksen 10 mukainen menetelmä, tunnettu 30 siitä, että ensimmäisen (LUM2b) ja toisen (LUM2a) piirin toiminta vaihdetaan keskenään siten, että ensimmäinen piiri (LUM2b) suorittaa jossakin patenttivaatimuksessa 4-7 mainitut toisen piirin (LUM2a) toiminnot ja toinen piiri (LUM2a) suorittaa jossakin patenttivaatimuksessa 4-7 mai-35 nitut ensimmäisen piirin (LUM2a) toiminnot, jolloin teräväpiirtotelevisiokuva saadaan ensimmäisen piirin (LUM2b) lähdöistä (20, 21) ja toisen piirin (LUM2a) lähdöt (20, 21) asetetaan korkeaimpedanssiseen tilaan. 92128 27
  12. 13. Patenttivaatimuksen 1 mukainen menetelmä, tunnettu siitä, että kolme piiriä (LUM2) kytketään toisiinsa siten, että - ensimmäiseen piiriin (LUM2) tuodaan toisen signaalinkäsit-telyhaaran (L6) toisen alihaaran (L6') alinäytteistyskuvio, 5. toiseen piiriin (LUM2) tuodaan toisen signaalinkäsittely- haaran (L6) toisen alihaaran (L6') alinäytteistyskuvio, ja - kolmanteen piiriin (LUM2) tuodaan ensimmäisen ja kolmannen signaalinkäsittelyhaaran (L4, L5) alinäytteistyskuviot ja ensimmäisen ja toisen piirin (LOM2) lähdöt, ja 10. teräväpiirtotelevisiokuva saadaan kolmannen piirin (LUM2) lähdöistä.
  13. 14. HD-MAC-dekooderin alinäytteistyskuviosta teräväpiirtotelevisiokuvaksi käsittelevien signaalinkäsittelyhaarojen 15 (L4, L5, L6) piiriratkaisu, joka HD-MAC-dekooderi käsittää - muisteja (L2), joihin voidaan tallentaa haluttu lukumäärä vastaanotettuja näytteitä, - alinäytteistyskuvion palautuspiirin (L3), joka lukee muisteihin (L2) tallennettuja näytteitä ja muodostaa vastaan- 20 otettuun signaaliin liitetyn, kuvan liikkeen ilmaisevan liiketiedon (DATVj ohjaamana alkuperäiset lähetetyt alinäytteistyskuviot , - kolme rinnakkaista alinäytteistyskuvion palautuspiiriin (L3) kytkettyä signaalinkäsittelyhaaraa (L4, L5, L6), joista 25 ensimmäinen haara (L5) käsittelee kuvan sisäisesti näytteitä kuva-alueista, jotka ovat oleellisesti stationäärisiä ja toinen haara (L6) käsittelee kentän sisäisesti näytteitä kuva-alueista, joissa liike on hidasta, ja kolmas haara (L4) käsittelee kentän sisäisesti näytteitä kuva-alueista, joissa 30 liike on nopeaa, ja joihin signaalinkäsittelyhaaroihin muodostettu alinäytteistyskuvio ohjautuu liiketiedon (DATV) . . perusteella, ja - liiketiedon (DATV) ohjaaman kytkinelimen (L7), joka kytkee yhden signaalinkäsittelyhaaran (L4, L5 tai L6) muodostaman 35 signaalin kerrallaan dekooderin lähtöön, tunnettu siitä, että se käsittää - ainakin kaksi toisiinsa kytkettyä piiriä (LUM2), joista jokainen käsittää ensimmäisen ja kolmannen signaalinkäsit- 28 >ζ ι z8 telyhaaran interpolaattorin (L4, L5) ja toisen signaalinkä-sittelyhaaran (L6) yhden alihaaran interpolaattorin (L61).
  14. 15. Patenttivaatimuksen 13 mukainen piiriratkaisu, tunnettu 5 siitä, että piirit (LUM2) ovat identtisiä.
  15. 16. Patenttivaatimuksen 14 mukainen piiriratkaisu, tunnettu siitä, että siinä on kaksi piiriä (LUM2) kytkettynä toisiinsa siten, että 10. ensimmäinen piiri (LUM2b) on kytketty alinäytteistyskuvion palautuspiirin (L3) ensimmäisen ja kolmannen signaalinkäsit-telyhaaran (L4, L5) lähtöihin (16, 17) ja alinäytteistyskuvion palautuspiirin (L3) toisen signaalinkäsittelyhaaran (L6) toisen alihaaran (L6*) lähtöön (15), ja 15 - toinen piiri (LUM2a) on kytketty alinäytteistyskuvion pa lautuspiirin (L3) toisen signaalinkäsittelyhaaran (L6) toisen alihaaran (L6') lähtöön (14) ja ensimmäisen piirin (LUM2b) lähtöihin (18, 19), ja - piiriratkaisun lähtönä on toisen piirin (LUM2a) lähdöt 20 (20, 21) .
  16. 17. Patenttivaatimuksen 14 mukainen piiriratkaisu, tunnettu siitä, että siinä on kolme piiriä (LUM2) kytkettynä toisiinsa siten, että 25. ensimmäinen piiri (LUM2) on kytketty tuloistaan alinäyt- ·- teistyskuvion palautuspiirin (L3) toisen signaalinkäsittely-haaran (L6) toisen alihaaran (L6') lähtöön, - toinen piiri (LUM2) on kytketty tuloistaan alinäytteistyskuvion palautuspiirin (L3) toisen signaalinkäsittelyhaaran 30 (L6) toisen alihaaran (L61) lähtöön, - kolmas piiri (LUM2) on kytketty tuloistaan alinäytteistyskuvion palautuspiirin (L3) ensimmäisen ja kolmannen signaalinkäsittelyhaaran (L4, L5) lähtöihin ja ensimmäisen (LUM2) ja toisen (LUM2) piirin lähtöihin, ja 35. piiriratkaisun lähtönä‘on kolmannen piirin (LUM2) lähdöt.
  17. 18. Patenttivaatimuksen 14 mukainen piiriratkaisu, tunnettu siitä, että piirissä (LUM2) on valitsinelimiä (VI, V2) kyt- >21 28 29 kettyinä interpolaattoreiden (L4, L5, L6') väliin, ja oh-jauslohko (CTRL), joka ohjaa valitsinelimiä (VI, V2) ja in-terpolaattoreita (L4, L5, L6').
  18. 19. Patenttivaatimuksen 14 mukainen piiriratkaisu, tunnettu siitä, että piirissä (LUM2) on kompensointiviive-elin (COMP) kytkettynä rinnakkain toisen signaalinkäsittelyhaaran (L6) alihaaran interpolaattorin (L6') kanssa ja sarjaan ensimmäisen ja kolmannen signaalinkäsittelyhaaran interpolaattorin 10 (L4, L5) kanssa.
  19. 20. Patenttivaatimuksen 14 mukainen piiriratkaisu, tunnettu siitä, että piirin (LUM2) toisen signaalinkäsittelyhaaran (L6) alihaaran interpolaattori (L6') ja ensimmäisen ja kol- 15 mannen signaalinkäsittelyhaaran interpolaattori (L4, L5) sisältävät kunkin signaalinkäsittelyn vaatimat viive-elimet.
  20. 21. Patenttivaatimuksen 14 mukainen piiriratkaisu, tunnettu siitä, että piiri (LUM2) on integroitu piiri. 92128 30
FI923860A 1992-08-28 1992-08-28 Menetelmä HD-MAC-dekooderin signaalinkäsittelyhaarojen toteuttamiseksija menetelmän mukainen piiriratkaisu FI92128C (fi)

Priority Applications (1)

Application Number Priority Date Filing Date Title
FI923860A FI92128C (fi) 1992-08-28 1992-08-28 Menetelmä HD-MAC-dekooderin signaalinkäsittelyhaarojen toteuttamiseksija menetelmän mukainen piiriratkaisu

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FI923860A FI92128C (fi) 1992-08-28 1992-08-28 Menetelmä HD-MAC-dekooderin signaalinkäsittelyhaarojen toteuttamiseksija menetelmän mukainen piiriratkaisu
FI923860 1992-08-28

Publications (4)

Publication Number Publication Date
FI923860A0 FI923860A0 (fi) 1992-08-28
FI923860A FI923860A (fi) 1994-03-01
FI92128B true FI92128B (fi) 1994-06-15
FI92128C FI92128C (fi) 1994-09-26

Family

ID=8535777

Family Applications (1)

Application Number Title Priority Date Filing Date
FI923860A FI92128C (fi) 1992-08-28 1992-08-28 Menetelmä HD-MAC-dekooderin signaalinkäsittelyhaarojen toteuttamiseksija menetelmän mukainen piiriratkaisu

Country Status (1)

Country Link
FI (1) FI92128C (fi)

Also Published As

Publication number Publication date
FI923860A0 (fi) 1992-08-28
FI923860A (fi) 1994-03-01
FI92128C (fi) 1994-09-26

Similar Documents

Publication Publication Date Title
EP0838116B1 (en) Multiformat scan conversion
US4661850A (en) Progressive scan television system with interlaced inter-field sum and difference components
KR910000548B1 (ko) 칼라 텔레비젼 표시 장치
US5144427A (en) Television receiver decoder apparatus for bandwidth-compressed high definition television signal
US4989091A (en) Scan converter for a high definition television system
US5136380A (en) Display signal device and method for providing compatibility between ntsc television and hdtv
US4912556A (en) Apparatus for compensating contour of television signal
JP3295762B2 (ja) 順次走査変換装置
KR930004822B1 (ko) 텔레비젼 신호 변환장치
EP0851677A1 (en) Video signal processing apparatus and processing method
KR100204441B1 (ko) 텔레비전 수상기
FI92128B (fi) Menetelmä HD-MAC-dekooderin signaalinkäsittelyhaarojen toteuttamiseksija menetelmän mukainen piiriratkaisu
JPH0888838A (ja) テレビジョン受像機
FI89228C (fi) Foerfarande foer att uppkonvertera faeltfrekvens av en bild formad fraon en i samplingsradsform ankommande hdtv-signal
FI91472B (fi) Menetelmä näytejonomuodossa tulevan HDTV-signaalin käsittelemiseksi jamenetelmässä käytettävä laite
KR0147777B1 (ko) 영상 신호 송신 및 수신 장치와 그 방법
JP2517652B2 (ja) 帯域圧縮テレビジョン信号の受信装置
EP0475788A2 (en) Video signal transmission
JPH04273683A (ja) テレビジョン信号の受信、処理装置
JPH11510356A (ja) ビデオ信号のカラーデコーディングおよびカラーデシメーションのための回路装置
JPH0486089A (ja) 映像信号変換装置
JPH04188983A (ja) テレビジョン信号処理回路
JPH03132184A (ja) テレビジョン受信機
JPH07143258A (ja) テレビジョン信号処理装置
JPH0244987A (ja) 帯域圧縮テレビジョン信号の受信装置

Legal Events

Date Code Title Description
FG Patent granted

Owner name: SALON TELEVISIOTEHDAS OY

BB Publication of examined application
MM Patent lapsed