JPH08149104A - 時分割多重通信方式 - Google Patents

時分割多重通信方式

Info

Publication number
JPH08149104A
JPH08149104A JP6283400A JP28340094A JPH08149104A JP H08149104 A JPH08149104 A JP H08149104A JP 6283400 A JP6283400 A JP 6283400A JP 28340094 A JP28340094 A JP 28340094A JP H08149104 A JPH08149104 A JP H08149104A
Authority
JP
Japan
Prior art keywords
input port
channel
address
link
individual
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6283400A
Other languages
English (en)
Inventor
Nobuaki Ishii
伸明 石井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP6283400A priority Critical patent/JPH08149104A/ja
Priority to US08/559,047 priority patent/US5630065A/en
Publication of JPH08149104A publication Critical patent/JPH08149104A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/16Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
    • H04J3/1682Allocation of channels according to the instantaneous demands of the users, e.g. concentrated multiplexers, statistical multiplexers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13097Numbering, addressing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13208Inverse multiplexing, channel bonding, e.g. TSSI aspects
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13216Code signals, frame structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13292Time division multiplexing, TDM
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13332Broadband, CATV, dynamic bandwidth allocation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/1334Configuration within the switch
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13386Line concentrator
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13392Channels assigned according to rules

Abstract

(57)【要約】 【目的】 伝送量の比較的少なく、かつ負荷が変動する
独立した複数リンクを多重伝送する伝送路において、他
のチャネルや個々のリンクには影響を与えず、中継伝送
路の物理レイヤで可変データレート(速度)のマルチリ
ンク化を行い、回線利用効率を上げる。 【構成】 集線装置10は、各個別終端装置40〜4n
と接続された各個別リンク50〜5nの信号を監視し、
入力のあったリンクを共用データリンクチャネル21に
接続すると共に、入力のあったリンクのアドレス情報を
アドレス識別チャネル22を通して送出する。集線装置
10は、この処理を各個別リンクに対して行い、集線し
ていくことにより、各リンクからみると可変データレー
トの多重を行うことができる。分配装置30は、共用デ
ータリンクチャネル21の信号を受信すると共に、アド
レス識別チャネル22の内容にしたがって、該当する個
別リンク60〜6nへ順次接続し、データを転送する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、独立した複数の信号デ
ータリンクを中継する伝送路を有する時分割多重通信方
式に関する。
【0002】
【従来の技術】従来、この種の時分割多重通信方式で
は、一般的に時間的分割されたハイウェイのあるタイム
スロットを特定チャネル(リンク)に固定的にアサイン
していた。また、そのタイムスロットがマルチフレーム
構成をとっている場合でも、各チャネルはフレーム毎に
独立しており、各チャネルの伝送周期(伝送量)は常に
一定である。
【0003】また、特開平4−220848号公報に記
載されているように、複数のタイムスロットを可変に組
み合わせ様々な帯域幅を持たせ、可変速度の拡張チャネ
ルを構成する場合には、同一フレーム内のタイムスロッ
トの数には制限があるため、拡張チャネルを確保するた
め、該当タイムスロットを増やす場合には、今までその
タイムスロットを使用していた他のチャネルを移動また
は削除したり、また、必要な帯域幅分の最大数のタイム
スロットを拡張チャネル用にあらかじめ予約し確保する
必要があった。
【0004】また、中継伝送路のタイムスロットを共用
させるために論理多重(マルチリンク)化する場合に
は、一度中継路の出入口で各個別リンクを終端し、中継
伝送路内を新たにマルチリンクプロトコルを用い多重化
する必要があった。
【0005】
【発明が解決しようとする課題】上述した従来の時分割
多重通信方式では、各チャネルにアサインされているタ
イムスロットの伝送速度(量)は、そこに流れる信号量
に関わらず常に一定であるため、平均信号量が比較的少
なく、かつ負荷が変動する独立したリンクに適用した場
合、各チャネルは、最繁時のトラフィックを賄うに必要
な伝送路(チャネル)をそれぞれ用意する必要があるた
め、通常時には、回線効率が良くないという問題点があ
った。
【0006】また、複数のタイムスロットを負荷に応じ
て可変に組み合わせ、可変速度の拡張チャネルを構成し
た場合には、同一フレーム内のタイムスロット数はあら
かじめ決まっているため、拡張チャネルのために新たな
タイムスロットを増やす場合には、以前そのタイムスロ
ットを使用していた他のチャネルを移動または削除する
など、他のチャネルに対しても影響する問題点があっ
た。また、他のチャネルに対する影響を無くすため、あ
らかじめ必要な帯域幅分の最大数のタイムスロットを拡
張チャネル用に割り当てた場合、負荷が少ない通常時に
は、割り当てた分は有効に使われないため、むだが生
じ、その時分割ハイウェイの回線効率が良くないという
問題点があった。
【0007】また、各リンクの負荷変動をお互いに吸収
するため、特定タイムスロットを共用したマルチリンク
プロトコル(論理多重)にした場合、一度中継路の出入
口で各個別リンクを終端しなければならないため、個別
リンクでの両終端間でのプロトコルの透過性を保証する
ことができないという問題点があった。
【0008】本発明の目的は、個々のリンクに影響を与
えず、中継伝送路の物理レイヤで可変データレート(速
度)のマルチリンク化を行い、伝送路の回線利用効率を
上げることができる時分割多重通信方式を提供すること
にある。
【0009】
【課題を解決するための手段】本発明の時分割多重通信
方式は、共用データリンクチャネルとアドレス識別チャ
ネルとからなる中継用ハイウェイと、複数の個別リンク
終端装置の各々と接続された複数の個別リンクの各々か
ら送出された信号を受信し、一時保持する複数の入力ポ
ート部と、前記入力ポート部に信号が入力されたことを
検出し、該入力ポート部の物理的位置から入力信号の入
力ポートアドレスを検出するアドレス検出手段と、指定
された入力ポート部を指定された時間、時分割された前
記中継用ハイウェイの共用データリンクチャネルに接続
する入力ポート処理手段と、前記入力ポートアドレスの
入力ポートを、前記入力信号の長さに応じた時間、前記
共用データリンクチャネルに接続するように、前記入力
ポート切替情報により入力ポートを選択し、入力信号の
長さに応じた時間、前記入力ポート接続手段を切替制御
する集線制御手段と、入力ポートアドレス情報を時分割
された中継用ハイウェイのアドレス識別チャネルに送信
するアドレス情報送信手段を有する集線部と、 前記中
継用ハイウェイの共用データリンクチャネルからの信号
を受信する共用データリンクチャネル入力ポート部と、
アドレス識別チャネルからアドレス情報を受信するアド
レスチャネル入力ポート部と、前記共用データリンクチ
ャネル入力ポート部と該当する個別リンクを指定された
時間接続する個別リンク接続手段と、前記アドレス情報
をもとに前記共用データリンクチャネル入力部と接続す
る個別リンクの選択と接続時間を制御する分配制御手段
を有する分配部を含む。
【0010】
【作用】個別リンク終端装置が送信した信号は一旦入力
ポート部に保持される。集線制御手段は各入力ポート部
を監視し、受信信号を検出すると、入力ポート切替手段
を、受信信号を検出した入力ポートに切替え接続し、入
力信号を共用データリンクチャネルに伝送するととも
に、入力ポートアドレスをアドレス識別チャネルにの
せ、共用データリンクチャネルと共に中継用ハイウェイ
を通して中継する。
【0011】一方、受信側では、中継用ハイウェイで伝
送されてきた共用データリンクチャネル、アドレス識別
チャネルの入力信号、入力ポートアドレスを共用データ
リンクチャネル入力ポート部、アドレスチャネル入力ポ
ート部で受ける。分配制御手段はアドレスチャネル入力
部ポート部のアドレス情報をもとに個別リンク接続手段
を該当する個別リンクに切換え接続し、個別リンク終端
装置に信号を中継する。
【0012】なお、請求項2によれば、どの入力ポート
部も信号を受信していないときは、入力ポート切替手段
はフラグ発生手段に接続され、共用データリンクチャネ
ルにフラグパターンを送出する。また、請求項3によれ
ば、アドレス指定のない個別リンクに対してフラグ発生
手段が個別リンク接続手段に接続され、フラグパターン
がこれら個別リンクに送出される。
【0013】
【実施例】次に、本発明の実施例について図面を参照し
て説明する。
【0014】図1は本発明の一実施例時分割多重化方式
を示すシステム構成図である。
【0015】図1に示すように、送信側の個別リンク終
端装置40,個別リンク終端装置41,…,個別リンク
終端装置4nはそれぞれ個別リンク50,個別リンク5
1,…,個別リンク5nを介して集線部である集線装置
10と接続され、集線装置10は、中継用ハイウェイ2
0上の共用データリンクチャネル21、アドレス識別チ
ャネル22を介して分配部である分配装置30と接続さ
れ、分配装置30は、個別リンク60,個別リンク6
1,…,個別リンク6nを介してそれぞれ個別リンク終
端装置70,個別リンク終端装置71,…,個別リンク
終端装置7nと接続されている。
【0016】図1では、個別リンク終端装置40,4
1,…,4nから個別リンク終端装置70,71,…,
7nの方向に対するシステム構成を示したが、この図と
逆方向、すなわち個別リンク終端装置70,71,…,
7nから個別リンク終端装置40,41,…,4nの方
向も同様な構成がとられる。
【0017】次に、図1中の各装置、回線の機能を説明
する。
【0018】個別リンク終端装置40,個別リンク終端
装置41,…,個別リンク終端装置4n,個別リンク終
端装置70,個別リンク終端装置71,…,個別リンク
終端装置7nはデータリンク制御の機能を有し、個別リ
ンク終端装置40は個別リンク終端装置70と、個別リ
ンク終端装置41は個別リンク終端装置71と、…、個
別リンク終端装置4nは個別リンク終端装置7nと、そ
れぞれ個別に通信する。
【0019】個別リンク50,個別リンク51,…,個
別リンク5nはそれぞれ、個別リンク終端装置40,個
別リンク終端装置41,…,個別リンク終端装置4nと
集線装置10間を接続し、前記個別リンク終端装置間の
制御信号が流れる制御信号用回線であり、それぞれの個
別リンク50,個別リンク51,…,個別リンク5n
は、独立した回線となっている。
【0020】同様に、個別リンク60,個別リンク6
1,…,個別リンク6nはそれぞれ、個別リンク終端装
置70,個別リンク終端装置71,…,個別リンク終端
装置7nと分配装置30間を接続する制御信号用回線で
ある。
【0021】集線装置10は、個別リンク50,個別リ
ンク51,…,個別リンク5nを集線し、中継用ハイウ
ェイ20上の共用データリンクチャネル21に多重させ
る集線制御機能、入力信号のあるリンクを区別するアド
レス情報生成機能等を有している。中継用ハイウェイ2
0は、複数の音声(データ)、制御信号等を複数チャネ
ル(タイムスロット)に時分割多重した回線で、本実施
例では、集線装置10と分配装置30間を接続する共用
データリンクチャネル21とアドレス識別チャネル22
を含んでいる。共用データリンクチャネル21は、集線
装置10により集線された、各個別リンク終端装置4
0,個別リンク終端装置41,…,個別リンク終端装置
4nの制御信号を分配装置30に中継するリンク制御信
号用共用回線である。アドレス識別チャネル22は、集
線装置10で生成されたアドレス情報を分配装置30に
中継する集線/分配制御用信号回線である。
【0022】分配装置30は、共用データリンクチャネ
ル21上に多重されたリンク制御信号をアドレス識別チ
ャネル22のアドレス情報をもとに、各個別リンク6
0,個別リンク61,…,個別リンク6nに分配する分
配制御機能を有している。
【0023】図2は集線装置10の構成図で、図1との
対応部分には同一の符号を付して示す。
【0024】集線装置10は、入力ポート部である個別
リンク入力ポート200と個別リンク入力ポート20
1,…,個別リンク入力ポート20nと、フラグ発生手
段であるフラグ発生器210と、入力ポート切替手段で
ある入力ポート切替装置220と、アドレス検出手段と
集線制御手段とアドレス情報送信手段を含む集線制御装
置230を備えている。
【0025】個別リンク入力ポート200,個別リンク
入力ポート201,…,個別リンク入力ポート20n
は、それぞれ個別リンク50,個別リンク51,…,個
別リンク5nと入力ポート切替装置220間を接続し、
フラグ発生器210は、入力ポート切替装置220と接
続されている。また、入力ポート切替装置220は共用
データリンクチャネル21と接続され、集線制御装置2
30は、個別リンク入力ポート200,個別リンク入力
ポート201,…,個別リンク入力ポート20n、入力
ポート切替装置220、アドレス識別チャネル22と接
続されている。
【0026】次に、図2の各装置の機能を説明する。
【0027】各個別リンク入力ポート200,201,
…,20nはそれぞれ、個別リンク50,51,…,5
nから送出されてきた信号を受信し、一時保持するバッ
ファ機能と、信号が入力されたことを検出し、入力情報
を集線制御装置230へ出力する機能と、集線制御装置
230の指示により、一時バッファに保持していた信号
を入力ポート切替装置220に出力する機能を有してい
る。
【0028】フラグ発生器210はフラグパターン生成
機能を有し、個別リンク入力ポート200,201,
…,20nに信号の入力が無い時に、共用データリンク
チャネル21に所定のフラグパターンを送出するために
用いられる。
【0029】集線制御装置230は、各個別リンク入力
ポート200,201,…,20nからの信号入力情報
を監視する機能と、信号入力のあったポート(リンク)
の物理的位置から求めたアドレス情報から入力ポートを
選択し、入力信号の長さに応じた時間、入力ポート切替
装置220に切替指示を出力する機能と、入力ポート
(リンク)アドレス情報を時分割された中継用ハイウェ
イ20のアドレス識別チャネル22に送信する機能を有
している。
【0030】入力ポート切替装置220は、集線制御装
置230の切替指示のもとに指定された個別リンク入力
ポート200,201,…,20nまたはフラグ発生器
210を時分割された中継用ハイウェイ20の共用デー
タリンクチャネル21に接続切替する機能を有してい
る。
【0031】図3は分配装置30の構成図で、図1との
対応部分には同一の符号を付して示す。
【0032】分配装置30は、共用データリンクチャネ
ル入力ポート部である共用データリンクチャネル入力ポ
ート300と、アドレスチャネル入力ポート部であるア
ドレスチャネル入力ポート301と、フラグ発生手段で
あるフラグ発生器310と、個別リンク接続手段である
個別リンク接続装置320と、分配制御手段である分配
制御装置330を備えている。
【0033】共用データリンクチャネル入力ポート30
0は、中継用ハイウェイ20の共用データリンクチャネ
ル21と個別リンク接続装置320を接続し、アドレス
チャネル入力ポート301は、中継用ハイウェイ20の
アドレス識別チャネル22と分配制御装置330を接続
している。また、フラグ発生器310は個別リンク接続
装置320に接続され、分配制御装置330は共用デー
タリンクチャネル入力ポート300とアドレスチャネル
入力ポート301と個別リンク接続装置320と接続さ
れ、個別リンク接続装置320は個別リンク60,個別
リンク61,…,個別リンク6nと接続されている。
【0034】次に、図3の各装置の機能を説明する。
【0035】共用データリンクチャネル入力ポート30
0は、共用データリンクチャネル21から送出されてき
た信号を受信し一時保持するバッファ機能を有し、アド
レスチャネル入力ポート301は、アドレス識別チャネ
ル22のアドレス識別情報を受信し、分配制御装置33
0へ通知する機能を有し、分配制御装置330は、共用
データリンクチャネル入力ポート300からの信号入力
情報と、アドレスチャネル入力ポート301からのアド
レス識別情報をもとに、共用データリンクチャネル入力
ポート300の出力信号を個別リンク60,個別リンク
61,…,個別リンク6nのいずれかに接続し、また未
該当個別リンクに対しては、フラグ発生器310と接続
させる指示を個別リンク接続装置320に出す機能を有
し、個別リンク接続装置320は分配制御装置330の
指示にしたがって回線を切り替える機能を有している。
【0036】図4は本実施例の多重方式を示す図で、共
用データリンクとして中継用ハイウェイ20に4タイム
スロットをアサインした例である。
【0037】個別リンク50(リンクアドレスA1),
個別リンク51(リンクアドレスA2),…,個別リン
ク5n(リンクアドレスAn)はそれぞれ独立したデー
タリンクを有し、それぞれのリンク上には制御用信号が
流れている。これらの個別リンク50,51,…,5n
は集線され、1フレーム当たり4タイムスロットが中継
用ハイウェイ20の共用データリンクチャネルに多重さ
れる。
【0038】本例では、4タイムスロットをアサインし
ているが、システムの仕様に応じて、タイムスロット数
を増減すべきである。
【0039】図5は中継用ハイウェイ20のチャネルを
示す図で、図4と同じく共用データリンクとして中継用
ハイウェイ20に4タイムスロットをアサインした例で
ある。
【0040】共用データリンクチャネル21は、本例で
は共用データリンクチャネルとして4タイムスロットを
アサインしており、4タイムスロットを1ブロックとし
て、ブロック毎に各個別リンクに対応させている。フレ
ーム毎の共用データリンクチャネル23の右に示してい
る数字は、図4に示したブロックナンバー(BLKN
o.)に対応している。
【0041】アドレス識別チャネル22は、共用データ
リンクチャネル21に対応したアドレス識別情報を伝送
するチャネルで、本例では、1タイムスロットをアサイ
ンしている。
【0042】フレーム毎のアドレス識別チャネル24
は、アドレス識別チャネル22をフレーム毎に示したも
ので、各フレームのアドレス識別チャネル24は、フレ
ーム毎の共用データリンクチャネル23の各フレーム
(ブロック)に対応している。フレーム毎のアドレス識
別チャネル24内の英数字は、集線前の個別データリン
クチャネルに対応した個別リンクのアドレス情報を示す
ものである。
【0043】次に、以上のような構成からなる本時分割
多重通信方式の動作を説明する。
【0044】個別リンク終端装置40が送出した信号
は、個別リンク50を経由して集線装置10内の個別リ
ンク入力ポート200に一度保持される。集線制御装置
230は、各入力ポートを常に周期的に監視し、信号の
入力のあった個別入力ポート(本例では、個別リンク入
力ポート200からリンクアドレスを求め、そのアドレ
ス情報から入力ポートを選択し入力信号の長さに応じた
時間(本例では、4タイムスロットを1ブロックとす
る)、またはシステムで取り決めた最大送出時間(ブロ
ック数)を限度に入力ポート切替装置220に切替指示
を出し、個別リンク入力ポート200と中継用ハイウェ
イ20の共用データリンクチャネル21を接続し信号を
伝送する。また、この信号の伝送に同期して集線制御装
置230は、現在伝送している信号の入力ポート(リン
ク)200のアドレス情報を時分割された中継用ハイウ
ェイ20のアドレス識別チャネル22に送信する。すな
わち図5に示すように、フレーム毎に共用データリンク
チャネル21内の信号のリンクアドレス(送信先)がア
ドレス識別チャネル22によって示される。
【0045】この、アドレス識別チャネル22によって
個別リンク内の信号を変更・追加すること無しに、信号
の送信先を指定することができる。
【0046】集線制御装置230は、以上の様に各入力
ポート200〜20nを順次監視し、個別リンクの信号
とアドレス情報を順次共用データリンクチャネル21と
アドレス識別チャネル22に送出する。
【0047】集線制御装置230は各入力ポート200
〜20nの入力監視の結果、全入力ポート200〜20
nに信号の入力が無いときには、フラグ発生器210と
共用データリンクチャネル21を接続する指示を入力ポ
ート切替装置220に出し、これにより、無信号時に
は、共用データリンクチャネル21には所定のフラグパ
ターンが送信される。
【0048】中継用ハイウェイ20で伝送された共用デ
ータリンクチャネル21のデータとアドレス識別チャネ
ル22のアドレス情報は、それぞれ分配装置30内の共
用データリンクチャネル入力ポート300とアドレスチ
ャネル入力ポート301で受信される。分配制御装置3
30は、共用データリンクチャネル入力ポート300と
アドレスチャネル入力ポート301にデータの入力を検
出すると、アドレスチャネル入力ポート301で受信し
たアドレス識別情報をもとに共用データリンクチャネル
入力ポート300の出力信号を目的の個別リンク(本例
では、個別リンク60)に接続する指示を個別リンク接
続装置320に出す。また、アドレス指定の無い個別リ
ンク(本例では、個別リンク61〜個別リンク6n)に
対しては、フラグ発生器310と接続する指示を個別リ
ンク接続装置320に出す。個別リンク接続装置320
は、分配制御装置330の指示のもとに回線の接続替え
を行う。
【0049】本接続によって共用データリンクチャネル
21上の信号は個別リンク60を経由して個別リンク終
端装置70に伝送され、フラグ発生器310からのフラ
グパターンは、個別リンク61,…,個別リンク6nを
経由して、個別リンク終端装置71,…,個別リンク終
端装置7nに伝送される。
【0050】
【発明の効果】以上説明したように本発明は、中継伝送
路において、複数回線のデータリンクチャネルを束ねデ
ータリンク用のチャネルを共用しながらも各個別リンク
のリンクレイヤは変更せず、中継伝送路の物理レイヤで
マルチリンク化でき、しかも中継伝送路中の他のチャネ
ルに影響すること無く各リンクは、その共用データリン
クチャネルを負荷に応じて柔軟(可変速度)に利用する
ことができ、中継伝送路の回線利用効率を上げることが
できるという効果がある。
【図面の簡単な説明】
【図1】本発明の一実施例の時分移動式のシステム構成
図である。
【図2】集線装置10の構成図である。
【図3】分配装置30の構成図である。
【図4】本実施例の多重方式を示す図である。
【図5】中継用ハイウェイ20のチャネルを示す図であ
る。
【符号の説明】
10 集線装置 20 中継用ハイウェイ 21 共用データリンクチャネル 22 アドレス識別チャネル 23 フレーム毎の共用データリンクチャネル 24 フレーム毎のアドレス識別チャネル 30 分配装置 40,41,4n 個別リンク終端装置 50,51,5n 個別リンク 60,61,6n 個別リンク 70,71,7n 個別リンク終端装置 200,201,20n 個別リンク入力ポート 210 フラグ発生器 220 入力ポート切替装置 230 集線制御装置 300 共用データリンクチャネル入力ポート 301 アドレスチャネル入力ポート 310 フラグ発生器 320 個別リンク接続装置 330 分配制御装置

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 独立した複数の信号データリンクを中継
    する伝送路を有する時分割多重通信方式であって、 共用データリンクチャネルとアドレス識別チャネルから
    なる中継用ハイウェイと、 複数の個別リンク終端装置の各々と接続された複数の個
    別リンクの各々から送出された信号を受信し、一時保持
    する複数の入力ポート部と、前記入力ポート部に信号が
    入力されたことを検出し、該入力ポート部の物理的位置
    から入力信号の入力ポートアドレスを検出するアドレス
    検出手段と、指定された入力ポート部を指定された時
    間、時分割された前記中継用ハイウェイの共用データリ
    ンクチャネルに接続する入力ポート切替手段と、前記入
    力ポートアドレスの入力ポート部を、前記入力信号の長
    さに応じた時間、前記共用データリンクチャネルに接続
    するように、前記入力ポート切替手段を切替制御する集
    線制御手段と、前記入力ポートアドレスを時分割された
    前記中継用ハイウェイのアドレス識別チャネルに送信す
    るアドレス情報送信手段を有する集線部と、 前記中継用ハイウェイの共用データリンクチャネルから
    の信号を受信する共用データリンクチャネル入力ポート
    部と、前記アドレス識別チャネルからアドレス情報を受
    信するアドレスチャネル入力ポート部と、前記共用デー
    タリンクチャネル入力ポート部と該当する個別リンクを
    指定された時間接続する個別リンク接続手段と、前記ア
    ドレス情報をもとに前記共用データリンクチャネル入力
    部と接続する個別リンクの選択と接続時間を制御する分
    配制御手段とを有する分配部を含む時分割多重通信方
    式。
  2. 【請求項2】 前記集線部は、どの入力ポート部も信号
    を受信していないときに、前記入力ポート切替手段に接
    続され、所定のフラグパターンを前記共用データリンク
    チャネルに送出するフラグ発生手段をさらに有する、請
    求項1記載の時分割多重通信方式。
  3. 【請求項3】 前記分配部は、前記個別リンク接続手段
    と接続され、前記アドレスチャネル入力ポート部に受信
    されたアドレス識別情報が示すアドレス以外のアドレス
    に対応する個別リンクに所定のフラグパターンを送出す
    るフラグ発生手段をさらに有する、請求項1または2記
    載の時分割多重通信方式。
JP6283400A 1994-11-17 1994-11-17 時分割多重通信方式 Pending JPH08149104A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP6283400A JPH08149104A (ja) 1994-11-17 1994-11-17 時分割多重通信方式
US08/559,047 US5630065A (en) 1994-11-17 1995-11-15 Time division multiplexing communication system for transmitting data from plurality of transmitting links to plurality of receiving links using link highway, concentrator, and distributor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6283400A JPH08149104A (ja) 1994-11-17 1994-11-17 時分割多重通信方式

Publications (1)

Publication Number Publication Date
JPH08149104A true JPH08149104A (ja) 1996-06-07

Family

ID=17665037

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6283400A Pending JPH08149104A (ja) 1994-11-17 1994-11-17 時分割多重通信方式

Country Status (2)

Country Link
US (1) US5630065A (ja)
JP (1) JPH08149104A (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10150446A (ja) * 1996-11-19 1998-06-02 Fujitsu Ltd Atm交換システム
US6532239B1 (en) 1997-12-27 2003-03-11 Hyundai Electronics Industries Co., Ltd. Transmission/reception concurrent matching apparatus for TDM channels and method thereof
US6438146B1 (en) * 1998-04-13 2002-08-20 International Business Machines Corporation Multiplexed asynchronous serial communication systems methods and computer program products
JP2003256146A (ja) * 2002-02-26 2003-09-10 Sanyo Electric Co Ltd データ中継制御装置
CN100551090C (zh) * 2005-03-10 2009-10-14 华为技术有限公司 智能配线架的线路切换的方法及装置
US9646565B2 (en) * 2012-06-13 2017-05-09 Dell Products L.P. Configurable information handling system display communication link

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61274537A (ja) * 1985-05-30 1986-12-04 Nec Corp 時分割通信システム
JPH04290095A (ja) * 1991-03-19 1992-10-14 Fujitsu Ltd 集線装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3639693A (en) * 1968-11-22 1972-02-01 Stromberg Carlson Corp Time division multiplex data switch
IT1031664B (it) * 1975-02-12 1979-05-10 Sits Soc It Telecom Siemens Marcatore per sistemi di telecomunicazioni
DE2713610A1 (de) * 1977-03-28 1978-10-05 Siemens Ag Pcm-zeitmultiplexkoppelfeld
FR2411532B1 (fr) * 1977-12-09 1986-10-24 Hitachi Ltd Systeme de supervision et de commande de signaux pour un systeme de commutation temporelle telephonique
JP2960437B2 (ja) * 1989-07-14 1999-10-06 株式会社日立製作所 パケット集線装置、それを用いたネットワーク、及びパケット交換システム
US5206933A (en) * 1990-03-15 1993-04-27 International Business Machines Corporation Data link controller with channels selectively allocatable to hyper channels and hyper channel data funneled through reference logical channels
FR2699026A1 (fr) * 1992-12-09 1994-06-10 Trt Telecom Radio Electr Système de transmission pour transmettre des informations à différents débits et station de transmission convenant à un tel système.
FR2701794B1 (fr) * 1993-02-18 1995-03-31 Cit Alcatel Centre satellite à technologie mixte photonique-électronique pour raccorder des lignes d'abonné optiques à un réseau de télécommunication à mode de transfert asynchrone.

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61274537A (ja) * 1985-05-30 1986-12-04 Nec Corp 時分割通信システム
JPH04290095A (ja) * 1991-03-19 1992-10-14 Fujitsu Ltd 集線装置

Also Published As

Publication number Publication date
US5630065A (en) 1997-05-13

Similar Documents

Publication Publication Date Title
FI84867B (fi) Bredbandade digitala oeverfoeringssystem.
US5719865A (en) Traffic shaping method and apparatus for ATM switching unit
US5627822A (en) Method and circuit arrangement for disturbance-free redirection of a message cell stream onto an alternate route
FI74573B (fi) Digitalomkopplingselement med flera portar.
JPH0797776B2 (ja) デジタル回路スイッチングおよびパケットスイッチング回路網およびそのスイッチング装置
JPH06101737B2 (ja) 集線分配方式
US5561661A (en) Method for synchronizing redundantly transmitted message cell streams
JPH08149104A (ja) 時分割多重通信方式
EP0176437A2 (en) Communication switching system
CA2351024C (en) Improvements in or relating to routing devices
US5228032A (en) Interconnection element for an asynschronous time-division multiplex transmission system
US4628502A (en) Data and signaling time slot transfer and processing system for a set of multiplex lines
CN1154301C (zh) 控制统计地多路复用atm总线的方法和系统
US5029160A (en) Line concentration system
JP2970571B2 (ja) 仮想パスコネクション群の多重化方式
JP2951396B2 (ja) シリアル情報転送方法
JP2739070B2 (ja) パケット交換システム
JPH11266277A (ja) 受動光通信網装置
JPS5857939B2 (ja) デイジタル通信方式
JP2588226B2 (ja) 時分割多重装置
JPS63109696A (ja) ホ−ムコントロ−ラ
JPS63294155A (ja) 複合交換方式
JP2001186133A (ja) 無線基地局装置
JPH0630503B2 (ja) パケツト中継伝送装置
JPS62164347A (ja) 時分割多重通信入出力装置