JPH08102659A - 可変周波数発生器 - Google Patents

可変周波数発生器

Info

Publication number
JPH08102659A
JPH08102659A JP25971594A JP25971594A JPH08102659A JP H08102659 A JPH08102659 A JP H08102659A JP 25971594 A JP25971594 A JP 25971594A JP 25971594 A JP25971594 A JP 25971594A JP H08102659 A JPH08102659 A JP H08102659A
Authority
JP
Japan
Prior art keywords
frequency
signal
variable
output
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP25971594A
Other languages
English (en)
Other versions
JP3109393B2 (ja
Inventor
Satoshi Nagasawa
総 長澤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Futaba Corp
Original Assignee
Futaba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Futaba Corp filed Critical Futaba Corp
Priority to JP25971594A priority Critical patent/JP3109393B2/ja
Publication of JPH08102659A publication Critical patent/JPH08102659A/ja
Application granted granted Critical
Publication of JP3109393B2 publication Critical patent/JP3109393B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

(57)【要約】 【目的】 高速で変化する周波数を正確に出力するため
の可変周波数発生器の提供。 【構成】 VCO(21)と基準信号源(22)の出力
周波数をコンパレータ(23)によって比較し、その比
較制御信号によってVCO(21)と基準信号源(2
2)の周波数を一致させる。比較制御信号の値は特定の
タイミングで信号保持手段(24)にホールドされ、こ
の特定のタイミング時間を除いたタイミングで、制御回
路26より出力されるステップ状の周波数可変信号が加
算回路25を介してVCO(21)の発振周波数を所望
のパターンで変化させる。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】この発明は可変周波数発生器に係
わり、特に短時間でステップ状に変化する周波数を逐次
出力することができる可変周波数発生器に関するもので
ある。
【0002】
【従来の技術】正確な周波数からなる信号を発生する信
号発生器は、通常、基準となる水晶発振器の出力に対し
て同期状態となるような電子回路を使用して、所定の周
波数に変換した信号が得られるようにしている。図7は
基準信号を発生する水晶発振器1の出力を逓倍回路2
A、2Bに入力し、さらにこの逓倍回路の出力を可変型
の分周器3A、3Bに供給して所定の周波数fA、fB
の信号を取り出し、この信号を周波数混合器(ミキサ)
に入力することによってfA、fB、fA±fBの周波
数を発生し、所望の周波数をフィルタ5で抽出する一般
的な周波数シンセサイザである。
【0003】このような周波数発生器は逓倍器の逓倍率
をm1、m2、分周器の分周率をn1、n2に設定でき
るようにしておけば、上記ミキサ4からm1×n1、m
2×n2、(m1×n1)±(m2×n2)の種々の周
波数成分を有する信号を発生することができ、m1、n
1、m2、n2、の値を外部からコントロールすると任
意の周波数を取り出すことができる。したがって、出力
周波数が特定のパターンで変化するように上記m1、m
2、n1、n2をコントロールし、出力周波数を変化さ
せると共に変調器6でディジタル変調すると、例えばス
ペクトル拡散型のDF/HF方式の通信に見られるよう
に、ノイズに対して強力な通信方式の信号源にすること
ができる。
【0004】しかしながら、上記したような方式の周波
数発生器は、周波数の直接合成によって高調波成分を発
生するため、この周波数から所望の周波数のみを出力す
るためのフィルタの構造が複雑になる。また、回路規模
が大きくなって携帯用の小型の無線機等に使用すること
が困難になるという問題がある。そこで、水晶発振器を
基準周波数として同期する電圧可変型の発振器を使用す
るいわゆるPLL型の周波数発生器が各種の回路で使用
されている。
【0005】図8は水晶発振器11の出力を位相比較器
12の一方の端子に入力し、他方の端子には可変型の分
周器15の出力が入力されている。位相比較器12の出
力をローパスフィルタ13を介して電圧制御型の発振器
(VCO)に入力してその発振周波数を制御することに
よりPLL回路を構成している。この回路は可変型の分
周器15の分周比を制御回路16によってコントロール
することによって、VCO14の出力が任意の周波数と
なるようにコントロールされ、この出力信号を変調器1
6によって変調することによりスペクトル拡散型の通信
方式の周波数源として使用することができる。
【0006】
【発明が解決しようとする課題】上記PLLタイプの周
波数発生器は部品点数も少なく、狭い範囲の周波数では
その制御も簡単になるが、PLL回路は周波数を可変し
た時、例えば分周器の分周比を変化させて出力信号の周
波数を替えたときに、VCO14がその周波数変化に追
従してロックされるまでに所定の時間が必要であり、こ
のロックタイムが長くなると、例えば周波数を変化しな
がら情報を送信するようなスペクトル拡散型の通信機で
送信電波を異なる周波数にホッピングさせて情報を送信
するような場合に、情報ビットの転送レートが遅くな
り、所定時間内に送信できる情報量が不足することにな
る。
【0007】
【課題を解決するための手段】本発明はかかる問題点を
解消することができる可変周波数発生器を提供すること
を目的としたものであって、その発明の要旨は、入力さ
れた制御信号のレベルに対応して周波数を変化する電圧
制御可変発振器と、この電圧制御可変発振器の出力と基
準信号の出力が入力されている周波数比較手段と、さら
に周波数比較手段の出力を所定時間ホールドする信号保
持回路と、この信号保持回路の出力を上記電圧制御可変
発振器に供給する信号供給手段とを備えるようにしてい
る。そして、制御回路によって上記信号保持回路に対し
て所定の周期でその出力を保持するホールド信号を供給
すると共に、このホールド信号が供給されていない期間
に上記信号供給手段に対して上記電圧制御可変発振器の
周波数を変化させる可変信号を出力し、この可変信号が
上記信号保持回路の出力と重畳して上記電圧制御可変発
振器に供給されるように構成したものである。
【0008】また、請求項の2は上記可変信号が、例え
ばビット単位でステップ状に変化するような情報に応答
して変化させることができるようにするものであり、請
求項3では上記電圧可変周波数発振器は圧電振動子を共
振素子とする発振器によって構成するようにしている。
さらに、請求項4および5では、上記比較手段の入力側
に周波数を変換する分周器または周波数逓倍器を設け、
スペクトル拡散型の通信機のホッピング周波数発生回路
に使用されるように構成する。
【0009】さらにまた、請求項6に記載したように上
記基準周波数信号は異なる周波数を発生する2以上の基
準信号源から出力されるように構成し、この2つの基準
周波数信号によって所定のタイミングでVCOの発振周
波数を校正し、この範囲内で周波数を高速で切換える際
にも正確な周波数を出力することができるようにしてい
る。
【0010】
【作用】本発明の可変周波数発生器はPLL回路を構成
する周波数比較手段の出力が、所定のタイミングでホー
ルドされる機能を有しており、このホールド期間はPL
L回路の制御ループを実質的にオープンとなるフリーモ
ードに切換えるようにしている。したがって、このフリ
ーモード期間に所定の情報を有する信号をPLL回路の
外部から付加することによってVCOの発振周波数を制
御すると、高い転送レートのホッピング周波数の発生を
行うことができる。
【0011】また、ホールド期間に出力される比較手段
の基準出力はPLL回路がロックされていないフリーモ
ード期間にも保持されており、この電圧がVCOの基準
信号としてデータに重畳されているので、フィードバッ
ク制御がなくても正確な周波数を出力することができ
る。
【0012】
【実施例】図1は本発明の原理的なブロック図を示した
もので、21は入力された電圧のレベルによって発振周
波数が変化する電圧制御可変周波数発振器(以下、VC
Oという)、22は例えば水晶振動子等を共振素子とし
て正確な周波数の信号を出力する基準信号源、23は前
記VCO21の出力と前記基準信号源22の出力を比較
し、その周波数差を検出して出力する周波数比較手段で
あって、一般的には位相比較器を使用することができ
る。そして、この周波数比較手段23(以下、単に比較
手段という)の出力は所定のタイミングで入力電圧を保
持するホールド回路24に供給される。
【0013】このホールド回路24は比較手段23に含
まれる回路でもよいが、後で述べるように周波数を変化
させるためのデータが格納されている制御回路26によ
ってコントロールされ、所定のタイミングで比較手段2
3より出力される新しい制御信号を基準信号としてホー
ルドするように制御されている。そして、このホールド
された基準信号が信号供給手段25を介して前記VCO
21に供給される。信号供給手段25は例えば加算回路
によって構成され、制御回路26から出力される周波数
の可変信号と、ホールドされた基準信号を加算してVC
O21の制御電圧として出力される。
【0014】VCO21は例えば温度特性が比較安定な
材料で構成された圧電素子または立体的な共振素子を備
え、この共振素子の一部に印加され電圧(電流)を可変
することによって、発振周波数ができるだけ直線的に変
化するような発振器によって構成されている。また、そ
の発振周波数が例えば、数100MHz程度に設定され
る場合は、前記比較手段23に供給される発振出力はプ
リスケーラ(分周器)27を介して供給することが好ま
しい。なお、28は基準信号の周波数逓倍器を示し、こ
の逓倍器は基準周波数の設定が水晶振動子の共振周波数
によって得られない場合等に設けられる。
【0015】この実施例の可変周波数発生器を後で述べ
るスペクトル拡散型の送信装置に使用するときは、前記
制御回路26は送出する周波数の情報データを出力し、
受信装置に使用するときは復調用の周波数設定データを
出力する。また、前記比較手段23および信号保持回路
24のためのコントロール信号を出力する。
【0016】次に上記可変周波数発生器の動作を図2の
波形図に基づいて説明する。図2の(a)はVCO21
から出力される周波数の変化を縦軸に、時間を横軸に示
したものであって、例えば基準となる周波数をf0と
し、この基準周波数f0を中心として上下に所定のステ
ップで異なる周波数f−3、f−2、f−1、f1、f
2、f3がホッピング周波数として出力されていること
を示している。
【0017】この実施例では、上記各ホッピング周波数
は基準周波数f0の期間(Tc)を除いて制御回路26
から出力される可変信号によって形成され、このホッピ
ング周波数の中で基準となる周波数f0とVCO21の
発振周波数が一致するように制御される。そして、この
タイミングTcで比較手段23から出力される制御信号
VCが同図(b)に示すように、保持回路24にホール
ドされるようにコントロールされる。以後は、次の基準
周波数f0が出力される時間までこの制御信号VCが基
準信号としてホールドされるが、次の基準周波数f0が
出力される時にVCO21に温度変動等があると、新し
い基準電圧VC(1、2)によりVCOの周波数が校正
される。したがって、このホッピングされている期間T
はPLL回路はオープン動作になっており、VCO21
はホールドされた基準周波数の基準信号VCに制御回路
26から出力される可変信号が重畳された信号によって
発振周波数がホッピングするように制御される。
【0018】VCO21は信号供給手段25の出力に追
従して周波数が変化するだけであるから、ホッピングさ
せる周波数の変化が速い可変電圧が制御回路26から出
力された場合でも、十分に追従して発振周波数が変化で
きる。また、このオープン動作によってVCO21の発
振周波数が変動することが考えられるが、VCO21に
は基準周波数f0が入力される度にPLLループが完結
されて、基準信号源の周波数によって校正された基準信
号VCが出力されるから、温度変動等によって周波数が
ドリフトしたときでも、例えば図2の(b)のVC1(
VC2)に示されているように基準周波数が出力される
タイミングで基準信号によって更新され、この更新され
た基準信号に重畳して可変電圧ECにも補正されたバイ
アス電圧eC1、eC2が付加されることになり、周波
数が変化しているホッピング期間がオープン動作になっ
ていても、時間経過と共にホッピング周波数の変動が動
作に支障がないようにすることができる。
【0019】なお、制御回路26には予め基準周波数f
0に対してホッピングさせるための周波数に対応する制
御信号の値がメモリ等に記録されており、このメモリか
ら出力される所望の周波数ホッピングパターンにしたが
って可変信号が出力される。上記可変信号のレベルはV
CO21の電圧−周波数特性によって設定されるが、V
CO21が温度変化または径年変化によって周波数シフ
トを生じても、その直線性が大きく変化しない限り問題
になることはない。
【0020】上記実施例では基準周波数f0がホッピン
グ周波数の一部となるように設定し、VCO21が基準
周波数に同期するように制御電圧VCを校正するように
しているが、ホッピング周波数を生成するパターンに休
止期間を設け、この休止期間にホッピングさせる周波数
fnと異なる基準周波数f0を出力して、この時点で周
波数比較手段23の出力をホールドして基準信号を形成
し、基準周波数が出力されるタイミングで上記信号保持
回路24がホールドされるようにすると、ホッピング周
期に関係なくFLL(Frequncy Looked Loop) 回路が十
分安定した状態で基準信号を得ることができるようにな
る。
【0021】図3は本発明の他の実施例を示したもの
で、図2の場合と同様にVCO41、このVCO41を
制御するFLL回路30がデジタル回路で示されてい
る。また、この実施例では2つの基準信号源51、52
を設け、一方の基準信号がVCO41の可変上限周波数
に、他方の基準信号源52がVCO41の可変下限周波
数の近傍に設定されている。FLL回路30にはデータ
の変調器33を設ける。34は分周比が可変可能な分周
回路、35は上記した比較手段に該当するデジタル周波
数検出回路(周波数カウンタ)を示す。また、37は前
記2つの基準周波数源51、52を選択するスイッチ回
路であるが、このスイッチ回路37は前記周波数カウン
タのゲート時間を変更するもので、VCOの上限および
下限周波数が測定できる場合は省略して上記基準周波数
源を1つにしてもよい。
【0022】また、制御回路を構成するシステムコント
ローラ39が設けられ、このシステムコントローラ39
からホッピング周波数を出力するための可変データが前
記VCO41の制御データとして出力されるように構成
されている。なお、VCO41が図2の場合と同様にア
ナログ信号によってコントロールされるときはD/A変
換器42を設けることが好ましい。
【0023】本実施例の場合は、システムコントローラ
39によってVCO41の発振周波数を変化し、ホッピ
ングされた周波数の信号を出力する。また、この実施例
ではホッピング周波数の生成パターンに休止期間を設
け、この休止期間でFLL回路30が基準周波数とVC
O41の周波数が一致するフィードバック回路を形成
し、この時、周波数カウンタ35が周波数(差)値を出
力し、この周波数(差)値のデータがシステムコントロ
ーラ39に保持される。そして、システムコントローラ
39から出力されているホッピングを行うための可変制
御データがこの周波数(差)値に基づいて補正され、D
/A変換器42を介してVCO41の発振周波数を制御
する。
【0024】上記のように、この実施例の場合は基準周
波数を出力する、例えば水晶発振器からなる基準信号源
に基づいて、前記周波数カウンタ35のゲートを制御
し、VCOから出力される周波数の最大値に近い周波数
fmax、およびVCO41により出力される周波数の
最低周波数fminに近い周波数を測定する。そして、
この基準周波数が交互にホッピング周波数の適当な休止
期間に出力され、VCO41の発振周波数を校正すると
共に、その時、出力される周波数カウンタ35の制御デ
ータがシステムコントローラ39に取込まれる。
【0025】すなわち、図4(a)に示すように可変す
べき周波数はfmaxからfminに設定され、この間
にfs(1、2、3、4、5、6)となるホッピング周
波数が割り当てられている。そしてfmaxとなるタイ
ミングTcで基準信号源51に基づいてVCO41の発
振周波数が測定され、周波数カウンタ35の出力信号が
制御信号Vcmaxとしてシステムコントローラ内にホ
ールドされる。また、ホッピング周波数がfminとな
るタイミングTcでも、同様にVCO41の発振周波数
が周波数カウンタ35で測定され、その出力制御信号が
Vcminとしてシステムコントローラ39に供給され
るようになっている。
【0026】システムコントローラ39は上記2つの制
御信号VCmaxおよびVCminからVCO41の電
圧−周波数変動特性を検出し、この変動傾向を示す、例
えば図4の直線Pに基づいて割り当てられている各ホッ
ピング周波数が、正確な周波数となるように可変データ
を修正するようにしている。したがって、FLL回路が
オープンになっているときに出力される可変データもV
CO41を正確な発振周波数となるように制御すること
ができる。
【0027】なお、上記実施例は基準周波数がホッピン
グされる周波数領域の外部に設けられているが、この基
準周波数はホッピング周波数の範囲内に存在する周波数
を使用するようにすることも可能である。この場合は、
ホッピング周波数に休止期間を設ける必要がないので、
より高速のデータ転送用に使用することができる。
【0028】図5はスペクトル拡散通信方式の概要を示
したもので、データを拡散する直接拡散(DD方式)と
周波数ホッピング方式(FH方式)を統合したハイブリ
ッドDS/FH方式ができるものである。この図におい
て、102はPN符号等の拡散符号を発生するDS拡散
符号発生器、103は入力データ列101にDS拡散符
号を乗算してDS変調を施すDS拡散乗算器、104が
疑似的なランダム順序の周波数チャンネルのFH拡散符
号を発生するFH拡散符号器である。
【0029】また、105はDS変調されたデータ列に
FH拡散符号を乗算し周波数ホッピングをおこなうFH
拡散乗算器で、その出力はアンテナ106から送信され
る。この送信電波はアンテナ111で受信され、FH逆
拡散乗算器112、DS逆拡散乗算器、FH拡散符号発
生器113、DS拡散符号発生器114、およびDS逆
拡散乗算器によって復調データ116が出力されるよう
になされている。
【0030】図6は送信データが拡散符号によって処理
される一例を示す模式図であって、PN符号によって拡
散されたDS変調信号Cは、その拡大図に示されている
ように所定の周期でホッピングされている周波数f1、
f2、f3、f4、f5、f6、f7を変調して出力さ
れる。すなわち、拡散符号の1周期分のデータは矢印で
示されているように、1ビット毎にホッピングされた周
波数f1に対して割り当てられ、FH拡散が行われてい
る。
【0031】本来、スペクトル拡散通信は、情報データ
のビット周期以上の速度で拡散を行う方式であるから、
従来の単純なPLL回路によって周波数ホッピングを行
う場合は、VCOがこの周期に追従して変化することが
極めて困難であるが、本発明の可変周波数発生器は前記
したように、可変信号により直接VCOの周波数を変化
し、かつその周波数も基準周波数によって所定のタイミ
ングで校正されるから、非常に有効になる。
【0032】
【発明の効果】以上説明したように、本発明の可変周波
数発生器は高速で周波数が変化するような信号を発生さ
せる時でも、基準周波数に基づいてFLL回路を制御
し、かつ十分に正確な周波数を出力することができる。
【0033】また、周波数合成回路を必要としないので
回路規模が縮小され、特にスペクトル拡散通信方式のホ
ッピング周波数を発生し、復調するような信号処理をす
る回路として有効に利用することができる。
【図面の簡単な説明】
【図1】本発明の一実施例を示すブロック図である。
【図2】ホッピング周波数、制御信号、可変信号の説明
図である。
【図3】本発明の他の実施例を示すブロック図である。
【図4】図3に示す実施例のホッピング周波数と基準周
波数の一例を示す図である。
【図5】スペクトル拡散型通信方式の概要図である。。
【図6】データ拡散および周波数拡散の説明図面であ
る。
【図7】従来の周波数発生器のブロック図である。
【図8】PLLタイプの周波数発生器の説明図である。
【符号の説明】
21 VCO 22 基準信号源 23 周波数比較手段 24 信号保持手段 25 制御回路

Claims (8)

    【特許請求の範囲】
  1. 【請求項1】 入力された制御信号のレベルに対応して
    周波数を変化する電圧制御可変発振器と、 上記電圧制御可変発振器の出力と基準周波数信号の出力
    が入力されている周波数比較手段と、 上記周波数比較手段の出力を所定時間ホールドする信号
    保持回路と、 上記信号保持回路の出力を上記電圧制御可変発振器に供
    給する信号供給手段と、 上記信号供給手段に所定の可変信号を供給する制御回路
    とを備え、 上記制御回路は上記信号保持回路に対して所定の周期で
    その出力を保持するホールド信号を供給すると共に、こ
    のホールド信号が供給されていない期間に上記信号供給
    手段に対して上記電圧制御可変発振器の周波数を変化さ
    せる可変信号を出力し、この可変信号が上記信号保持回
    路の出力と重畳して上記電圧制御可変発振器に供給され
    るように構成したことを特徴とする可変周波数発生器。
  2. 【請求項2】 上記可変信号は所定時間単位でステップ
    状に変化する電圧とされていることを特徴とする請求項
    1に記載の可変周波数発生器。
  3. 【請求項3】 上記電圧制御可変発振器は圧電振動子を
    共振素子とする発振器によって構成されていることを特
    徴とする請求項1、または2に記載の可変周波数発生
    器。
  4. 【請求項4】 上記周波数比較手段の入力側に周波数を
    変換する分周器または周波数逓倍器が設けられているこ
    とを特徴とする請求項1、2、または3に記載の可変周
    波数発生器。
  5. 【請求項5】 上記電圧制御可変発振器はスペクトル拡
    散型の通信機のホッピング周波数発生回路に使用されて
    いることを特徴する請求項1、2、3、または4に記載
    の可変周波数発生器。
  6. 【請求項6】 上記基準周波数信号は異なる周波数を発
    生する2以上の基準信号源から選択的に入力されるよう
    に構成されていることを特徴とする請求項1、2、3、
    4、または5に記載の可変周波数発生器。
  7. 【請求項7】 上記制御回路は上記ホールド期間に出力
    される比較出力によって可変信号が補正されるように構
    成されていることを特徴とする請求項1、2、3、4、
    5、または6に記載の可変周波数発生器。
  8. 【請求項8】 上記比較手段、信号保持回路、制御回
    路、信号供給手段は集積回路によって構成されているこ
    とを特徴とする請求項1、2、3、4、5、6、まはは
    7に記載の可変周波数発生器。
JP25971594A 1994-09-30 1994-09-30 可変周波数発生器 Expired - Fee Related JP3109393B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP25971594A JP3109393B2 (ja) 1994-09-30 1994-09-30 可変周波数発生器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25971594A JP3109393B2 (ja) 1994-09-30 1994-09-30 可変周波数発生器

Publications (2)

Publication Number Publication Date
JPH08102659A true JPH08102659A (ja) 1996-04-16
JP3109393B2 JP3109393B2 (ja) 2000-11-13

Family

ID=17337940

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25971594A Expired - Fee Related JP3109393B2 (ja) 1994-09-30 1994-09-30 可変周波数発生器

Country Status (1)

Country Link
JP (1) JP3109393B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002520945A (ja) * 1998-07-10 2002-07-09 クゥアルコム・インコーポレイテッド 符号分割多重アクセスチャネルを使用した高速データ送受信のための方法及び装置
JP2012186656A (ja) * 2011-03-04 2012-09-27 Korg Inc 補償機能付き電圧制御発振器およびこれを用いた電子鍵盤楽器

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0882730B1 (en) * 1995-12-27 2002-10-02 Otsuka Pharmaceutical Factory, Inc. Phosphonic acid diester derivatives

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002520945A (ja) * 1998-07-10 2002-07-09 クゥアルコム・インコーポレイテッド 符号分割多重アクセスチャネルを使用した高速データ送受信のための方法及び装置
JP2009284496A (ja) * 1998-07-10 2009-12-03 Qualcomm Inc 符号分割多重アクセスチャネルを使用した高速データ送受信のための方法及び装置
JP2013066183A (ja) * 1998-07-10 2013-04-11 Qualcomm Inc 符号分割多重アクセスチャネルを使用した高速データ送受信のための方法及び装置
JP2014195273A (ja) * 1998-07-10 2014-10-09 Qualcomm Incorporated 符号分割多重アクセスチャネルを使用した高速データ送受信のための方法及び装置
JP2012186656A (ja) * 2011-03-04 2012-09-27 Korg Inc 補償機能付き電圧制御発振器およびこれを用いた電子鍵盤楽器

Also Published As

Publication number Publication date
JP3109393B2 (ja) 2000-11-13

Similar Documents

Publication Publication Date Title
KR0166656B1 (ko) 자동 주파수 제어 장치
US5270669A (en) Local oscillating frequency synthesizer for use in a TDMA system
JPS63219225A (ja) クロック信号発生器
KR940010587A (ko) 위상 동기 루프 회로에서 전력 소비를 감소시킬 수 있는 수신기
US7786815B2 (en) Apparatus and method for generation of noise signal
EP1729432A1 (en) Generation of a phase locked loop output signal having reduced spurious spectral components
JPH0715371A (ja) スーパーへテロダイン方式の送受信方法と送受信機
US5793819A (en) Radio communication terminal station
JP3070442B2 (ja) ディジタル変復調回路
JP3109393B2 (ja) 可変周波数発生器
JP2924525B2 (ja) 無線送信装置
Saba et al. Fast-acquisition PLL synthesizer using a parallel N-stage cycle swallower with low power consumption and low phase noise
JP2002151960A (ja) Pll回路
TWI236228B (en) Coordinating frequency synthesizer device
JPH04297150A (ja) スペクトル拡散通信におけるディジタル変調方式
JPH09261019A (ja) 同期回路
JPH10209922A (ja) 局部発振周波数発生方法とその装置、並びに周波数ホッピングスペクトル拡散通信方法と周波数ホッピングスペクトル拡散通信装置
JP2000004121A (ja) 発振変調回路
JPH02214236A (ja) 周波数ホッピング装置
JP3176313B2 (ja) Pllシンセサイザ回路
EP0664618B1 (en) Local oscillation frequency synthesizer
JP2001119317A (ja) 無線通信装置、無線通信装置の周波数切替え方法および記録媒体
KR19990061629A (ko) 록킹 시간 단축을 위한 위상동기루프장치
JPH08274684A (ja) スペクトル拡散受信装置
JPH04265030A (ja) スペクトル拡散変調装置

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20000815

LAPS Cancellation because of no payment of annual fees