JPH0740627B2 - プリント配線板 - Google Patents

プリント配線板

Info

Publication number
JPH0740627B2
JPH0740627B2 JP61039905A JP3990586A JPH0740627B2 JP H0740627 B2 JPH0740627 B2 JP H0740627B2 JP 61039905 A JP61039905 A JP 61039905A JP 3990586 A JP3990586 A JP 3990586A JP H0740627 B2 JPH0740627 B2 JP H0740627B2
Authority
JP
Japan
Prior art keywords
wiring board
printed wiring
solid
conductor layer
epoxy resin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP61039905A
Other languages
English (en)
Other versions
JPS62198186A (ja
Inventor
瑛一 綱島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP61039905A priority Critical patent/JPH0740627B2/ja
Publication of JPS62198186A publication Critical patent/JPS62198186A/ja
Publication of JPH0740627B2 publication Critical patent/JPH0740627B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item

Landscapes

  • Laminated Bodies (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は電子機器の回路構成に用いられるプリント配線
板に関するものである。
従来の技術 近時、樹脂シート内に半導体装置チップを埋め込んで利
用する技術が,たとえば、ICカードとして,注目されて
いるが、この場合、半導体装置の外部リードとの接続手
段が重要な役割をもつ。従来、この種の半導体装置は、
ガラス布基材のエポキシ樹脂板によるプリント配線板に
よって、外部リードを構成していた。
発明が解決しようとする問題点 ガラス布基材のエポキシ樹脂板によるプリント配線板
は、通常、無アルカリガラスを用いるので、コスト的に
高価であるうえに、加圧加湿試験をおこなうと、しばし
ば、ガラス繊維と樹脂との接着性が損われ、めっき液の
浸透などによる吸湿絶縁抵抗の低下、さらには、外観上
の不良を生じる。
問題点を解決するための手段 本発明は、絶縁性基板を、アーラミド樹脂不織布に芳香
族アミン系硬化剤配合のエポキシ樹脂含浸の固体とし、
同固体表面に配線用導体層を配設したプリント配線板で
ある。
作用 本発明によると、アーラミド樹脂不織布と芳香族アミン
系硬化剤配合のエポキシ樹脂との接着性がよく、加圧加
湿試験によっても高い信頼性が確認された。また、この
基板構体は、長時間のアルカリ性めっき液への耐久性に
も富み、さらに、折り曲げに対する耐久性にも高い性能
をもつものである。
実施例 図面は本発明をICカードに適用した実施例の要部断面図
であり、絶縁性基板1として、アーラミド樹脂不織布に
芳香族アミン系硬化剤配合エポキシ樹脂を含浸させた固
体を用い、この表面に導体層2を配設し、これらの基板
を二層に積層し、一方の基板上に半導体装置チップ3を
載置したものである。半導体装置チップ3の電極は、上
層基板上の導体層2に金属細線4,たとえば、金細線によ
って結線され、同基板中の貫通導体孔、いわゆる、スル
ーホール5を通じて、最下面の導体層2に引き出されて
いる。そして、これらの構体は、塩化ビニール樹脂6で
包み、さらに、ポリエステルフィルム7で上下両面を包
装して仕上げられている。なお、外装を形成する塩化ビ
ニール6およびポリエステルフィルム7は、一体の可撓
性樹脂、たとえば、芳香族アミンアダクト硬化剤配合の
エポキシ樹脂を使用してもよい。
本実施例の性能を試験した結果を次に示す。
加圧加湿耐久性……PCT3気圧で300時間以上折り曲げ耐
久性、厚さ0.76mm,寸法90×50mmで, 曲げ半径20mmの場合……3000回以上 曲げ半径10mmの場合……1500回以上 塩化ビニールとの接着性……接着性あり 価格比……従来比で1/2以下 発明の効果 本発明によれば、アーラミド樹脂不織布に芳香族アミン
系硬化剤配合のエポキシ樹脂含浸の固体上に導体層を配
設した構成となしたことにより、耐湿性、折り曲げ耐久
性、外装封着性、さらには、価格比において、従来のガ
ラス布基材のエポキシ樹脂プリント配線板を格段にしの
ぐ性能であり、信頼性の高いプリント配線板を実現する
ことができる。
【図面の簡単な説明】
図面は本発明実施例の要部断面図である。 1……絶縁性基板、2……導体層、3……半導体装置チ
ップ、4……金属細線、5……スルーホール、6……塩
化ビニール、7……ポリエステルフィルム。
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 庁内整理番号 FI 技術表示箇所 H05K 3/46 T 6921−4E

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】絶縁性基板を、アーラミド樹脂不織布に芳
    香族アミン系硬化剤配合のエポキシ樹脂含浸の固体と
    し、前記固体の表面に配線用導体層を配設し、前記固体
    を積層し、そのうちの単層固体面に半導体装置チップ搭
    載可能な導体層を備えたプリント配線板。
JP61039905A 1986-02-25 1986-02-25 プリント配線板 Expired - Lifetime JPH0740627B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61039905A JPH0740627B2 (ja) 1986-02-25 1986-02-25 プリント配線板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61039905A JPH0740627B2 (ja) 1986-02-25 1986-02-25 プリント配線板

Publications (2)

Publication Number Publication Date
JPS62198186A JPS62198186A (ja) 1987-09-01
JPH0740627B2 true JPH0740627B2 (ja) 1995-05-01

Family

ID=12565972

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61039905A Expired - Lifetime JPH0740627B2 (ja) 1986-02-25 1986-02-25 プリント配線板

Country Status (1)

Country Link
JP (1) JPH0740627B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980081191A (ko) 1997-04-08 1998-11-25 모리시다요이치 도전성 페이스트 및 그 제조방법과 그것을 이용한 프린트 배선기판

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55155019A (en) * 1979-05-23 1980-12-03 Mitsui Petrochem Ind Ltd Epoxy resin conposition
DE3323007C1 (de) * 1983-06-25 1984-06-28 Deutsche Thomson-Brandt Gmbh, 7730 Villingen-Schwenningen Spurfolgesystem mit einem optischen Abtaster für ein Audio- oder Video-Plattenwiedergabegerät
JPS60260626A (ja) * 1984-06-07 1985-12-23 Toyobo Co Ltd アラミッド系不織布で補強された樹脂シ−ト

Also Published As

Publication number Publication date
JPS62198186A (ja) 1987-09-01

Similar Documents

Publication Publication Date Title
KR102375124B1 (ko) 연성기판
US5888627A (en) Printed circuit board and method for the manufacture of same
US6849934B2 (en) Dielectric film for printed wiring board, multilayer printed board, and semiconductor device
US6492008B1 (en) Multilayer printed wiring board and electronic equipment
KR20080046133A (ko) 플렉서블 프린트배선판 및 그 제조방법
JPH0740627B2 (ja) プリント配線板
JPH07106728A (ja) リジッドフレックスプリント配線板およびその製造方法
JPH08216340A (ja) 高剛性銅張積層板及びその製造方法
CN216123010U (zh) 一种便于散热的fpc板
JP2770485B2 (ja) 回路基板
JPH0312554Y2 (ja)
JPS60236278A (ja) 配線用板
JPS62101053A (ja) 薄型電子回路ユニツト
JPH10154879A (ja) 半導体パッケージ
JPH05206647A (ja) 多層プリント配線基板
JPH09148702A (ja) 接続部材および該接続部材を用いた電極の接続構造・接続方法
JPH0828559B2 (ja) 印刷配線板
JPS6143331A (ja) 図形入力装置の座標位置検出素子の製造方法
JPS6170679A (ja) Icカ−ド
JPH0348483A (ja) フレキシブルプリント配線板
JPH0793478B2 (ja) 半導体チップ搭載用プリント回路板
JPH05206649A (ja) 多層プリント配線基板
JPH06310867A (ja) 多層プリント配線板、その製造方法、及び多層プリント配 線板を用いた半導体装置
JPH0621597A (ja) 金属ベース配線基板
JPS61125690A (ja) Icカ−ド

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term