JPH07302979A - 多層配線基板 - Google Patents

多層配線基板

Info

Publication number
JPH07302979A
JPH07302979A JP9622394A JP9622394A JPH07302979A JP H07302979 A JPH07302979 A JP H07302979A JP 9622394 A JP9622394 A JP 9622394A JP 9622394 A JP9622394 A JP 9622394A JP H07302979 A JPH07302979 A JP H07302979A
Authority
JP
Japan
Prior art keywords
interconnection
blank
layer
ground
wiring layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP9622394A
Other languages
English (en)
Inventor
Yoshiyasu Ando
善康 安藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP9622394A priority Critical patent/JPH07302979A/ja
Publication of JPH07302979A publication Critical patent/JPH07302979A/ja
Withdrawn legal-status Critical Current

Links

Landscapes

  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

(57)【要約】 【目的】 軽薄短小化および信頼性の向上など図った多
層配線基板の提供を目的とする。 【構成】 グランド配線層,電源配線層の少なくともい
ずれか一方の配線層、および信号配線層が積層されて成
る多層配線基板であって、前記グランド配線層4,電源
配線層4が格子状の導電体層4aで形成され、かつ信号配
線層に対する接続パッド部4cを格子状導電体4aの交叉部
に、グランド配線層もしくは電源配線層を介して配置さ
れた信号配線層同士の貫通型接続部4dを非導電体部領域
4bにそれぞれ設置した構成を成していることを特徴とす
る。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、多層配線基板に係り、
特に内層するグランド配線層や電源配線層の構成を改良
した多層配線基板に関する。
【0002】
【従来の技術】多層配線基板は、回路構成のコンパクト
化、もしくは電子機器類の構成簡略化などを目的に広く
実用されているともに、その改良,開発も図られてい
る。そして、このような多層配線基板は、一般に高密度
な微細配線や特性面だけでなく、軽量化なども要求され
つつある。ところで、この種の多層配線基板は、一般的
に、図6に主要部の構成を展開して斜視的に示すごとく
形成されている。図6において、1はグランド配線層
(もしくは電源配線層)1aを支持して成るグランド配線
素板(もしくは電源配線素板、2,3は信号配線層2a,
3aをそれぞれ支持する信号配線素板である。そして、前
記グランド配線層(もしくは電源配線層)1aは、いわゆ
るベタ導電体層で形成されている。つまり、信号配線層
2a,3aに対する接続パッド部1b、およびグランド配線層
(もしくは電源配線層)1aを介して積層・配置された信
号配線層2a,3a同士を貫通型に接続するための貫通孔形
設領域(クリアランスパッド部)1cを、それぞれ一部非
導電体部とした他は、全体的に導電体層が設けられた構
成を成している。
【0003】
【発明が解決しようとする課題】上記構成の多層配線基
板の場合、グランド配線層,電源配線層の配線層1aは、
全面的に導電体層を配置した構成を成している。すなわ
ち、信号配線層2a,3aに対する接続パッド部1b、および
クリアランスパッド部1cにそれぞれ対応する一部を繰り
抜き、非導電体層領域化した他は、導電体層がベタ状に
設置された構成を採っている。このため、最終製品とし
ての多層配線基板は、比較的重量が大きく、この重量が
比較的大きいという点は、この種多層配線基板におい
て、近時とみに要求されつつある軽薄短小化を満足し得
ないことを意味し、また使用環境の制約および信頼性の
低減を意味するので、その実用性が制限されることにな
る。
【0004】本発明は上記事情に対処してなされたもの
で、軽薄短小化および信頼性の向上など図った多層配線
基板の提供を目的とする。
【0005】
【課題を解決するための手段】本発明に係る多層配線基
板は、グランド配線層,電源配線層の少なくともいずれ
か一方の配線層、および信号配線層が積層されて成る多
層配線基板であって、前記グランド配線層,電源配線層
が格子状の導電体層で形成され、かつ信号配線層に対す
る接続パッド部を格子状導電体の交叉部に、グランド配
線層もしくは電源配線層を介して配置された信号配線層
同士の貫通型接続部を非導電体部領域にそれぞれ設置し
た構成を成していることを特徴とする。
【0006】すなわち、本発明は、いわゆる多層配線基
板において、一つの配線層として内層に配置されるグラ
ンド配線層および電源配線層の少なくともいずれか一方
を、(a)格子状の導電体層で形成すること、 (b)格子状
導体の交叉部に信号配線層に対する接続パッド部を配置
すること、 (c)非導体部に、信号配線層同士を貫通型に
接続するクリアランスパッド部を設置することを骨子と
している。
【0007】ここで、グランド配線層や電源配線層を形
成する格子状の導電体層は、次のような形態例が挙げら
れる。
【0008】(A)図1 (a)および (b)に、それぞれ平
面的に示すごとく、直交する形態もしくは斜交する形態
に、導電体層を円形に繰り抜いた構成、(B)図2 (a)
および (b)に、それぞれ平面的に示すごとく、直交する
形態もしくは斜交する形態に、導電体層を方形に繰り抜
いた構成、(C)図3 (a)および (b)に、それぞれ平面
的に示すごとく、斜交する形態に、導電体層を三角形三
角形,五角形,六角形,七角形もしくは八角形などの多
角形に繰り抜いた構成、あるいは、(D)前記導電体層
の繰り抜形状(円形,方形,三角形,五角形,六角形,
七角形もしくは八角形などの多角形)を組み合わせた形
態が挙げられる。なお、前記の各図において、4aは格子
状の導電体部(一部斜線付け)、4bは非導電体部領域
(繰り抜いた領域)、4cは前記格子状の導電体部4aに接
続する接続パッド部、4dは非導体部領域に配置された貫
通接続孔の形成領域(クリアランスパッド部)をそれぞ
れ示す。
【0009】また、グランド配線層や電源配線層を形成
する格子状の導電体層において、接続パッド部4cの寸法
および非導電体部領域(繰り抜き部)4bの寸法の関係
を、たとえば図4に模式的に示すように、前記接続パッ
ド部4cの最小直径をRとし、非導電体部領域(繰り抜き
部)4bを内包する最小円5の直径をCとしたとき、C<
Rに設定すると、接続パッド部4cは非導電体部領域4bに
埋もれることなく、任意の位置に設定し得る。
【0010】
【作用】本発明に係る多層配線基板においては、信号配
線層の他に内層させたグランド配線層や電源配線層を、
特に格子状の導電体層で形成したことに伴って、ベタ型
の場合に較べて、導電体層を繰り抜いた(部非導電体部
領域)分、軽量化されることになる。たとえば、前記格
子状の導電体層において、図5に示すように、導電体層
を繰り抜いた領域4dの各辺の長さをL、格子状の導電体
4aの幅をSとしたとき、ベタ型に対して、L2 /(L+
S)2 に軽量化することができる。そして、この導電体
層の格子状化は、たとえば蒸着法やめっき法などで形成
する場合、素材の大幅な節減なども図り得ることにな
る。
【0011】
【実施例】以下、本発明の実施例を説明する。
【0012】先ず、主面に所要の配線パターンおよび接
続パッドを有する絶縁体シート(たとえばガラス・エポ
キシ樹脂系シート)から成る信号配線素板、方形のクリ
アランスパッド部の各辺の長さを 1mm,格子状の導体幅
を 0.4mmに、それぞれ設定した格子状の導電体層を備え
た絶縁体シート(たとえばガラス・エポキシ樹脂系シー
ト)から成るグランド配線素板や電源配線素板をそれぞ
れ用意し、所要の順序に信号配線素板,グランド配線素
板,電源配線素板を積層・配置した。なお、この積層・
配置に当たっては、各配線素板間にプリプレグ層(たと
えばガラス・エポキシ樹脂系プリプレグ層)を介挿させ
た。また、前記グランド配線素板および電源配線素板
は、導電体層がベタ型に配置された場合に較べて、約50
重量%軽量化されていた。
【0013】次いで、前記積層体に加熱,加圧処理を施
して、厚さ 1.6mm, 150mm角の多層配線基板を作成し
た。このようにして得た多層配線基板は、前記グランド
配線素板および電源配線素板の代わりに、いわゆるベタ
型のグランド配線素板および電源配線素板を用いた外、
同一条件で構成された多層配線基板に較べて、約10重量
%程度の軽量化がなされていた。ここで、多層配線基板
1枚当たり、約10重量%程度軽量化されていることは、
通常この種の多層配線基板を装着するたとえばノート型
コンピュータなどの場合、その分軽量になるばかりでな
く、支持部を構成する部材の選択も楽になるとともに、
コストダウンを図り得ることになる。
【0014】さらに、前記では各配線層を支持する絶縁
体シートとして、ガラス・エポキシ樹脂系シートを用い
た構成例を示したが、ガラス・エポキシ樹脂系シートの
代わりに、通常この種の多層配線基板の構成に用いてい
る他の絶縁体シート類を用いることも可能である。
【0015】
【発明の効果】本発明による多層配線基板は、グランド
配線層や電源配線層を格子状導電体層化したことによ
り、ベタ型の導電体層形式の場合に較べて、軽量化され
るとともに、各配線層間の接合・一体化も容易に図られ
る。つまり、多層配線基板の軽量短小化に対応し得ると
ともに、信頼性の向上・改善も併せて図られることにな
る。加えて、前記格子状の導電体層化に当たっては、設
計段階で非導電体部(繰り抜き部)および貫通接続孔形
成領域(クリアランスパッド部)を、いわゆるネガイメ
ージとして作成・管理することも可能となる。そして、
このネガイメージとして作成・管理が可能なことは、比
較的少量のデータ量で、任意な格子状導電体層の形成を
容易にすることを意味し、製造工程面でも多くの利点を
もたらすものといえる。
【図面の簡単な説明】
【図1】(a), (b)は本発明に係る多層配線基板が具備
するグランド配線層,電源配線層の互いに異なる要部構
成例を示す平面図。
【図2】(a), (b)は本発明に係る多層配線基板が具備
するグランド配線層,電源配線層の他の互いに異なる要
部構成例を示す平面図。
【図3】(a), (b)は本発明に係る多層配線基板が具備
するグランド配線層,電源配線層のさらに他の互いに異
なる要部構成例を示す平面図。
【図4】本発明に係る多層配線基板が具備するグランド
配線層,電源配線層における接続パッド部および非導電
体領域(繰り抜き部)の寸法・形状の関係例を示す模式
図。
【図5】本発明に係る多層配線基板が具備するグランド
配線層,電源配線層の格子状導電体幅と非導電体領域
(繰り抜き部)の寸法例を示す模式図。
【図6】従来のグランド配線層,電源配線層を内層した
多層配線基板の要部構造例を示す展開図。
【符号の説明】
1,4…グランド配線素板(電源配線素板) 1a…ベ
タ型導電体層 1b,4c…接続パッド部 1c,4d…貫
通型接続部形成領域(クリアランスパッド部) 2,3…信号配線素板 2a,3a…信号配線パターン線
層 4a…格子状導電体 4b…非導電体領域(繰り抜
き部) 5…非導電体領域を内包する円

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 グランド配線層,電源配線層の少なくと
    もいずれか一方の配線層、および信号配線層が積層され
    て成る多層配線基板であって、 前記グランド配線層,電源配線層が格子状の導電体層で
    形成され、かつ信号配線層に対する接続パッドを格子状
    導電体の交叉部に、グランド配線層もしくは電源配線層
    を介して配置された信号配線層同士の貫通型接続部を非
    導電体部領域にそれぞれ設置した構成を成していること
    を特徴とする多層配線基板。
JP9622394A 1994-05-10 1994-05-10 多層配線基板 Withdrawn JPH07302979A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9622394A JPH07302979A (ja) 1994-05-10 1994-05-10 多層配線基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9622394A JPH07302979A (ja) 1994-05-10 1994-05-10 多層配線基板

Publications (1)

Publication Number Publication Date
JPH07302979A true JPH07302979A (ja) 1995-11-14

Family

ID=14159241

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9622394A Withdrawn JPH07302979A (ja) 1994-05-10 1994-05-10 多層配線基板

Country Status (1)

Country Link
JP (1) JPH07302979A (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002111232A (ja) * 2000-10-03 2002-04-12 Toppan Printing Co Ltd 多層プリント配線板
US6613413B1 (en) 1999-04-26 2003-09-02 International Business Machines Corporation Porous power and ground planes for reduced PCB delamination and better reliability
EP1720384A2 (en) 2005-04-28 2006-11-08 Nitto Denko Corporation Printed circuit board
JP2007116010A (ja) * 2005-10-24 2007-05-10 Sumitomo Bakelite Co Ltd 回路基板
US7290333B2 (en) 2001-10-12 2007-11-06 Nec Corporation Manufacturing method of a multilayer printed wiring board
JP2008124317A (ja) * 2006-11-14 2008-05-29 Toshiba Matsushita Display Technology Co Ltd フレキシブルプリント基板
CN105789175A (zh) * 2016-04-20 2016-07-20 广东工业大学 用于射频电器的fpbga封装基板

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6613413B1 (en) 1999-04-26 2003-09-02 International Business Machines Corporation Porous power and ground planes for reduced PCB delamination and better reliability
US6944946B2 (en) 1999-04-26 2005-09-20 International Business Machines Corporation Porous power and ground planes for reduced PCB delamination and better reliability
JP2002111232A (ja) * 2000-10-03 2002-04-12 Toppan Printing Co Ltd 多層プリント配線板
US7290333B2 (en) 2001-10-12 2007-11-06 Nec Corporation Manufacturing method of a multilayer printed wiring board
EP1720384A2 (en) 2005-04-28 2006-11-08 Nitto Denko Corporation Printed circuit board
EP1720384A3 (en) * 2005-04-28 2007-11-21 Nitto Denko Corporation Printed circuit board
US7473854B2 (en) 2005-04-28 2009-01-06 Nitto Denko Corporation Printed circuit board
JP2007116010A (ja) * 2005-10-24 2007-05-10 Sumitomo Bakelite Co Ltd 回路基板
JP2008124317A (ja) * 2006-11-14 2008-05-29 Toshiba Matsushita Display Technology Co Ltd フレキシブルプリント基板
CN105789175A (zh) * 2016-04-20 2016-07-20 广东工业大学 用于射频电器的fpbga封装基板

Similar Documents

Publication Publication Date Title
TWI373992B (en) Circuitized substrate with split conductive layer, method of making same, electrical assembly utilizing same, and information handling system utilizing same
US4446188A (en) Multi-layered circuit board
US5339217A (en) Composite printed circuit board and manufacturing method thereof
JP2767645B2 (ja) 多層配線基板の製造方法
JP2773366B2 (ja) 多層配線基板の形成方法
US5608192A (en) Multilayer thin-film wiring board
JPH08125342A (ja) フレキシブル多層配線基板とその製造方法
JPH07302979A (ja) 多層配線基板
US4479991A (en) Plastic coated laminate
US20080308315A1 (en) Multilayer printed circuit board and method of fabricating the same
JP2008071963A (ja) 多層配線基板
JPH0369191A (ja) 電子部品内蔵の多層プリント基板
JP2000236149A (ja) インダクタ付き配線基板およびその製造方法
JPH04340795A (ja) プリント配線板
JP3408590B2 (ja) 多層プリント基板の配線構造
JP2001284744A (ja) 混成回路基板及びその製造法
JPH0345398A (ja) Icカード用回路基板
JP4359068B2 (ja) 有機コンデンサ基板とその製造方法
JPH0897566A (ja) プリント基板
JPS6134637Y2 (ja)
JPS59225590A (ja) 高密度多層配線基板
JPH01282888A (ja) 多層プリント配線板
JPH118456A (ja) Lc分布定数回路を形成した印刷配線基板
JP3480166B2 (ja) 多層基板
JP2831152B2 (ja) 平面トランス及びその製造方法

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20010731