JPH0722938Y2 - 垂直同期信号挿入回路 - Google Patents

垂直同期信号挿入回路

Info

Publication number
JPH0722938Y2
JPH0722938Y2 JP1987050316U JP5031687U JPH0722938Y2 JP H0722938 Y2 JPH0722938 Y2 JP H0722938Y2 JP 1987050316 U JP1987050316 U JP 1987050316U JP 5031687 U JP5031687 U JP 5031687U JP H0722938 Y2 JPH0722938 Y2 JP H0722938Y2
Authority
JP
Japan
Prior art keywords
signal
sync
memory
circuit
converter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1987050316U
Other languages
English (en)
Other versions
JPS63158066U (ja
Inventor
正統 有光
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP1987050316U priority Critical patent/JPH0722938Y2/ja
Publication of JPS63158066U publication Critical patent/JPS63158066U/ja
Application granted granted Critical
Publication of JPH0722938Y2 publication Critical patent/JPH0722938Y2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Description

【考案の詳細な説明】 〔産業上の利用分野〕 本考案はビデオ機器における垂直同期信号挿入回路に関
する。
〔考案の概要〕
画像メモリのアドレスを生成するメモリコントローラ
に、シンクチップデータを生成する回路と、メモリ出力
のディジタルビデオ信号にシンクチップデータを挿入垂
直同期信号の区間で挿入する回路とを設けて、メモリ出
力のディジタルビデオ信号をD/A変換して得られるアナ
ログ信号に関してシンクチップレベルのDC変動を無くし
て、同期が極めて安定な再生画面を得た垂直同期信号挿
入回路である。
〔従来の技術〕
フィールドメモリを用いたスチル再生機能を有するビデ
オテープレコーダやビデオディスクプレーヤ等では、メ
モリ再生出力の垂直同期信号をメモリ読出し用の基準同
期信号から作った擬似垂直同期信号に置換えて、画面の
安定化を図っている。
従来ではメモリ読出しデータをD/A変換器でアナログ信
号に変換した後に垂直同期信号挿入回路を設けて、擬似
垂直同期信号を挿入していた。
〔考案が解決しようとする問題点〕
同期信号挿入回路の温度ドリフトやDCオフセット(部品
のばらつき)等により、シンクチップレベルが本来の信
号と挿入信号との間で異なり、その差が大きくなると、
画面上でVジッター(垂直方向のゆれ)や同期流れが生
じる。このため挿入回路を高安定にしたり、シンクチッ
プレベルの調整手段を設ける必要があった。
本考案はこの問題にかんがみ、同期信号挿入回路を出力
端に付加する必要がなく、従って簡単な回路で高安定、
無調整化できるようにすることを目的する。
〔問題点を解決するための手段〕
本考案の垂直同期信号挿入回路は、第1図に示すよう
に、入力ビデオ信号をディジタル信号に変換するA/D変
換器2と、ディジタルビデオ信号を画面単位で記憶する
メモリ4と、メモリの読出し出力をアナログ信号に変換
してビデオ信号として導出するD/A変換器8とを備えた
ビデオ機器に適用されるものであって、 基準同期信号ref.SYNCに基づいてメモリ4の書込み、読
出しアドレス(A)を形成するメモリコントローラ3
と、基準同期信号ref.SYNCに基づいてメモリ出力のビデ
オ信号に挿入する挿入垂直同期信号パルスを形成する挿
入同期信号形成回路7とを備える。
メモリコントローラ3は、ディジタルビデオ信号のシン
クチップレベルに対応するデータを発生するシンクチッ
プデータ発生回路6と、ディジタルビデオ信号とシンク
チップデータとを上記挿入垂直同期信号パルスの区間で
切換え、D/A変換器8に導出する切換スイッチ5とを備
える。
この構成により、D/A変換器8から同期先端レベルの回
路上のばらつきや温度変動、経時変化のないアナログビ
デオ信号を得る。
〔実施例〕
第1図は本考案の一実施例を示すフィールドメモリ回路
である。入力ビデオ信号は同期信号を含むコンポジット
信号であって、クランプ回路1にて例えば同期先端レベ
ル(又はペデスタルレベル)が一定DC電位にクランプさ
れてからA/D変換器2で例えば6ビットのディジタル信
号に変えられる。ディジタル信号はメモリコントローラ
3を介してDRAM構成のフィールドメモリ4に書込まれ
る。メモリコントローラ3は基準同期信号ref.SYNCに基
づいて書込み及び読出しのクロック及びアドレスAを作
成し、またメモリ4のリード/ライト制御及びリフレッ
シュを行う。フィールドメモリ4の読出し出力はメモリ
コントローラ3を介してD/A変換器8に与えられ、アナ
ログの出力ビデオ信号に変換されて導出される。
メモリコントローラ3には、メモリ4の読出しデータと
論理上のシンクチップデータとを切換える切換スイッチ
5(6ビット分)が設けられている。シンクチップデー
タは、A/D変換器2において変換される同期先端レベル
に対応するデータで、この場合には第2図のビデオ波形
に示すように“000000"である。この6ビット・オール
“0"のデータはシンクチップデータ発生回路6において
形成され、切換スイッチ5の一方の切換入力に与えられ
る。なおシンクチップデータの実際の電圧レベルはメモ
リ4のICが使用している接地レベルであってよい。
A/D変換器2において変換されるシンクチップレベルが
“111111"に対応する場合もあるので、メモリコントロ
ーラ3に外部から切換信号“0"/“1"を与えて、シンク
チップデータ発生回路6から6ビット・オール“1"のデ
ータも導出できるようにするのがよい。またシンクチッ
プデータが“000000"〜“111111"の間にあることも考え
られるので、シンクチップデータ発生回路6を6ビット
のレジスタ等で構成して外部から書込み可能(プログラ
ム可能)にしてもよい。
メモリコントローラ3の切換スイッチ5は、挿入同期信
号形成回路7の出力の擬似同期信号区間で、本線(メモ
リ4の側)からシンクチップデータ発生回路6の側に切
換えられる。これによって擬似同期信号“000000"を挿
入したディジタルビデオ信号が得られる。挿入同期信号
形成回路7は基準同期信号ref.SYNCに基づいて擬似同期
信号(挿入同期信号)を形成する。
メモリコントローラ3の出力のディジタルビデオ信号を
D/A変換器8でアナログ信号に変換すれば、“000000"の
レベルが擬似垂直同期信号として挿入されたコンポジッ
トビデオ信号が得られる。
〔考案の効果〕
本考案は上述の如く、ディジタルビデオ信号の論理上の
シンクチップデータを形成して、挿入垂直同期信号の区
間で、ディジタルビデオ信号からシンクチップデータに
切換えて導出するようにしたので、簡単な回路構成で挿
入垂直同期信号のDCレベルを安定にし、無調整化するこ
とができ、同期乱れの無い高品質画像が得られる。
また、シンクチップデータ発生回路と、ディジタルビデ
オ信号とシンクチップデータとを挿入同期信号パルスの
区間で切換える切換スイッチとを画像メモリのアドレス
を発生するメモリコントローラに設けたので、挿入垂直
同期信号パルスをメモリコントローラに供給するだけ
で、シンクチップデータをメモリ出力のディジタルビデ
オ信号に挿入することができ、全体として回路構成が簡
略になると共に、メモリの読出し動作とシンクチップデ
ータの挿入動作とを簡単な付加回路を設けることで基準
同期信号に同期させることができる。
【図面の簡単な説明】
第1図は本考案を適用したフィールドメモリ回路の回路
図、第2図はビデオ信号のA/D変換レンジを示す波形図
である。 なお図面に用いた符号において、 1……クランプ回路 2……A/D変換器 3……メモリコントローラ 4……フィールドメモリ 5……切換スイッチ 6……シンクチップデータ発生回路 7……挿入同期信号形成回路 8……D/A変換器 である。
───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 庁内整理番号 FI 技術表示箇所 7734−5C H04N 5/95 A

Claims (1)

    【実用新案登録請求の範囲】
  1. 【請求項1】入力ビデオ信号をディジタル信号に変換す
    るA/D変換器と、ディジタルビデオ信号を画面単位で記
    憶するメモリと、メモリの読出し出力をアナログ信号に
    変換してビデオ信号として導出するD/A変換器とを備え
    たビデオ機器において、 基準同期信号に基づいて上記メモリの書込み、読出しア
    ドレスを形成するメモリコントローラと、 上記基準同期信号に基づいてメモリ出力のビデオ信号に
    挿入する挿入垂直同期信号パルスを形成する挿入同期信
    号形成回路とを備え、 上記メモリコントローラは、ディジタルビデオ信号のシ
    ンクチップレベルに対応するデータを発生するシンクチ
    ップデータ発生回路と、 上記ディジタルビデオ信号と上記シンクチップデータと
    を上記挿入垂直同期信号パルスの区間で切換え、上記D/
    A変換器に導出する切換スイッチとを備えることを特徴
    とするビデオ機器用垂直同期信号挿入回路。
JP1987050316U 1987-04-02 1987-04-02 垂直同期信号挿入回路 Expired - Lifetime JPH0722938Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1987050316U JPH0722938Y2 (ja) 1987-04-02 1987-04-02 垂直同期信号挿入回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1987050316U JPH0722938Y2 (ja) 1987-04-02 1987-04-02 垂直同期信号挿入回路

Publications (2)

Publication Number Publication Date
JPS63158066U JPS63158066U (ja) 1988-10-17
JPH0722938Y2 true JPH0722938Y2 (ja) 1995-05-24

Family

ID=30873570

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1987050316U Expired - Lifetime JPH0722938Y2 (ja) 1987-04-02 1987-04-02 垂直同期信号挿入回路

Country Status (1)

Country Link
JP (1) JPH0722938Y2 (ja)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS637870U (ja) * 1986-06-30 1988-01-19

Also Published As

Publication number Publication date
JPS63158066U (ja) 1988-10-17

Similar Documents

Publication Publication Date Title
JPS6043707B2 (ja) 位相変換装置
JPS6110379A (ja) スキユ−歪除去装置
JPS6258196B2 (ja)
US4802025A (en) Video signal circuit having time base correction
KR970002144B1 (ko) 입력 비디오 신호의 부반송파 대 수평 sync 위상 트랙킹 회로 및 그 방법
JPH0722938Y2 (ja) 垂直同期信号挿入回路
US5303046A (en) Video signal processing apparatus with time base correction and inhibition of horizontal sync signal replacement during vertical flyback
ATE67059T1 (de) Einschreibtaktgenerator fuer zeitbasiskorrigiereinrichtung.
JP2593918B2 (ja) ディジタルコンバーゼンス補正装置
EP0460964A2 (en) Time base correcting apparatus
JP3301196B2 (ja) 走査変換装置
KR950000442B1 (ko) 브이티알의 타임 베이스 콜렉션시 메모리 용량 절약장치
JP3555410B2 (ja) 映像信号再生装置
JP3137715B2 (ja) ディジタル静止画装置
JPS63272191A (ja) 時間軸変動補正回路
KR890015591A (ko) 어드레스 제어회로
KR910000648B1 (ko) 디지탈 vtr의 재생종료시 화면/음성 정지회로
KR100245612B1 (ko) 비디오 기록/재생 시스템에서의 버스 방식을 이용한 주제어 장치
JP3212201B2 (ja) 時間軸補正回路
JPH01208081A (ja) 複数画面表示処理装置
JPS63234785A (ja) 時間軸補正装置
JPH0476272B2 (ja)
JPH0239786A (ja) 画像信号記憶読出し装置
JPH0773368B2 (ja) タイムベースコレクタ
JPH0771263B2 (ja) タイムベ−スコレクタ装置