JPH07106649A - 超伝導論理集積回路のパタンレイアウト方法 - Google Patents

超伝導論理集積回路のパタンレイアウト方法

Info

Publication number
JPH07106649A
JPH07106649A JP5276177A JP27617793A JPH07106649A JP H07106649 A JPH07106649 A JP H07106649A JP 5276177 A JP5276177 A JP 5276177A JP 27617793 A JP27617793 A JP 27617793A JP H07106649 A JPH07106649 A JP H07106649A
Authority
JP
Japan
Prior art keywords
integrated circuit
logic integrated
superconducting logic
standard cell
pattern layout
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP5276177A
Other languages
English (en)
Other versions
JP2710145B2 (ja
Inventor
Masahiro Aoyanagi
昌宏 青柳
Hiroshi Nakagawa
博 仲川
Itaru Kurosawa
格 黒沢
Susumu Takada
進 高田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
National Institute of Advanced Industrial Science and Technology AIST
Original Assignee
Agency of Industrial Science and Technology
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Agency of Industrial Science and Technology filed Critical Agency of Industrial Science and Technology
Priority to JP5276177A priority Critical patent/JP2710145B2/ja
Publication of JPH07106649A publication Critical patent/JPH07106649A/ja
Application granted granted Critical
Publication of JP2710145B2 publication Critical patent/JP2710145B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Superconductor Devices And Manufacturing Methods Thereof (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Semiconductor Memories (AREA)

Abstract

(57)【要約】 【目的】 基板上に搭載する超伝導論理集積回路を複数
の部分に分割するとき、当該各分割部分に関する最適な
パタンレイアウトを簡単かつ迅速に得る。 【構成】 スタンダードセル方式の自動配置配線手法に
用いるフロアプラン12を超伝導論理集積回路の分割数
「2」に従って領域A,Bに分割した後に、当該スタン
ダードセル方式の自動配置配線手法を実行する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、基板上に搭載する超伝
導論理集積回路を複数の部分に分割する必要がある場合
に、各分割部分ごとに適当なるパタンレイアウト(セル
配置配線パタン)を簡単に得るための改良に関する。
【0002】
【従来の技術】高速で動作するジョセフソン論理集積回
路の基板上におけるパタンレイアウト(換言すれば製造
時におけるマスクパタン)に関する自動設計手法とし
て、全ての論理セルに関し同じ高さを持つようにマスク
パタンが設計されるスタンダードセルを用い、論理回路
図に基づいて全集積回路部分に関し自動配置配線を実行
する手法及び装置がある。
【0003】これは、スタンダードセル方式の自動配置
配線手法と呼ばれ、この分野で公知であるが、図3に
は、この方式に従う場合に、スタンダードセル10を配置
可能な領域を規定する回路用フロアプラン12が示されて
いる。複数列平行して設けられる回路用フロアプラン12
の各列はスタンダードセルと同じ高さを持っており、当
該フロアプラン12の全面積の合計は、集積回路に必要な
全てのセルの面積の合計の1.5倍から2倍とされる。
回路用フロアプラン12の周辺を取り囲むパッド用フロア
プラン11は、パッドを配置するための領域である。
【0004】図4には、図3に示されているフロアプラ
ンに基づき、スタンダードセル方式の自動配置配線手法
に従ってパタンレイアウト設計の行なわれた集積回路の
一例の平面構成が示されている。各スタンダードセル1
0,・・・・・・ は外形のみ示されている。また、配線は二層
の金属配線であり、図中、最下部に示されているROM
プレーンセル13はROMブロック13として取扱い、ブロ
ックルータにより配線を行なった。パッドセル14も、適
当個所に適当個数が配置されている。ただし、図中では
電源配線は行なっていない。
【0005】
【発明が解決しようとする課題】このようなスタンダー
ドセル方式の自動配置配線手法は、基板上に形成すべき
超伝導論理集積回路を全て単一の領域から構成して良い
場合には極めて便利であり、図4に示したような適当な
るパタンレイアウトが得られる。しかし、同じ基板上に
搭載される超伝導論理集積回路であっても、これを複数
の部分に分割形成したいときも良くある。このような場
合、従来例においては、方法1:スタンダードセル方式
により設計されたパタンを、その後、手動により分割す
る,方法2:論理回路図上で予めブロックに分割し(パ
ーティションを行ない)、それぞれのブロックごとにス
タンダードセル方式によって自動配置配線を行なった
後、ブロックルータによりブロック間を配線する,等の
手法により、複数の分割部分を含む集積回路全体の設計
を行なっていた。
【0006】しかし、上記方法1では、集積回路中のセ
ル数が多くなると、分割のために一度に選択して移動す
ることが不可能になるため、少しづつ移動するしかな
く、非常に時間の掛かる作業となる。一方、スタンダー
ドセル方式を用いた集積回路の自動配置配線手法では、
集積回路の分割が適当であったか否かの判断は、最終的
に集積回路を設計し終ってからでなければできないの
で、上記方法2に従った場合、判断結果に基づき、論理
回路図に戻って再分割をやり直す必要が生ずると、当該
自動設計を始めから再実施せねばならず、実際上も、最
適な分割を行なうには、このような手順を何度か繰返せ
ねばならないことが多かった。
【0007】
【課題を解決するための手段】本発明はこのような実情
の下になされたもので、基板上に搭載する超伝導論理集
積回路を複数の部分に分割する必要が生じた場合、各部
分に関する最適なパタンレイアウトを簡単かつ迅速に得
るために、スタンダードセル方式の自動配置配線手法に
用いるフロアプランをまずは超伝導論理集積回路の分割
数に従って分割した後に、当該スタンダードセル方式の
自動配置配線手法を実行する,という手法を提案する。
【0008】
【実施例】図1には、基板上における分割数が「2」の
場合の本発明に従うパタンレイアウト法が説明されてい
る。図中の各符号については、図3,4に示されている
対応構成要素と同じとしているが、本発明によると、分
割数「2」に応じ、スタンダードセル方式の自動配置配
線手法用の回路用フロアプラン12は、この場合、左右に
並置の関係で、二つの領域A,Bに分割されている。各
領域A,Bの面積は等しく、それらの面積の合計は、基
板上に必要な全セルの面積の合計の1.5倍から2倍と
されている。また、回路用フロアプラン12の各列は、ス
タンダードセル10と同じ高さを持っており、回路用フロ
アプラン12を取り囲むパッド用フロアプラン11は、パッ
ドを配置するための領域である。
【0009】図2には、本発明に従って図1に示された
ような回路用フロアプラン12の分割手続がなされた後
に、分割された領域A,Bを含むフロアプランに基づ
き、スタンダードセル方式の自動配置配線手法を実行
し、これによってパタンレイアウト設計の行なわれた集
積回路の一例の平面構成が示されている。本図において
も図4におけると同様に、各スタンダードセル10,・・・・・
・ は外形のみ示されており、また、配線は二層の金属配
線であり、図中、最下部に示されているROMプレーン
セル13はROMブロック13として取扱い、ブロックルー
タにより配線を行なった。パッドセル14も、適当個所に
適当個数が配置されている。図中では電源配線は行なっ
ていないが、各分割された超伝導論理集積回路部分に
は、それぞれ専用に図示しない電源供給回路(一般に外
付けの高周波電力源と各超伝導論理集積回路部分とのイ
ンピーダンス整合を採るためのインピーダンス変換回
路)が備えられる。
【0010】この図4に明らかなように、本発明に従う
と、各分割部分ごとにセルが均等に配置され、全集積回
路が適切に二分割されていることが分かる。もちろん、
必要な分割数に応じ、図1における回路用フロアプラン
12の分割数は増やすことができる。
【0011】
【発明の効果】本発明によると、分割されたそれぞれの
超伝導論理集積回路部分に均等にセルが配置され、超伝
導論理集積回路の分割が適切に行なわれる。そのため、
煩雑で時間の掛かる手動作業や、論理回路図に戻っての
再分割作業の必要がなくなり、設計に要する時間を大幅
に短縮することができる。
【図面の簡単な説明】
【図1】本発明による超伝導論理集積回路パタンレイア
ウト方法の特徴部分を説明する説明図である。
【図2】本発明方法によって得られた超伝導論理集積回
路の平面構成に関する概略構成図である。
【図3】一般的なスタンダードセル方式の自動配置配線
手法に従う場合のフロアプランに関する説明図である。
【図4】一般的なスタンダードセル方式の自動配置配線
手法により得られた超伝導論理集積回路の一例の平面構
成に関する概略構成図である。
【符号の説明】
10 スタンダードセル, 11 パッド用フロアプラン, 12 回路用フロアプラン, 13 ROMブロック, 14 パッドセル, A,B フロアプランに関する各分割領域.
───────────────────────────────────────────────────── フロントページの続き (72)発明者 高田 進 茨城県つくば市梅園1丁目1番4 工業技 術院電子技術総合研究所内

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 基板上に搭載する超伝導論理集積回路を
    複数部分に分割する際、該各分割部分ごとに適当なパタ
    ンレイアウトを得るための方法であって;スタンダード
    セル方式の自動配置配線手法に用いるフロアプランを上
    記超伝導論理集積回路の分割数に従って分割した後に、
    該スタンダードセル方式の自動配置配線手法を実行する
    こと;を特徴とする超伝導論理集積回路のパタンレイア
    ウト方法。
JP5276177A 1993-10-07 1993-10-07 超伝導論理集積回路のパタンレイアウト方法 Expired - Lifetime JP2710145B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5276177A JP2710145B2 (ja) 1993-10-07 1993-10-07 超伝導論理集積回路のパタンレイアウト方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5276177A JP2710145B2 (ja) 1993-10-07 1993-10-07 超伝導論理集積回路のパタンレイアウト方法

Publications (2)

Publication Number Publication Date
JPH07106649A true JPH07106649A (ja) 1995-04-21
JP2710145B2 JP2710145B2 (ja) 1998-02-10

Family

ID=17565795

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5276177A Expired - Lifetime JP2710145B2 (ja) 1993-10-07 1993-10-07 超伝導論理集積回路のパタンレイアウト方法

Country Status (1)

Country Link
JP (1) JP2710145B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6785877B1 (en) 1999-06-28 2004-08-31 Nec Electronics Corporation Standard cell, standard cell array, and system and method for placing and routing standard cells

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0323651A (ja) * 1989-06-21 1991-01-31 Toshiba Corp 半導体論理集積回路およびその製造方法
JPH03123055A (ja) * 1987-09-30 1991-05-24 Toshiba Corp 自動配線方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03123055A (ja) * 1987-09-30 1991-05-24 Toshiba Corp 自動配線方法
JPH0323651A (ja) * 1989-06-21 1991-01-31 Toshiba Corp 半導体論理集積回路およびその製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6785877B1 (en) 1999-06-28 2004-08-31 Nec Electronics Corporation Standard cell, standard cell array, and system and method for placing and routing standard cells

Also Published As

Publication number Publication date
JP2710145B2 (ja) 1998-02-10

Similar Documents

Publication Publication Date Title
US4910680A (en) Wiring method for semiconductor integrated circuit
JPH0282552A (ja) 半導体集積回路
US5331572A (en) Integrated circuit and layout system therefor
JPH07106649A (ja) 超伝導論理集積回路のパタンレイアウト方法
JP3057975B2 (ja) 集積回路の配線
JP2664465B2 (ja) 半導体装置のセル配置方法
JPH055379B2 (ja)
JPS63260150A (ja) 集積回路の配置設計方法
JPS61114550A (ja) 論理回路装置
US6675367B1 (en) Semiconductor integrated circuits and method for designing the same
JPH0465859A (ja) ウエハ・スケール集積回路および該回路における信号伝播経路形成方法
JPH01117341A (ja) 半導体装置
JPH0644594B2 (ja) 半導体集積回路
JPS61120279A (ja) 半導体集積回路のレイアウト方式
JPS61244046A (ja) スタンダ−ドセルの周辺ブロツク配置方法
JPS61267344A (ja) Lsiのチツプレイアウト方式
US5917206A (en) Gate array system in which functional blocks are connected by fixed wiring
JPS6248042A (ja) マスタ−スライス方式半導体集積回路
JPH05175468A (ja) 半導体集積回路の設計方法
JPH01207947A (ja) 半導体集積回路装置およびその設計方法
JPS5870528A (ja) 半導体装置及びその製造方法
JPH02143459A (ja) 半導体集積回路のレイアウト方法
JPH1092940A (ja) レイアウト方法
JPH0360053A (ja) 半導体集積回路装置
JPH02154446A (ja) 半導体装置の自動設計方法

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term