JPH06289836A - 表示装置の制御方法 - Google Patents

表示装置の制御方法

Info

Publication number
JPH06289836A
JPH06289836A JP4244982A JP24498292A JPH06289836A JP H06289836 A JPH06289836 A JP H06289836A JP 4244982 A JP4244982 A JP 4244982A JP 24498292 A JP24498292 A JP 24498292A JP H06289836 A JPH06289836 A JP H06289836A
Authority
JP
Japan
Prior art keywords
display
display device
sequence
slave
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP4244982A
Other languages
English (en)
Other versions
JP2615318B2 (ja
Inventor
Kazuya Umeyama
一也 梅山
Kenji Ozawa
健二 小沢
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seikosha KK
Original Assignee
Seikosha KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seikosha KK filed Critical Seikosha KK
Priority to JP4244982A priority Critical patent/JP2615318B2/ja
Publication of JPH06289836A publication Critical patent/JPH06289836A/ja
Application granted granted Critical
Publication of JP2615318B2 publication Critical patent/JP2615318B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】 【目的】 二つの互いに独立した表示装置に表示を行う
場合、表示開始時を両者間で整合させることが可能な制
御方法を提供することである。 【構成】 マスタ表示装置1が表示シ―ケンスMD1の
実行を終了した後につぎの表示シ―ケンスMD2の表示
準備を行う過程と、表示シ―ケンスMD2の表示準備を
終了した旨のEXEC信号をマスタ表示装置1から出力
する過程と、スレ―ブ表示装置2がEXEC信号を入力
したとき、表示シ―ケンスSD1を実行中であっても、
つぎの表示シ―ケンスSD2の表示準備を行う過程と、
表示シ―ケンスSD2の表示準備が終了した旨のACK
信号をスレ―ブ表示装置2から出力する過程と、スレ―
ブ表示装置2がACK信号を出力した後に表示シ―ケン
スMD2を実行するとともに表示シ―ケンスSD2を実
行する過程とを有する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、表示装置の制御方法、
特に二つの互いに独立した表示装置に表示を行う場合の
表示方法に関する。
【0002】
【従来の技術】例えば二つの互いに独立した表示装置を
近接して設置し、それぞれの表示装置に並行して表示を
行う表示装置がある。
【0003】
【発明が解決しようとする課題】しかしながら、表示を
開始する前にそれぞれ準備時間が必要なため、表示開始
時が見た目で両者間でずれる等、両表示間の整合がとれ
ないといった問題点があった。
【0004】本発明の目的は、二つの互いに独立した表
示装置に表示を行う場合、表示開始時を両者間で整合さ
せることが可能な制御方法を提供することである。
【0005】
【課題を解決するための手段】本発明における表示装置
の制御方法は、複数のマスタ側表示シ―ケンスを実行す
るマスタ表示装置と、上記マスタ側表示シ―ケンスに対
応して複数のスレ―ブ側表示シ―ケンスを実行するスレ
―ブ表示装置とを有し、一の上記マスタ側表示シ―ケン
スの実行を終了した後に、上記一のマスタ側表示シ―ケ
ンスのつぎのマスタ側表示シ―ケンスの表示準備を行う
過程と、上記つぎのマスタ側表示シ―ケンスの表示準備
を終了した旨の第1信号を上記マスタ表示装置から出力
する過程と、上記スレ―ブ表示装置が上記第1信号を入
力したとき、一の上記スレ―ブ側表示シ―ケンスを実行
中であっても、上記一のスレ―ブ側表示シ―ケンスのつ
ぎのスレ―ブ側表示シ―ケンスの表示準備を行う過程
と、上記つぎのスレ―ブ側表示シ―ケンスの表示準備が
終了した旨の第2信号をスレ―ブ表示装置から出力する
過程と、上記スレ―ブ表示装置が上記第2信号を出力し
た後に、上記つぎのマスタ側表示シ―ケンスを実行する
とともに上記つぎのスレ―ブ側表示シ―ケンスを実行す
る過程とを有する。
【0006】また、本発明における表示装置の制御方法
は、上記スレ―ブ表示装置を強制的に初期化する第3信
号を上記マスタ表示装置から出力する過程と、上記スレ
―ブ表示装置が上記第3信号を入力したとき、上記スレ
―ブ側表示シ―ケンスを実行中であっても、第1番目の
上記スレ―ブ側表示シ―ケンスの表示準備を行う過程
と、上記第1番目のスレ―ブ側表示シ―ケンスの表示準
備が終了した旨の第4信号をスレ―ブ表示装置から出力
する過程と、上記スレ―ブ表示装置が上記第4信号を出
力した後に、第1番目の上記マスタ側表示シ―ケンスを
実行するとともに上記つぎのスレ―ブ側表示シ―ケンス
を実行する過程とを有する。
【0007】
【実施例】図1は、実施例の構成を示した機能ブロック
図である。
【0008】マスタ表示装置1およびスレーブ表示装置
2は、システムとして互いに独立したものであり、それ
ぞれ複数の表示シーケンスが実行される。通常両表示装
置は互いに近接した位置に設置され、内容的に互いに関
連した表示が行われる。例えば、マスタ表示装置1では
新製品について説明した一連の文章をスクロール表示
し、並行してスレーブ表示装置2ではその製品の製品
名、価格、トレードマーク等をサイクリックに表示し、
そのつぎの表示シーケンスでは別の新製品について上記
と同様にして表示を行う、といった具合である。
【0009】ハンドシェークブロック11および21
は、マスタ表示装置1およびスレーブ表示装置2でそれ
ぞれ実行される表示シーケンスどうしの整合をとるため
に、両者間でハンドシェークを行うものである。ハンド
シェーク信号は、スレーブ表示装置2を初期化するため
のRESET信号(第3信号)、スレーブ表示装置2に
対して表示シーケンスを実行させるためのEXEC信号
(第1信号)、RESET信号およびEXEC信号の入
力を確認した旨を知らせるACK信号(第2信号、第4
信号)で構成される。データメモリ12および22は、
複数の表示シーケンスにおいて表示される表示データM
D1〜MD8およびSD1〜SD8をそれぞれ記憶する
ものであり、これらの表示データはセレクタ13および
23によってそれぞれ選択される。シーケンス制御ブロ
ック14および24は、シーケンスメモリ15および2
5からの命令にしたがって、マスタ表示装置1およびス
レーブ表示装置2それぞれのシステム全体の制御を行う
ものである。表示制御ブロック16および26は、表示
器17および27の表示動作の制御を行うものである。
なお、表示器17および27としては、通常マトリクス
型の液晶表示器等が用いられる。
【0010】つぎに、図2および図3のフローチャート
を参照して図1に示した実施例の動作を説明する。図2
はマスタ表示装置1に関するフローチャート、図3はス
レーブ表示装置2に関するフローチャートである。
【0011】最初に、マスタ表示装置1においてシーケ
ンスの初期化が行われ、表示データMD1を表示する第
1表示シーケンスが選択される(a1)。マスタ表示装
置1からは、スレーブ表示装置2のシーケンスの初期化
を行うために、RESETオン信号が出力される(a
2)。スレーブ表示装置2では、このRESETオン信
号の入力を確認し(b3)、ACKオン信号を出力する
(b4)。マスタ表示装置1では、このACKオン信号
の入力を確認し(a3)、RESETオフ信号を出力す
る(a4)。スレーブ表示装置2では、このRESET
オフ信号の入力を確認し(b5)、ACKオフ信号を出
力する(b6)。引き続き、スレーブ表示装置1におい
てシーケンスの初期化が行われ、表示データSD1を表
示する第1表示シーケンスが選択される(b1)。以上
のようにして、マスタ表示装置1およびスレーブ表示装
置2それぞれの初期化が終了する。
【0012】マスタ表示装置1では、RESETオフ信
号を出力した後(a4)、表示データMD1を表示する
第1表示シーケンスの表示準備が行われる(a5)。一
方、スレーブ表示装置2では、シーケンスの初期化が終
了すると(b1)、表示データSD1を表示する第1表
示シーケンスの表示準備が行われる(b2)。以上のよ
うにして、マスタ表示装置1およびスレーブ表示装置2
それぞれの表示準備が終了する。
【0013】マスタ表示装置1では、表示準備が終了す
ると(a5)、スレーブ表示装置2に対して表示の実行
を行わせるために、EXECオン信号を出力する(a
6)。スレーブ表示装置2では、EXECオン信号の入
力を確認し(b7)、ACKオン信号を出力する(b
8)。マスタ表示装置1では、このACKオン信号の入
力を確認し(a7)、EXECオフ信号を出力する(a
8)。スレーブ表示装置2では、このEXECオフ信号
の入力を確認し(b9)、ACKオフ信号を出力する
(b10)。マスタ表示装置1では、EXECオフ信号
を出力した後(a8)、ただちに表示データMD1を表
示する第1表示シーケンスの実行が開始される(a
9)。一方、スレーブ表示装置2では、ACKオフ信号
を出力した後(b10)、ただちに表示データSD1を
表示する第1表示シーケンスの実行が開始される(b1
1)。EXECオフ信号の出力動作(a8)とACKオ
フ信号の出力動作(b10)とは極めて短時間の間に連
続して行われるため、マスタ表示装置1での第1表示シ
ーケンスの実行開始(a9)とスレーブ表示装置2での
第1表示シーケンスの実行開始(b11)とはほぼ同時
に行われることになる。したがって、少なくとも見た目
では従来のように表示開始時が両者間でずれることはな
く、同時に両表示が開始されるように見える。
【0014】第1表示シーケンスの実行が開始された後
(a9、b11)の動作は、いくつかの場合に別けて以
下に説明する。
【0015】第1に、強制的にシステムの初期化が行わ
れる場合の動作は、以下のとうりである。マスタ表示装
置1では、すでに説明したように、シーケンスの初期化
(a1)、RESETオン信号の出力(a2)が行われ
る。スレーブ表示装置2では、このRESETオン信号
の入力を確認し(b3、b12)、ACKオン信号を出
力する(b4)。以後、すでに説明したように、RES
ETオフ信号の出力(a4)、RESETオフ信号の入
力確認(b5)、ACKオフ信号の出力(b6)、シ―
ケンスの初期化(b1)が行われる。
【0016】第2に、マスタ表示装置1における第1表
示シーケンスの実行の終了(a10)が、スレ―ブ表示
装置2における第1表示シーケンスの実行の終了(b1
4)よりも前に行われる場合の動作は、以下の通りであ
る。マスタ表示装置1では、表示データMD2を表示す
る第2表示シーケンスが指定される(a11)。全シ―
ケンスが終了していないので(a12)、第2表示シー
ケンスの表示準備が行われ(a5)、EXECオン信号
を出力する(a6)。スレーブ表示装置2では、EXE
Cオン信号の入力を確認し(b13)、表示データSD
2を表示する第2表示シーケンスが指定される(b1
5)。全シ―ケンスが終了していないので(b16)、
第2表示シーケンスの表示準備が行われる(b2)。以
後、すでに説明したように、EXECオン信号の入力確
認(b7)、ACKオン信号の出力(b8)、ACKオ
ン信号の入力確認(a7)、EXECオフ信号の出力
(a8)EXECオフ信号の入力確認(b9)、ACK
オフ信号の出力(b10)が行われ、マスタ表示装置1
では表示データMD2を表示する第2表示シーケンスの
実行が開始され(a9)、スレーブ表示装置2では表示
データSD2を表示する第2表示シーケンスの実行が開
始される(b11)。すでに説明したように、マスタ表
示装置1での第2表示シーケンスの実行開始(a9)と
スレーブ表示装置2での第2表示シーケンスの実行開始
(b11)とはほぼ同時に行われるため、少なくとも見
た目では同時に両表示が開始されるように見える。以上
のように、マスタ表示装置1における表示シーケンスの
実行の終了がスレ―ブ表示装置2における表示シーケン
スの実行の終了よりも前に行われる場合には、スレ―ブ
表示装置2が表示シーケンスを実行中であってもそれを
強制的に終了させ、それぞれつぎの表示シ―ケンスに移
行する。
【0017】第3に、スレ―ブ表示装置2における第1
表示シーケンスの実行の終了(b14)が、マスタ表示
装置1における第1表示シーケンスの実行の終了(a1
0)よりも前に行われる場合の動作は、以下の通りであ
る。スレーブ表示装置2では、表示データSD2を表示
する第2表示シーケンスが指定される(b15)。全シ
―ケンスが終了していないので(b16)、第2表示シ
ーケンスの表示準備が行われる(b2)。表示準備が終
了した後、マスタ表示装置1からのEXECオン信号の
入力を待つ(b7)。マスタ表示装置1では、第1表示
シーケンスの実行が終了すると(a10)、表示データ
MD2を表示する第2表示シーケンスが指定され(a1
1)、第2表示シーケンスの表示準備が行われる(a
5)。以後、すでに説明したように、EXECオン信号
の出力(a6)、EXECオン信号の入力確認(b
7)、ACKオン信号の出力(b8)、ACKオン信号
の入力確認(a7)、EXECオフ信号の出力(a
8)、EXECオフ信号の入力確認(b9)、ACKオ
フ信号の出力(b10)が行われ、マスタ表示装置1で
は表示データMD2を表示する第2表示シーケンスの実
行が開始され(a9)、スレーブ表示装置2では表示デ
ータSD2を表示する第2表示シーケンスの実行が開始
される(b11)。この場合にも、マスタ表示装置1で
の第2表示シーケンスの実行開始(a9)とスレーブ表
示装置2での第2表示シーケンスの実行開始(b11)
とはほぼ同時に行われるため、少なくとも見た目では同
時に両表示が開始されるように見える。以上のように、
スレ―ブ表示装置2における表示シーケンスの実行の終
了がマスタ表示装置1における表示シーケンスの実行の
終了よりも前に行われる場合には、スレ―ブ表示装置2
がつぎの表示シーケンスの表示準備を予めした状態でマ
スタ表示装置1からの実行命令(EXECオン信号)を
待ち、マスタ表示装置1がつぎの表示シーケンスの表示
準備を終了した後、それぞれつぎの表示シ―ケンスに移
行する。
【0018】以後、同様の動作が繰り返され、表示デー
タMD8を表示する第8表示シーケンスの実行が終了す
ると(a12)シ―ケンスの初期化(a1)が行われ、
表示データSD8を表示する第8表示シーケンスの実行
が終了すると(b16)シ―ケンスの初期化(b1)が
行われ、再び上記と同様の動作が行われる。
【0019】
【発明の効果】本発明では、マスタ表示装置でのマスタ
側表示シーケンスの実行開始とスレーブ表示装置でのス
レ―ブ側表示シーケンスの実行開始とがほぼ同時に行わ
れるため、少なくとも見た目では同時に両者の表示が開
始されるように見え、表示開始時を両者間で整合させる
ことができる。
【図面の簡単な説明】
【図1】実施例の構成を示した機能ブロック図である。
【図2】実施例の動作を示したフロ―チャ―トである。
【図3】実施例の動作を示したフロ―チャ―トである。
【符号の説明】
1……マスタ表示装置 2……スレ―ブ表示装置 EXEC……第1信号 RESET……第3信号 ACK……第2信号、第4信号

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 複数のマスタ側表示シ―ケンスを実行す
    るマスタ表示装置と、上記マスタ側表示シ―ケンスに対
    応して複数のスレ―ブ側表示シ―ケンスを実行するスレ
    ―ブ表示装置とを有し、 一の上記マスタ側表示シ―ケンスの実行を終了した後
    に、上記一のマスタ側表示シ―ケンスのつぎのマスタ側
    表示シ―ケンスの表示準備を行う過程と、 上記つぎのマスタ側表示シ―ケンスの表示準備を終了し
    た旨の第1信号を上記マスタ表示装置から出力する過程
    と、 上記スレ―ブ表示装置が上記第1信号を入力したとき、
    一の上記スレ―ブ側表示シ―ケンスを実行中であって
    も、上記一のスレ―ブ側表示シ―ケンスのつぎのスレ―
    ブ側表示シ―ケンスの表示準備を行う過程と、 上記つぎのスレ―ブ側表示シ―ケンスの表示準備が終了
    した旨の第2信号をスレ―ブ表示装置から出力する過程
    と、 上記スレ―ブ表示装置が上記第2信号を出力した後に、
    上記つぎのマスタ側表示シ―ケンスを実行するとともに
    上記つぎのスレ―ブ側表示シ―ケンスを実行する過程と
    を有する表示装置の制御方法。
  2. 【請求項2】 複数のマスタ側表示シ―ケンスを実行す
    るマスタ表示装置と、上記マスタ側表示シ―ケンスに対
    応して複数のスレ―ブ側表示シ―ケンスを実行するスレ
    ―ブ表示装置とを有し、 上記スレ―ブ表示装置を強制的に初期化する第3信号を
    上記マスタ表示装置から出力する過程と、 上記スレ―ブ表示装置が上記第3信号を入力したとき、
    上記スレ―ブ側表示シ―ケンスを実行中であっても、第
    1番目の上記スレ―ブ側表示シ―ケンスの表示準備を行
    う過程と、 上記第1番目のスレ―ブ側表示シ―ケンスの表示準備が
    終了した旨の第4信号をスレ―ブ表示装置から出力する
    過程と、 上記スレ―ブ表示装置が上記第4信号を出力した後に、
    第1番目の上記マスタ側表示シ―ケンスを実行するとと
    もに上記つぎのスレ―ブ側表示シ―ケンスを実行する過
    程とを有する表示装置の制御方法。
JP4244982A 1992-09-14 1992-09-14 表示装置の制御方法 Expired - Fee Related JP2615318B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4244982A JP2615318B2 (ja) 1992-09-14 1992-09-14 表示装置の制御方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4244982A JP2615318B2 (ja) 1992-09-14 1992-09-14 表示装置の制御方法

Publications (2)

Publication Number Publication Date
JPH06289836A true JPH06289836A (ja) 1994-10-18
JP2615318B2 JP2615318B2 (ja) 1997-05-28

Family

ID=17126838

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4244982A Expired - Fee Related JP2615318B2 (ja) 1992-09-14 1992-09-14 表示装置の制御方法

Country Status (1)

Country Link
JP (1) JP2615318B2 (ja)

Also Published As

Publication number Publication date
JP2615318B2 (ja) 1997-05-28

Similar Documents

Publication Publication Date Title
JP2981776B2 (ja) プログラム可能な論理制御器へ接続するようにされたモジュールを構成する方法
AU609342B2 (en) Acoustic display generator
US5590314A (en) Apparatus for sending message via cable between programs and performing automatic operation in response to sent message
JP2615318B2 (ja) 表示装置の制御方法
JP3102828B2 (ja) プログラミング装置
JPS59183409A (ja) 数値制御装置
JPS58178408A (ja) 模擬実行機能を備えたプログラマブル・コントロ−ラ
JPH01159529A (ja) 高周波加熱装置
JPS6177948A (ja) デ−タ処理装置
Link 4K laboratory FOCAL
JPS62222305A (ja) 数値制御装置における画像表示方式
JPH01309197A (ja) 自動販売機の価格設定装置
JP2943425B2 (ja) メンテナンス支援機能付自動販売機
JPS58221886A (ja) 表示方式
JPH0277795A (ja) 表示制御装置
JPH01244502A (ja) Pcのプログラム表示方式
JPS62264097A (ja) Crt表示装置
JPH02311945A (ja) オンライン画面表示方式
JPH02187820A (ja) グラフィクス端末への入出力制御方式
JPH10105214A (ja) プログラマブル表示装置のダウンロードシステム
JPH0497439A (ja) 試験プログラムの出力方式
JPS62271021A (ja) マイクロプログラム制御方式
JPH0239346A (ja) 画面遷移制御方式
JPS63238654A (ja) コンピユ−タ制御システムの同期方式
JPH0399317A (ja) 画像処理装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees