JPH06276252A - シリアル通信装置 - Google Patents

シリアル通信装置

Info

Publication number
JPH06276252A
JPH06276252A JP5057558A JP5755893A JPH06276252A JP H06276252 A JPH06276252 A JP H06276252A JP 5057558 A JP5057558 A JP 5057558A JP 5755893 A JP5755893 A JP 5755893A JP H06276252 A JPH06276252 A JP H06276252A
Authority
JP
Japan
Prior art keywords
transmission rate
reception error
transmission
counter
baud rate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP5057558A
Other languages
English (en)
Other versions
JP3197099B2 (ja
Inventor
Hidekuni Saito
英邦 齋藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Instruments Inc
Original Assignee
Seiko Instruments Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Instruments Inc filed Critical Seiko Instruments Inc
Priority to JP05755893A priority Critical patent/JP3197099B2/ja
Publication of JPH06276252A publication Critical patent/JPH06276252A/ja
Application granted granted Critical
Publication of JP3197099B2 publication Critical patent/JP3197099B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Communication Control (AREA)

Abstract

(57)【要約】 (修正有) 【目的】 自動的に最適な送信レートを選択し、効率の
良い通信を行うシリアル通信装置を実現する。 【構成】 データを送信するときには、CPU1から転
送されたデータを通信用LSI2によりパラレル・シリ
アル変換し、受信時は受信データをシリアル・パラレル
変換してCPU1に転送するシリアル通信装置におい
て、単位時間内の受信エラー発生回数が、あらかじめ設
定した基準回数に達する場合は、ボーレートジェネレー
タ3で生成した送信レートを所定値ずつ下げ、受信エラ
ーが発生しない場合には、あらかじめ設定した基準回数
に至るまで送信レートを所定値ずつ上げるボーレートジ
ェネレータ制御部9を設ける。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、送信レートを生成する
ボーレート生成手段が出力する送信レートで他局に送信
するシリアル通信装置に関するものである。
【0002】
【従来の技術】図3は、ページャー等に使用される従来
のシリアル通信装置の主要部の構成を示すブロック回路
図である。図3において、通信用大規模集積回路(以
下、LSIという)2Aは今回受信したデータRXDが
相手局が送信した受信エラー情報であったときには、エ
ラー検出信号を出力し、ボーレートジェネレータ3はエ
ラー検出信号を入力すると送信クロックの周波数を所定
値だけ下げて出力する。したがって、シリアル通信装置
は、受信エラー信号RXDを受信すると、次の送信の
時、送信レートを自動的に下げてデータTXDと送信ク
ロックTXCを送信し、引き続き受信エラー信号RXD
を受信する場合には、更に送信レートを下げて送信す
る。この動作は、送信レートが所定の下限に達するまで
実行される。
【0003】受信エラー信号RXDが入力されないと
き、すなわち、正常な通信が完了したときには、シリア
ル通信装置は所定の上限に達するまで送信レートを所定
値づつ上げていく。このような動作は毎回の送信ごとに
行われる。
【0004】
【発明が解決しようとする課題】しかしながら、前記の
従来技術では、シリアル通信装置の送信レートが所定の
下限あるいは上限以外では毎回の送信ごとに変更を行っ
ている。そのため、数回送信を行った後、送信レートが
ある値に落ち着こうとしたときに、ある値が所定の上限
以外では毎回の送信ごとに送信レートがある値とある値
の1つ上の値に交互に変更され、送信の効率が悪いとい
う問題がある。
【0005】本発明は、前記問題点を解決するためにな
されたものであり、本発明の目的は、エラーの少ない最
上の送信レートで自動的にデータ転送を行い、転送効率
の高いシリアル通信装置を提供することにある。本発明
の前記ならびにその他の目的及び新規な特徴は、本明細
書の記述及び添付図面によって明らかにする。
【0006】
【課題を解決するための手段】前記の目的を達成するた
めに、本発明によるシリアル通信装置は、データを送信
するときには、中央演算処理装置(以下、CPUとい
う)から転送されたデータをパラレル・シリアル変換
し、受信するときには受信データをシリアル・パラレル
変換して、前記CPUに転送するシリアル通信装置にお
いて、送信レートを生成するボーレート生成手段、他局
からの応答を受信したとき、受信エラー発生の有無に応
じた信号を出力する手段、単位時間内の受信エラー発生
回数をカウントする手段、単位時間内の最上の送信レー
トの変更回数をカウントする手段、前記ボーレート生成
手段の制御を行うボーレートジェネレータ制御手段、及
び前記単位時間内の受信エラー発生回数が、あらかじめ
設定した基準回数に達する場合は、前記ボーレート生成
手段が生成する送信レートを所定値つづ下げ、受信エラ
ーが発生しない場合には、あらかじめ設定した基準回数
に至るまで送信レートを所定値づつ上げることを主要な
特徴とする。
【0007】
【作用】前述の手段によれば、単位時間内の受信エラー
発生回数が、あらかじめ設定した基準回数に達する場合
は、送信レートを所定値づつ下げ、受信エラーが発生し
ない場合は、あらかじめ設定した基準回数に至るまで、
送信レートを所定値づつ上げるよにした。従って、送信
レートがある値に落ち着こうとしたときに、毎回の送信
ごとに送信レートがある値とある値の1つ上のある値に
交互に変更されることを防ぐことができ、受信エラーの
発生状況に応じて単位時間ごとに最適な送信レートを自
動的に選択することができる。
【0008】
【実施例】以下、本発明の実施例を図面を用いて詳細に
説明する。全図において、同一機能を有するものは同一
符号を付け、その繰り返しの説明は省略する。図1は本
発明の一実施例のシリアル通信装置の構成を示すブロッ
ク回路図である。
【0009】図1において、CPU1は、通信装置全体
の制御を行う。LSI2は、データを他局に送信すると
きには、CPU1から転送されたデータをパラレル・シ
リアル変換して送信し、受信するときには、受信データ
をシリアル・パラレル変換してCPU1に転送する。ま
た、受信データが受信エラー信号であったときには、カ
ウンタA8へエラー検出信号を出力し、エラー信号でな
く正常な通信が完了したときには、ボーレートジェネレ
ータ制御部9のメモリ内容比較部13へ信号を出力す
る。
【0010】なお、ボーレートジェネレータ制御部9
は、前記メモリ内容比較部13の他に、後述する受信エ
ラー発生回数比較部14、変更回数比較部15、設定回
数B設定部16および設定回数A設定部17から構成さ
れている。ボーレートジェネレータ3は、送信クロック
を生成し、この送信クロックを通信用LSI2及びドラ
イバ5に伝送するとともに、受信エラー発生回数比較部
14、メモリ内容比較部13、変更回数比較部15から
の送信レート変更命令信号により、送信レートの変更を
行う。ドライバ4及び5は、それぞれ外部同期伝送方式
による送信データTDX及び送信クロックTCXの送信
をインターフェースする。レシーバ6及び7は。それぞ
れ外部同期伝送方式による受信デーツタRXD及び受信
クロックRXCの受信をインターフェースする。カウン
タA8は、通信用LSI2からのエラー検出信号により
エラー数をカウントする。カウンタB11は、タイマ1
2により設定されている単位時間中の通信における最高
レートを記憶し、メモリ内容比較部13からの1UP信
号がメモリ10の内容の送信レートと同レートで何回変
更されたかをカウントする。なお、メモリ10は計測開
始以来現在までの通信で使用した送信レートのうち、最
高の値で、かつミスのない送信レートを記憶する。
【0011】タイマ12は、カウンタB11がカウント
を行い、メモリ10が記憶内容を保持する単位時間の設
定を行い、カウンタB11がカウントを行う時間とメモ
リ10が記憶を保持している時間を計測する。また、単
位時間ごとにカウンタB11及びメモリ10のリセット
を行う。受信エラー発生回数比較部14は、カウンタA
8の出力信号により、カウンタA8のカウント値と設定
回数A設定部17により設定されている設定回数Aの比
較を行い、一致していればボーレートジェネレータ3に
1つ上の送信に変更するための信号を送り、カウンタA
8をリセットする。
【0012】メモリ内容比較部13は、通信用LSI2
からの、正常に通信が行われたという確認信号により、
現在の送信レートよりも所定値だけ1つ上げた場合の送
信レートの値が、メモリの内容と一致するかどうかを見
て、一致する場合は変更回数比較部15に信号を送り、
一致しない場合には2つの値のうち、どちらが高いかを
比較し、メモリ内容の方が高い場合にはボーレートジェ
ネレータ3に、所定値だけ1つ上の送信レートにするよ
うに変更信号を送り、カウンタA8をリセットする。
【0013】一方、メモリ内容の方が低い場合には現在
の送信レートを、所定値だけ1つ上げた値をメモリ10
に書き込み、同時にカウンタB11を“1”にセット
し、ボーレートジェネレータ3に、所定値だけ1つ上の
送信レートにするように変更信号を送り、カウンタA8
をリセットする。
【0014】変更回数比較部15は、メモリ内容比較部
13からの信号により、カウンタB11のカウント値と
設定回数B設定部16により設定されている設定回数B
の比較を行い、一致していればカウンタA8をリセット
し、一致していなければカウンタB11に“1”を加算
して、ボーレートジェネレータ3に1つ上の送信レート
にするように変更信号を送ると同時に、カウンタA8を
リセットする。
【0015】設定回数A設定部17は、受信エラーが何
回連続で発生したら1つ下の送信レートにするかを設定
する。設定回数B設定部16は、タイマ12により設定
されている単位時間中の通信において、何回まで単位時
間中最上の送信レートへの変更を許可するかを設定す
る。
【0016】本発明によるシリアル通信装置は、以上の
ように構成されており、次にその動作を説明する。図2
は、本実施例のシリアル通信装置がデータを送信した後
の応答受信処理を示すフローチャートである。
【0017】図2において、シリアル通信装置はデータ
送信後、受信側からの応答を受信し、応答が受信エラー
信号であるかどうかを識別する(ステップ21)。応答
が受信エラー信号であった場合には、通信用LSI2か
らの信号により、カウンタA8に“1”を加算して、受
信エラー発生をカウントし、受信エラー発生回数と設定
回数Aの比較を行う(ステップ22、23、24)。こ
こで、受信エラー発生回数が設定回数Aに達した場合に
は、現在の送信レートが適していないと判断し、ボーレ
ートジェネレータ制御部9の受信エラー発生回数比較部
14がボーレートジェネレータ3へ送信レート変更信号
を送り、ボーレートジェネレータ3は送信クロックの周
波数を所定値だけ下げて出力し、送信レートを1つ下げ
る(ステップ25)。
【0018】前記ステップ21において、応答が受信エ
ラー信号でなく、正常な通信が完了した場合には、通信
用LIS2からメモリ内容比較部13に信号が入力さ
れ、メモリ内容比較部13は、現在の送信レートよりも
所定値だけ送信レートを1つ上げた場合の送信レートの
値が、メモリ10の内容と一致するか比較を行う(ステ
ップ26、27)。一致する場合には、メモリ内容比較
部13から、変更回数比較部15に信号が入力され、変
更回数比較部15は、カウンタB11のカウント値が、
設定回数B設定部16により設定されている設定回数B
に達しているかどうかを監視している(ステップ28,
29)。
【0019】カウンタB11のカウンタ値が変更回数が
設定回数Bに達している場合には、現在よりも上の送信
レートは適していないと判断し、送信レートの変更は行
わない。一方、カウンタB11のカウント値が設定回数
Bに達していない場合には、変更回数比較部15は、カ
ウンタB11に“1”を加算して、ボーレートジェネレ
ータ3へ送信レート変更信号を送り、1つ上の所定値に
送信レートの変更を行う(ステップ30,31)。
【0020】また、ステップ27において、現在の送信
レートよりも送信レートを1つ上げた場合の送信レート
の値がメモリ10の内容と一致しない場合には、過去と
現在の値の大小を比較する(ステップ33)。メモリ1
0の内容の方が高い場合には、メモリ内容比較部13は
ボーレートジェネレータ3に送信レート変更のための信
号を送り、1つ上の送信レートに変更する(ステップ3
4)。一方メモリ10の内容の方が低い場合には、メモ
リ内容比較部13は現在の送信レートを所定値だけ上げ
た値をメモリ10に書き込み(ステップ35)、同時に
カウンタB11を“1”にセットし直し(ステップ3
6)、ボーレートジェネレータ3に送信レート変更のた
めの信号を送り、1つ上の送信レートに変更する(ステ
ップ34)。ステップ25、ステップ31もしくはステ
ップ34において送信レートの変更を行った場合、カウ
ンタA8をリセットし、次の送信を行う(ステップ3
2)。同時に、タイマ12が設定時間Bに達した場合に
は、メモリ10の内容が全てクリアされ、カウンタB1
1、タイマ12がリセットされる。ステップ24におい
て、受信エラー発生回数が設定定数回数A17の設定定
数に達していない場合で、ステップ32においてカウン
タA8のリセットを行った場合には、次の送信を行う。
【0021】かくして、送信レートがある値に落ち着こ
うとしたときに、ある値が所定の上限以外では毎回の送
信ごとに送信レートがある値とある値の1つ上の値に交
互に変更されることを防ぐことができる。また、受信エ
ラー発生の具合が時間とともに変化する場合でも、設定
時間ごとに送信レートを落ち着かせることができる。
【0022】以上本発明を実施例に基づき具体的に説明
したが、その要旨を逸脱しない範囲において種々変更し
得ることはいうまでもない。
【0023】
【発明の効果】以上、説明したように、本発明によれ
ば、毎回の送信ごとに送信レートが変更されることがな
くなり、送信レート単位時間ごとに受信エラーの発生状
況に応じて、自動的に最適な送信レートを選択すること
ができ、効率の良い通信を行うことができる。
【図面の簡単な説明】
【図1】本発明の一実施例のシリアル通信装置の構成を
示すブロック回路図である。
【図2】本実施例のシリアル通信装置がデータを送信し
た後の応答受信処理を示すフローチャートである。
【図3】従来のシリアル通信装置要部の構成を示すブロ
ック回路図である。
【符号の説明】
1 CPU 2,2A 通信用LSI 3 ボーレートジェネレータ 4,5 ドライバ 6,7 レシーバ 8 カウンタA 9 ボーレートジェネレータ制御部 10 メモリ 11 カウンタB 12 タイマ 13 メモリ内容比較部 14 受信エラー発生回数比較部 15 変更回数比較部 16 設定回数B設定部 17 設定回数A設定部
─────────────────────────────────────────────────────
【手続補正書】
【提出日】平成6年6月17日
【手続補正1】
【補正対象書類名】明細書
【補正対象項目名】全文
【補正方法】変更
【補正内容】
【書類名】 明 細 書
【発明の名称】 シリアル通信装置
【特許請求の範囲】
【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、ボーレートジェネレー
が出力する送信クロックを使用して他局に送信するシ
リアル通信装置に関するものである。
【0002】
【従来の技術】図3は、従来のシリアル通信装置の主要
部の構成を示すブロック回路図である。図3において、
通信用大規模集積回路(以下、LSIという)2Aは今
回受信したデータRXDが相手局が送信した受信エラー
情報であったときには、エラー検出信号を出力し、ボー
レートジェネレータ3はエラー検出信号を入力すると送
信クロックの周波数を所定値だけ下げて出力する。した
がって、シリアル通信装置は、受信エラー信号RXDを
受信すると、次の送信の時、送信レートを自動的に下げ
てデータTXDと送信クロックTXCを送信し、引き続
き受信エラー信号RXDを受信する場合には、更に送信
レートを下げて送信する。この動作は、送信レートが所
定の下限に達するまで実行される。
【0003】受信エラー信号RXDが入力されないと
き、すなわち、正常な通信が完了したときには、シリア
ル通信装置は所定の上限に達するまで送信レートを所定
値づつ上げていく。このような動作は毎回の送信ごとに
行われる。
【0004】
【発明が解決しようとする課題】しかしながら、前記の
従来技術では、シリアル通信装置の送信レートが所定の
下限あるいは上限以外では毎回の送信ごとに変更を行っ
ている。そのため、数回送信を行った後、送信レートが
ある値に落ち着こうとしたときに、ある値が所定の上限
以外では毎回の送信ごとに送信レートがある値とある値
の1つ上の値に交互に変更され、送信の効率が悪いとい
う問題がある。
【0005】本発明は、前記問題点を解決するためにな
されたものであり、本発明の目的は、エラーの少ない最
上の送信レートで自動的にデータ転送を行い、転送効率
の高いシリアル通信装置を提供することにある。本発明
の前記ならびにその他の目的及び新規な特徴は、本明細
書の記述及び添付図面によって明らかにする。
【0006】
【課題を解決するための手段】前記の目的を達成するた
めに、シリアル通信装置において、送信クロックを生成
するボーレートジェネレータ、他局からの応答を受信し
たとき、受信エラー発生の有無に応じた信号を出力する
手段、単位時間内の受信エラー発生回数をカウントする
手段、単位時間内の最上の送信レートの変更回数をカ
ウントする手段、前記ボーレートジェネレータの制御を
行うボーレートジェネレータ制御手段、及び前記単位時
間内の受信エラー発生回数が、あらかじめ設定した基準
回数に達する場合は、前記ボーレートジェネレータが生
成する送信クロックを所定値つづ下げ、受信エラーが発
生しない場合には、あらかじめ設定した基準回数に至る
まで送信レートを所定値づつ上げることを主要な特徴と
する。
【0007】
【作用】前述の手段によれば、単位時間内の受信エラー
発生回数が、あらかじめ設定した基準回数に達する場合
は、送信レートを所定値づつ下げ、受信エラーが発生し
ない場合は、あらかじめ設定した基準回数に至るまで、
送信レートを所定値づつ上げるよにした。従って、送信
レートがある値に落ち着こうとしたときに、毎回の送信
ごとに送信レートがある値とある値の1つ上のある値に
交互に変更されることを防ぐことができ、受信エラーの
発生状況に応じて単位時間ごとに最適な送信レートを自
動的に選択することができる。
【0008】
【実施例】以下、本発明の実施例を図面を用いて詳細に
説明する。全図において、同一機能を有するものは同一
符号を付け、その繰り返しの説明は省略する。図1は本
発明の一実施例のシリアル通信装置の構成を示すブロッ
ク回路図である。
【0009】図1において、CPU1は、通信装置全体
の制御を行う中央演算処理装置である。LSI2は、デ
ータを他局に送信するときには、CPU1から転送され
たデータをパラレル・シリアル変換して送信し、受信す
るときには、受信データをシリアル・パラレル変換して
CPU1に転送する。また、受信データが受信エラー信
号であったときには、カウンタA8へエラー検出信号を
出力し、エラー信号でなく正常な通信が完了したときに
は、ボーレートジェネレータ制御部9のメモリ内容比較
部13へ信号を出力する。
【0010】なお、ボーレートジェネレータ制御部9
は、前記メモリ内容比較部13の他に、後述する受信エ
ラー発生回数比較部14、変更回数比較部15、設定回
数B設定部16および設定回数A設定部17から構成さ
れている。ボーレートジェネレータ3は、送信クロック
を生成し、この送信クロックを通信用LSI2に伝送す
るとともに、受信エラー発生回数比較部14、メモリ内
容比較部13、変更回数比較部15からの送信レート変
更命令信号により、送信レートの変更を行う。ドライバ
4及び5は、それぞれ外部同期伝送方式による送信デー
TXD及び送信クロックTXCの送信をインターフェ
ースする。レシーバ6及び7はそれぞれ外部同期伝送
方式による受信デーツタRXD及び受信クロックRXC
の受信をインターフェースする。カウンタA8は、通信
用LSI2からのエラー検出信号によりエラー数をカウ
ントする。カウンタB11は、タイマ12により設定さ
れている単位時間中の通信における最高レートへの変更
回数をカウントする。なお、メモリ10はタイマが計測
開始以来現在までの通信で使用した送信レートのうち、
最高の値を記憶する。
【0011】タイマ12は、カウンタB11がカウント
を行い、メモリ10が記憶内容を保持する単位時間の設
定を行い、カウンタB11がカウントを行う時間とメモ
リ10が記憶を保持している時間を計測する。また、単
位時間ごとにカウンタB11及びメモリ10のリセット
を行う。受信エラー発生回数比較部14は、カウンタA
8の出力信号により、カウンタA8のカウント値と設定
回数A設定部17により設定されている設定回数Aの比
較を行い、一致していればボーレートジェネレータ3に
1つ上の送信レートに変更するための信号を送り、カウ
ンタA8をリセットする。
【0012】メモリ内容比較部13は、通信用LSI2
からの、正常に通信が行われたという確認信号により、
現在の送信レートよりも所定値だけ1つ上げた場合の送
信レートの値が、メモリの内容と一致するかどうかを見
て、一致する場合は変更回数比較部15に信号を送り、
一致しない場合には2つの値のうち、どちらが高いかを
比較し、メモリ内容の方が高い場合にはボーレートジェ
ネレータ3に、所定値だけ1つ上の送信レートにするよ
うに変更信号を送り、カウンタA8をリセットする。
【0013】一方、メモリ内容の方が低い場合には現在
の送信レートを、所定値だけ1つ上げた値をメモリ10
に書き込み、同時にカウンタB11を“1”にセット
し、ボーレートジェネレータ3に、所定値だけ1つ上の
送信レートにするように変更信号を送り、カウンタA8
をリセットする。
【0014】変更回数比較部15は、メモリ内容比較部
13からの信号により、カウンタB11のカウント値と
設定回数B設定部16により設定されている設定回数B
の比較を行い、一致していればカウンタA8をリセット
し、一致していなければカウンタB11に“1”を加算
して、ボーレートジェネレータ3に1つ上の送信レート
にするように変更信号を送ると同時に、カウンタA8を
リセットする。
【0015】設定回数A設定部17は、受信エラーが何
回連続で発生したら1つ下の送信レートにするかを設定
する。設定回数B設定部16は、タイマ12により設定
されている単位時間中の通信において、何回まで単位時
間中最上の送信レートへの変更を許可するかを設定す
る。
【0016】本発明によるシリアル通信装置は、以上の
ように構成されており、次にその動作を説明する。図2
は、本実施例のシリアル通信装置がデータを送信した後
の応答受信処理を示すフローチャートである。
【0017】図2において、シリアル通信装置はデータ
送信後、受信側からの応答を受信し、応答が受信エラー
信号であるかどうかを識別する(ステップ21)。応答
が受信エラー信号であった場合には、通信用LSI2か
らの信号により、カウンタA8に“1”を加算して、受
信エラー発生をカウントし、受信エラー発生回数と設定
回数Aの比較を行う(ステップ22、23、24)。こ
こで、受信エラー発生回数が設定回数Aに達した場合に
は、現在の送信レートが適していないと判断し、ボーレ
ートジェネレータ制御部9の受信エラー発生回数比較部
14がボーレートジェネレータ3へ送信レート変更信号
を送り、ボーレートジェネレータ3は送信クロックの周
波数を所定値だけ下げて出力し、送信レートを1つ下げ
る(ステップ25)。
【0018】前記ステップ21において、応答が受信エ
ラー信号でなく、正常な通信が完了した場合には、通信
用LIS2からメモリ内容比較部13に信号が入力さ
れ、メモリ内容比較部13は、現在の送信レートよりも
所定値だけ送信レートを1つ上げた場合の送信レートの
値が、メモリ10の内容と一致するか比較を行う(ステ
ップ26、27)。一致する場合には、メモリ内容比較
部13から、変更回数比較部15に信号が入力され、変
更回数比較部15は、カウンタB11のカウント値が、
設定回数B設定部16により設定されている設定回数B
に達しているかどうかを監視する(ステップ28,2
9)。
【0019】カウンタB11のカウンタ値が変更回数が
設定回数Bに達している場合には、現在よりも上の送信
レートは適していないと判断し、送信レートの変更は行
わない。一方、カウンタB11のカウント値が設定回数
Bに達していない場合には、変更回数比較部15は、カ
ウンタB11に“1”を加算して、ボーレートジェネレ
ータ3へ送信レート変更信号を送り、1つ上の所定値に
送信レートの変更を行う(ステップ30,31)。
【0020】また、ステップ27において、現在の送信
レートよりも送信レートを1つ上げた場合の送信レート
の値がメモリ10の内容と一致しない場合には、2つ
値の大小を比較する(ステップ33)。メモリ10の内
容の方が高い場合には、メモリ内容比較部13はボーレ
ートジェネレータ3に送信レート変更のための信号を送
り、1つ上の送信レートに変更する(ステップ31)。
一方メモリ10の内容の方が低い場合には、メモリ内容
比較部13は現在の送信レートを所定値だけ上げた値を
メモリ10に書き込み(ステップ35)、同時にカウン
タB11を“1”にセットし直し(ステップ36)、ボ
ーレートジェネレータ3に送信レート変更のための信号
を送り、1つ上の送信レートに変更する(ステップ
)。ステップ25、ステップ31において送信レート
の変更を行った場合、カウンタA8をリセットし、次の
送信を行う(ステップ32)。同時に、タイマ12が設
定時間Bに達した場合には、メモリ10の内容がクリア
され、カウンタB11、タイマ12がリセットされる。
ステップ24において、受信エラー発生回数が設定定数
回数A17の設定定数に達していない場合、ステップ3
2においてカウンタA8のリセットを行った場合には、
次の送信を行う。
【0021】かくして、送信レートがある値に落ち着こ
うとしたときに、ある値が所定の上限以外では毎回の送
信ごとに送信レートがある値とある値の1つ上の値に交
互に変更されることを防ぐことができる。また、受信エ
ラー発生の具合が時間とともに変化する場合でも、設定
時間ごとに送信レートを落ち着かせることができる。
【0022】以上本発明を実施例に基づき具体的に説明
したが、その要旨を逸脱しない範囲において種々変更し
得ることはいうまでもない。
【0023】
【発明の効果】以上、説明したように、本発明によれ
ば、毎回の送信ごとに送信レートが変更されることがな
くなり、単位時間ごとに受信エラーの発生状況に応じ
て、自動的に最適な送信レートを選択することができ、
効率の良い通信を行うことができる。
【図面の簡単な説明】
【図1】本発明の一実施例のシリアル通信装置の構成を
示すブロック図である。
【図2】本実施例のシリアル通信装置がデータを送信し
た後の応答受信処理を示すフローチャートである。
【図3】従来のシリアル通信装置の構成を示すブロック
である。
【符号の説明】 1 CPU 2,2A 通信用LSI 3 ボーレートジェネレータ 4,5 ドライバ 6,7 レシーバ 8 カウンタA 9 ボーレートジェネレータ制御部 10 メモリ 11 カウンタB 12 タイマ 13 メモリ内容比較部 14 受信エラー発生回数比較部 15 変更回数比較部 16 設定回数B設定部 17 設定回数A設定部
【手続補正3】
【補正対象書類名】図面
【補正対象項目名】図2
【補正方法】変更
【補正内容】
【図2】

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 データを送信するときには、中央演算処
    理装置から転送されたデータをパラレル・シリアル変換
    し、受信するときには受信データをシリアル・パラレル
    変換して、前記中央演算処理装置に転送するシリアル通
    信装置において、送信レートを生成するボーレート生成
    手段、他局からの応答を受信したとき、受信エラー発生
    の有無に応じた信号を出力する手段、単位時間内の受信
    エラー発生回数をカウントする手段、単位時間内の最上
    の送信レートへの変更回数をカウントする手段、及び前
    記ボーレート生成手段の制御を行うボーレートジェネレ
    ータ制御手段を具備し、前記単位時間内の受信エラー発
    生回数が、あらかじめ設定した基準回数に達する場合
    は、前記ボーレート生成手段が生成する送信レートを所
    定値づつ下げ、受信エラーが発生しない場合には、あら
    かじめ設定した基準回数に至るまで送信レートを所定値
    づつ上げることを特徴とするシリアル通信装置。
JP05755893A 1993-03-17 1993-03-17 シリアル通信装置 Expired - Fee Related JP3197099B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP05755893A JP3197099B2 (ja) 1993-03-17 1993-03-17 シリアル通信装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP05755893A JP3197099B2 (ja) 1993-03-17 1993-03-17 シリアル通信装置

Publications (2)

Publication Number Publication Date
JPH06276252A true JPH06276252A (ja) 1994-09-30
JP3197099B2 JP3197099B2 (ja) 2001-08-13

Family

ID=13059156

Family Applications (1)

Application Number Title Priority Date Filing Date
JP05755893A Expired - Fee Related JP3197099B2 (ja) 1993-03-17 1993-03-17 シリアル通信装置

Country Status (1)

Country Link
JP (1) JP3197099B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008054053A (ja) * 2006-08-24 2008-03-06 Toshiba Corp 通信装置

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102588061B1 (ko) * 2019-08-29 2023-10-13 에스코-그래픽스 이미징 게엠베하 포토폴리머 노출에서의 사용을 위한 uv led 방사선 소스들

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008054053A (ja) * 2006-08-24 2008-03-06 Toshiba Corp 通信装置

Also Published As

Publication number Publication date
JP3197099B2 (ja) 2001-08-13

Similar Documents

Publication Publication Date Title
JP2700843B2 (ja) 多重通信制御装置
JP2003018050A (ja) 電力線通信システムの適応型多重チャンネルパケットの伝送方法
EP0471354B1 (en) Intelligent network interface circuit
EP0513137B1 (en) Arrangement for a distributed control system
KR20160065206A (ko) 카메라 제어 인터페이스 슬레이브 디바이스 대 슬레이브 디바이스 통신
EP0893019B1 (en) Multiplex communication interface circuit and method
JPH06276252A (ja) シリアル通信装置
CN103793344B (zh) 处理数据冲突的方法及系统
JP2006304011A (ja) インタフェース回路
CN1078025C (zh) 无线选呼接收机的数据发送控制装置和方法
KR20180064274A (ko) Can 컨트롤러 및 이를 이용한 데이터 전송 방법
KR100308902B1 (ko) 이더넷 매체접속제어계층에서 수신패킷의 에러 처리 방법 및 장치
EP1525722B1 (en) Packet signal processing architecture
JPH10164147A (ja) データ受信特性調整方式
JPS59229951A (ja) 時分割多重伝送信号方式
JPH0263233A (ja) シリアル通信装置
JP3454264B2 (ja) 無線通信システムおよび無線通信方法
JP2546218B2 (ja) データ通信装置
JPH05344135A (ja) データ通信方式
JP2696105B2 (ja) ネットワーク相互接続回路
JPH04150538A (ja) シリアル通信割り込み処理装置およびその処理方法
CN114649794A (zh) 一种电机控制器故障保护软关断控制方法
JPH0410827A (ja) シリアルデータ伝送方式
JPH06309179A (ja) 割り込み制御装置
JPH0374559B2 (ja)

Legal Events

Date Code Title Description
S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees