JPH0620205B2 - デ−タ通信の障害処理方式 - Google Patents

デ−タ通信の障害処理方式

Info

Publication number
JPH0620205B2
JPH0620205B2 JP58193475A JP19347583A JPH0620205B2 JP H0620205 B2 JPH0620205 B2 JP H0620205B2 JP 58193475 A JP58193475 A JP 58193475A JP 19347583 A JP19347583 A JP 19347583A JP H0620205 B2 JPH0620205 B2 JP H0620205B2
Authority
JP
Japan
Prior art keywords
frame
transmission
transmission right
node
return
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP58193475A
Other languages
English (en)
Other versions
JPS6086944A (ja
Inventor
冬樹 藤川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP58193475A priority Critical patent/JPH0620205B2/ja
Publication of JPS6086944A publication Critical patent/JPS6086944A/ja
Publication of JPH0620205B2 publication Critical patent/JPH0620205B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/42Loop networks
    • H04L12/427Loop networks with decentralised control
    • H04L12/433Loop networks with decentralised control with asynchronous transmission, e.g. token ring, register insertion

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Small-Scale Networks (AREA)

Description

【発明の詳細な説明】 (技術分野) 本発明はデータ通信方式に係り、特に共通のループ状伝
送路に多数の端末装置を接続し、該端末装置相互間にお
いて送信権の受け渡しによって通信を行なう際の多重送
信権障害処理方式に関する。
(従来技術) 従来の多重送信権障害はループ状伝送路(以下ループと
いう。)上に唯一つ存在する親のノード装置がループの
最少巡回周期を数えるタイマを有し、該タイマによって
最小巡回周期以下で送信権が検出された場合、送信権が
2つ存在するとみなし、最小巡回周期以下で検出した送
信権を消去し、正常状態に回復させていた。前述の従来
方式では最小巡回周期を監視するタイマが必要であり、
該タイマは正確にループ遅延を計数する必要がある。従
ってノード装置の増設、削除に伴ないループ遅延も変わ
るため、ノード装置の増設、削除によって前記最小巡回
周期タイマの値も変更しなければならない。しかも前記
タイマの設定値は常に正確にループ遅延に合わせなけれ
ばならないため容易にノード装置の増設、削除ができな
いという欠点を有していた。
(発明の目的) 本発明はかかる欠点に鑑みなされたもので、ループにお
けるループ遅延の変動を戻りフレーム受信制御部と、送
信権粉失検出タイマを用いて処理し、ノード装置の増設
等を容易に行ない得るようにすると共に、多重送信権の
障害を自動的に正常に回復させるものである。以下図面
を用いて本発明を詳細に説明する。
(発明の構成) 本発明は複数のノード装置をループ状伝送路に接続して
データ通信を行なうデータ通信方式において、フレーム
と送信権を受信するフレーム、送信権受信制御部(10
4)、と受信した送信権と送信要求によってフレームの
送信を行なうフレーム送信制御部(110)と、送出し
たフレームの戻り時間を監視し、戻りフレームを順次廃
棄する戻りフレーム受信制御部(113)とを複数の各
ノードに設け、前記戻りフレーム受信制御部内に、送出
したフレームの戻り時間を監視し、タイムオーバ時は自
ノードをフレーム、送信権受信可能状態に戻す戻りタイ
マ(114)と、戻って来たフレームが自ノードが送出
したフレームか否かを判定するSA一致検検出回路(1
28)とを有し、戻りフレームが自ノード送出フレーム
であれば、自ノードから送信権を送出し、戻りフレーム
が自ノード送出フレームでなければ、自ノードからは送
信権を送出せず、ループ状伝送路上に唯一つ存在する親
ノード装置はさらに送信権を粉失した状態をタイミング
により監視する送信権粉失検出タイマ(125)を有
し、この送信権粉失検出タイマのタイマ値は前記戻りタ
イマのタイマ値より大きい値に設定し、送信権粉失検出
タイマの出力によって送信権を送出する送信権送出回路
(121)を駆動することにより送信権を回復すること
を特徴としたデータ通信の障害処理方式である。
(実施例) 第1図は本発明に係る通信方式を説明する説明図、第2
図はノード装置の回路構成を示すブロック図である。第
1図(イ)〜(ル)に示すループ5の信号伝送状態と、第2図
のブロック図によって信号処理手順を説明する。先ず第
1図(イ)に示す送信権6がループ5を巡回している場合
の各ノード装置A〜Dにおける送信権6の処理を述べ
る。ループ5よりシリアル信号の送信権6がノード装置
Aに到達すると、第2図に示すシフトレジスタ101に
入り、ここでパラレル信号に変換され、レジスタ102
に保持する。セレクタ(SEL.1)103は通常接続点b
側に選択されており、パラレルに変換された送信権信号
はフレーム、送信権受信制御部104へ入る。ここでフ
レーム信号か、送信権信号かの判定が行われ、送信権信
号であることが検出されると、次に送信要求があるか否
かの判定が行われる。送信要求がでていない場合には、
送信権信号は信号線105を通りセレクタ(SEL.2)1
06へ送られる。該セレクタ106は通常接続点はa側
が選択されており、前記送信権信号はそのままの形でシ
フトレジスタ107へ導かれ、シリアル信号に変換され
ループ5上へ送出される。前述の手順は各ノード装置A
〜D毎に実行される。次に第1図(ロ)に示す場合、即ち
ノード装置Aが送信権6を獲得し、データを伝送する場
合について、第2図によって説明する。先ずループ5よ
り送信権6が到達するとシフトレジスタ101によりパ
ラレル信号に変換し、レジスタ102へ保持する。セレ
クタ103は通常、接続点はb側に選択されており、送
信権信号はフレーム、送信権受信制御部104へ入る。
ここでフレームのヘッダHか、送信権信号かの判定が行
なわれ、送信権信号であることが検出されると、次に送
信要求があるか否かの判定が行われる。ここで送信要求
があると、前記送信権信号はフレーム送信権受信制御部
104でフレームのヘッダHに変換して、信号線105
を介してセレクタ106へ送る。セレクタ106は通
常、接続点a側が選択されており、ヘッダHはシフトレ
ジスタ107へ導かれ、ここでシリアル信号に変換され
ループ5上へ送出される。一方送信権6がフレーム、送
信権受信制御部104でヘッダHに変換されると同時
に、信号線109を介してフレーム送信制御部110が
起動され、信号線105を経由して送出されたヘッダH
がセレクタ106を通過後、前記フレーム送信制御部1
10によって、SEL2制御部112が起動され、SEL2制
御部112の制御信号でセレクタ106の接続点はa側
からb側に切り換えられ、前記ヘッダHに続いて送信用
ファーストイン、ファーストアウト・メモリ108(Fi
rst In First Out memory以下フィフォ(FIFO)とい
う。)からデータを取り出してデータの送信を始める。
第3図に送信するフレームの構成を示す。図中Hはヘッ
ダ、DAは着信アドレス、SAは発信アドレスを示し、
その後にデータ部が置かれ、最後にフレームの終りを示
す終了フィールドEを置く。フレーム送信制御部110
は着信アドレスDAから終了フィールドEまでを前記ヘ
ッダHの後につけて送信を行う。又フレーム、送信権受
信制御部104の出力によってフレーム送信制御部11
0が起動されると同時に信号線109経由でSEL1制御
部115が起動され、送信フレームの戻りを監視するた
めセレクタ103の接続点b側をa側に切り換え、更に
戻りフレーム受信部113の戻りタイマ114を起動
し、フレームの戻りを監視する。
次に第1図(ハ)に示す如く、ノード装置Cが伝送されて
来たフレームを、受信する場合について説明する。ノー
ド装置CはフレームのヘッダHが到達すると、シフトレ
ジスタ101によりシリアル信号をパラレル信号に変換
し、レジスタ102へ保持する。セレクタ103は通常
接続点b側に選択されており、パラレル信号に変換され
たヘッダHはフレーム、送信権受信制御部104へ入
る。ここでフレームのヘッダHか送信権信号かの判定が
行なわれ、ヘッダHであることが検出されると、ヘッダ
Hはそのままの状態で信号線105を通りセレクタ10
6へ送られる。該セレクタ106は通常接続点a側に選
択されており、前記ヘッダHはシフトレジスタ107へ
導かれ、シリアル信号に変換し、ループ5上へ送出す
る。ヘッダHの次にループ5より着信アドレスDAが到
達すると、前記ヘッダHと同様に、フレーム、送信権受
信制御部104に入る。ここで着信アドレスDAが自ノ
ード装置Cのアドレスと一致するか否かの判定が行なわ
れ、一致を検出すると受信用フィフォ116に着信アド
レスDAがストアされる。一方信号線105に分岐した
着信アドレスDAはセレクタ106、シフトレジスタ1
07を通りループ5上へ送出される。以下順次ループ5
上より伝送されて来た発信アドレスSA、及びデータが
受信フィフォ116へストアされると共に、信号線10
5を通りセレクタ106、シフトレジスタ107を経由
してループ5へ送出される。受信フィフォ116にスト
アしたデータはプロセッサバス117を介してメモリ1
18へ送り、該メモリ118に記憶する。フレーム,送
信権受信制御部104においてフレームの終りを示す終
了フィールドEが検出されると受信フィフォ116への
ストアは中止され受信が完了する。終了フィールドEも
またセレクタ106、シフトレジスタ107を通りルー
プ5へ送出する。第1図(ニ),(ホ)はノード装置Aより送
信した送信フレームが戻って来た場合の処理である。前
記ノード装置AにフレームのヘッダHが到着するとシフ
トレジスタ101で前述と同様にシリアル信号をパラレ
ル信号に変換し、レジスタ102へ保持する。セレクタ
103はフレーム送信後の接続点がa側に選択されてお
り、ヘッダHは戻りフレーム受信制御部113に入り、
ここで廃棄される。次に着信アドレスDAも同様に戻り
フレーム受信制御部113で廃棄される。次の発信アド
レスSAは前記戻りフレーム受信制御部113のSA一
致検出回路127で自ノード装置Aのアドレスと一致す
るか否かの判定が行なわれる。アドゲート119におい
て発信アドレスSAの一致と、フレーム送信制御部11
0からの送信の終了が検出されるとオアゲート120が
開き送信権送出回路121が起動される。該送信権送出
回路121はSEL2制御部112を駆動してセレクタ1
06の接続点b側をc側に切換えると共に送信権を送出
する。前記セレクタ106は送信権送出後、接続点をa
側に復帰する。前記戻りフレーム受信制御部113にお
けるフレーム終了フィールド検出回路128はフレーム
の終りを示す終了フィールドEを検出するまで受信フレ
ームの廃棄が行なわれる。フレームの廃棄が完了する
と、フレーム終了フィールド検出回路128の信号によ
ってオアゲート129が開き、SEL1制御部115が働
いてセレクタ103の接続点がa側からb側へ切換えら
れ、フレーム、送信権受信状態となる。以上でノード装
置Aの送信が完了し、ノード装置Bに送信権が渡され
る。
ここで、もしノード装置Aにおいて送信フレームの戻り
を監視する状態で、戻りの発信アドレスSAが自ノード
装置Aのアドレスと一致しない場合は次のようになる。
即ちアンドゲート119の出力が有効にならないため、
送信権送出回路121は起動されず、送信が終了しても
送信権6はループ5に送出されない。また本発明では自
ノード装置Aと一致しないフレームも廃棄するため、発
信アドレスSAが不一致の場合自発送信フレームが検出
できないため戻りフレーム受信制御部113の戻りタイ
マ114がオーバフローし、これにより信号線124を
介してSEL1制御部115を駆動し、該SEL1制御部11
5の制御でセレクタ103の接続点をa側からb側に切
換えると同時にSEL2制御部112の制御によってセレ
クタ106の接続点をb側からa側に切換える。即ち送
信フレームを検出できないため、ノード装置Aはフレー
ムの引き取りをあきらめ、フレーム、送信権受信状態に
戻る。従ってこの場合ノード装置Aは送信権6をループ
5に送出しないためループ5に送信権6が存在しない状
態が生ずる。この様な状態になった場合はループ5上に
唯一つ存在する親ノード装置(本実施例の場合ノード装
置A)の、即ち第2図に示す送信権粉失タイマ125が
オーバフローし、アンドゲート126の出力が有効とな
り、送信権送出回路121が起動される。該送信権送出
回路121はSEL2制御部112を駆動して、セレクタ
106の接続点をb側からc側へ切換え、送信権送出回
路121から送信権6をループ5へ送出する。該送信権
6を送出後セレクタ106の接続点はa側に戻される。
以上の動作によって送信権粉失状態が回復する。
次に第1図(ヘ)の如く2つの送信権7,8がループ5上
に存在する場合について説明する。この場合図(ト)のよ
うにノード装置Aが送信権7を獲得し、ノード装置Cに
向けてフレームを送出する。一方ノード装置Dは送信権
8を獲得し、ノード装置Bに向けてフレームを送出した
とする。このような状態の場合、ノード装置A、及びD
はただちに第2図における戻りフレーム受信制御部11
3が起動され、自発送信フレームの戻りを監視する。し
かるに図(チ)に示す如く前記ノード装置Aに最初に戻っ
てくるフレームはノード装置Dが送出したフレームであ
り、ノード装置Aは発信アドレスSAが一致しないため
戻りフレーム受信制御部113で廃棄する。又図(リ)に
示す如くノード装置Dに最初に戻ってくるフレームはノ
ード装置Aが送出したフレームであり、ノード装置Dは
発信アドレスSAが一致しないため前述同様に戻りフレ
ーム受信制御部113でフレームを廃棄する。従ってノ
ード装置Aの送出フレームはノード装置Dで廃棄され、
ノード装置Dで送出したフレームはノード装置Aで廃棄
されるため、ノード装置A及びDとも自発送信フレーム
を検出することができず、このため送信権7を発するこ
とができない。従ってループ5にはフレーム及び送信権
7,8とも存在しない状態になる、図(ヌ)。そしてノー
ド装置A,Dとも第2図における戻りタイマ114がオ
ーバフローを起し、オアゲート129が開いてSEL1制
御部115が働き、セレクタ103の接続点はa側から
b側に切換えられ、セレクタ106の接続点はb側から
a側に切換えられ、フレーム,送信権受信状態に戻る。
しかるに親のノード装置Aにおいては送信権粉失検出タ
イマ125は戻りタイマ114よりも大きな値を持って
いるため、ノード装置A,Dともフレーム送信権受信状
態に移行した後、オーバフローを起す。すると図(ル)に
示す如く親のノード装置Aは新たに送信権7を発する。
ノード装置A,Dともフレーム、送信権受信状態になっ
ているため、新たに送信権7を獲得してフレーム送信を
行なうことが可能となる。即ちループ5は正常状態に回
復する。
以上説明したように戻りフレーム受信制御部113にお
いてループ5から入ってくる全てのフレームを引き取る
ことによってループ5上に送信権7及び8が存在しない
状状態を作り出し、その状態を親のノードが監視するこ
とによって複数の送信権がループ上に存在しても正常状
態に回復させることができる。またフレームの戻りを監
視するタイマ値は(フレーム最大長+ループ遅延)より
大きい値に設定しておけばよく、この値にノード装置の
増設による遅延も最初から考慮しておけばノード装置の
増設、あるいは削除に伴ってタイマ値を変更することも
なく容易にノード装置の増設、削除ができる。
(発明の効果) 本発明はループ状伝送路において多重送信権障害の処理
およびノード装置の増設、削除が容易に行なえ、更にル
ープ巡回周期タイマのように正確にループ遅延を計数す
るタイマも不要となりハード量を減らすことができる。
【図面の簡単な説明】
第1図は本発明に係る通信方式を説明する説明図、第2
図はノード装置の回路構成を示すブロック図、第3図は
フレームの構成図である。 1……ノード装置A(親ノード装置)、2……ノード装
置B、3……ノード装置C、4……ノード装置D、5…
…ループ状伝送路、6,7,8……送信権、101,107
……シフトレジスタ、102……レジスタ、103,1
06……セレクタ、104……フレーム,送信権受信制
御部、108……送信フィフォ、110……フレーム送信
制御部、112……SEL2制御部、113……戻りフレ
ーム受信制御部、114……戻りタイマ、115……SE
L1制御部、116……受信フィフォ、117……プロ
セッサバス、118……メモリ、119,126……ア
ンドゲート、120,129……オアゲート、121…
…送信権送出回路、125……送信権粉失検出タイマ、
127……SA一致検出回路、128……フレーム終了
フィールド検出回路。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】複数のノード装置をループ状伝送路に接続
    してデータ通信を行なうデータ通信方式において、 フレームと送信権を受信するフレーム、送信権受信制御
    部(104)と、 受信した送信権と送信要求によってフレームの送信を行
    なうフレーム送信制御部(110)と、 送信したフレームの戻り時間を監視し、戻りフレームを
    順次廃棄する戻りフレーム受信制御部(113)とを複
    数の各ノードに設け、 前記戻りフレーム受信制御部内に、送出したフレームの
    戻り時間を監視し、タイムオーバ時は自ノードをフレー
    ム、送信権受信可能状態に戻す戻りタイマ(114)
    と、戻って来たフレームが自ノードが送出したフレーム
    か否かを判定するSA一致検検出回路(128)とを有
    し、戻りフレームが自ノード送出フレームであれば、自
    ノードから送信権を送出し、戻りフレームが自ノード送
    出フレームでなければ、自ノードからは送信権を送出せ
    ず、 ループ状伝送路上に唯一つ存在する親ノード装置はさら
    に送信権を粉失した状態をタイミングにより監視する送
    信権粉失検出タイマ(125)を有し、この送信権粉失
    検出タイマのタイマ値は前記戻りタイマのタイマ値より
    大きい値に設定し、 送信権粉失検出タイマの出力によって送信権を送出する
    送信権送出回路(121)を駆動することにより送信権
    を回復することを特徴としたデータ通信の障害処理方
    式。
JP58193475A 1983-10-18 1983-10-18 デ−タ通信の障害処理方式 Expired - Lifetime JPH0620205B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58193475A JPH0620205B2 (ja) 1983-10-18 1983-10-18 デ−タ通信の障害処理方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58193475A JPH0620205B2 (ja) 1983-10-18 1983-10-18 デ−タ通信の障害処理方式

Publications (2)

Publication Number Publication Date
JPS6086944A JPS6086944A (ja) 1985-05-16
JPH0620205B2 true JPH0620205B2 (ja) 1994-03-16

Family

ID=16308632

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58193475A Expired - Lifetime JPH0620205B2 (ja) 1983-10-18 1983-10-18 デ−タ通信の障害処理方式

Country Status (1)

Country Link
JP (1) JPH0620205B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101107518B1 (ko) * 2009-12-31 2012-01-31 (주)옥산아이엠티 리크테스트 장치

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5781747A (en) * 1980-11-11 1982-05-21 Nec Corp Data transmission control system for loop transmission system

Also Published As

Publication number Publication date
JPS6086944A (ja) 1985-05-16

Similar Documents

Publication Publication Date Title
RU2284667C2 (ru) Способ управления потоком данных сети ethernet в передающей сети с синхронной цифровой иерархией
EP0582537A2 (en) Transmission of high-priority, real-time traffic on low-speed communications links
JPH02205149A (ja) Hdlc可変長パケットと非hdlc固定長パケットとの混在転送方法
JPH05204804A (ja) 高速伝送ライン・インターフェース
US7564785B2 (en) Dynamic flow control support
EP0484940B1 (en) Route switching system in communications network
JP5019984B2 (ja) 通信装置およびソースクロック再生方法
JPH0620205B2 (ja) デ−タ通信の障害処理方式
EP0396669B1 (en) Method and apparatus for detecting impending overflow and/or underrun of elasticity buffer
EP0601853A2 (en) Line accommodation circuit
JP2665176B2 (ja) トークンパッシング装置
JP3715555B2 (ja) 伝送装置
JP3076456B2 (ja) 同期制御方式
JPH08181697A (ja) 無中断伝送装置
JPH02137543A (ja) パケット転送方式
JPH01221958A (ja) 欠損パケットの補間回路
JP2806766B2 (ja) セル入出力回線収容装置および系切替制御方法
JPH07250082A (ja) Aalタイプ1処理装置
JP2002033744A (ja) Atm通信遅延時間低減方式
JP2765986B2 (ja) Atm網のバースト情報転送方式
JP2754684B2 (ja) 通信回線試験装置
JP2000011277A (ja) 回線インターフェース
JP2765985B2 (ja) Atm網のバースト情報転送方式
JP3082759B2 (ja) Atmセル処理方法
JPH02137545A (ja) パケット交換網における輻輳制御方式