JPH0588641A - マトリクス型画像表示装置およびその駆動方法 - Google Patents

マトリクス型画像表示装置およびその駆動方法

Info

Publication number
JPH0588641A
JPH0588641A JP24755791A JP24755791A JPH0588641A JP H0588641 A JPH0588641 A JP H0588641A JP 24755791 A JP24755791 A JP 24755791A JP 24755791 A JP24755791 A JP 24755791A JP H0588641 A JPH0588641 A JP H0588641A
Authority
JP
Japan
Prior art keywords
circuit
video signal
signal
display device
image display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP24755791A
Other languages
English (en)
Inventor
Mitsuru Odaka
満 小高
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP24755791A priority Critical patent/JPH0588641A/ja
Publication of JPH0588641A publication Critical patent/JPH0588641A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】 【目的】 左右方向の輝度傾斜が認められないマトリク
ス型画像表示装置を得る。 【構成】 1水平期間の映像信号電圧は映像信号処理回
路8によって所定の直流レベルおよび振幅に調整されラ
インメモリ10に出力する。ラインメモリ10はサンプ
リングした映像信号電圧データを先入れ先出しおよび先
入れ後出しで第1の切換え回路11に出力する。第2の
制御回路13は1水平期間ごとに第1の切換回路11を
切り換えて先入れ先出しおよび先入れ後出しの映像信号
電圧データを信号印加回路21に出力する。以下、走査
回路1は1水平期間ごとに、信号印加回路21に保持さ
れた映像信号電圧を液晶表示素子4に印加して表示して
画像を形成する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、テレビジョン信号やコ
ンピュータ信号を表示するマトリクス型画像表示装置に
関するものである。
【0002】
【従来の技術】近年、CRTに替わる新しい表示装置の
開発が盛んに行われているが、その中でも、小型の液晶
パネルを用いたマトリクス型画像表示装置が注目を集め
ており、商品化されている。液晶を表示素子として用い
たマトリクス型画像表示装置は、大画面画像が容易に得
られる、CRT方式と比較して小型軽量化が可能である
などの特徴がある。
【0003】以下、図面を参照しながら、液晶を表示素
子として用いた従来のマトリクス型画像表示装置および
その駆動方法の一例について説明する。
【0004】(図4)は、従来のマトリクス型画像表示
装置の構成を示すものである。(図4)において、1は
走査回路,41は信号印加回路,3はスイッチイング素
子として駆動する薄膜トランジスタ(以下、TFTと記
す),4は液晶表示素子,5はゲートバス,6はソース
バスであり、TFT3のゲートはゲートバス5を介して
走査回路1に,ドレインは液晶表示素子4に,ソースは
ソースバス6を介して信号印加回路41にそれぞれ接続
されている。NTSC放送対応のマトリクス型画像表示
装置では通常、7万〜30万程度の画素が配置されてい
る。ここでは、水平方向の画素数は400画素とする。
また、7は映像信号入力端子,8は映像信号処理回路,
9は第1の制御回路であり、映像信号処理回路8の出力
は信号印加回路41に,第1の制御回路9は信号印加回
路41および走査回路1にそれぞれ接続されている。
【0005】(図5)は信号印加回路41の詳細図であ
る。(図5)において、51はクロック入力端子、52
は信号入力端子、53−1,2,…,399,400は
信号出力端子である。信号出力端子53−1,2,…,
399,400は(図4)のソースバス6にそれぞれ接
続されている。
【0006】以上のように構成された従来のマトリクス
型画像表示装置について、以下その動作について説明す
る。
【0007】まず、(図4)において、映像信号入力端
子7より入力された映像信号電圧は映像信号処理回路8
によって所定の直流レベルおよび振幅に調整され出力さ
れる。出力された1水平走査期間(以下、1Hと記す)
の映像信号電圧は、(図5)における信号入力端子52
より信号印加回路41に入力される。(図4)における
第1の制御回路9は、映像信号入力端子7より入力され
た映像信号電圧に同期した制御信号を走査回路1および
(図5)におけるクロック入力端子51より信号印加回
路41に出力する。このようにして信号印加回路41は
サンプリングしたデータを保持する。
【0008】次に、(図4)における走査回路1は1H
ごとにマトリクス表示部の上から下方向にゲートバス5
を介してゲートを導通状態に励気し、信号印加回路41
に保持された映像信号電圧が(図5)における信号出力
端子53−1,2,…,399,400より、(図4)
のソースバス6を介してTFT3のソースより液晶表示
素子4に印加され表示される。
【0009】走査回路1は、順に下方向に走査を行い、
最下列の画素を表示して1枚の画像を形成した後、再び
最上列から順次走査を行う。
【0010】以上のような動作によって、画像が表示さ
れることとなる。
【0011】
【発明が解決しようとする課題】しかしながら、上記の
ような構成では信号印加回路41内のサンプリングデー
タの保持時間の差によって、表示画像上で左右方向の輝
度の傾斜が生じるという問題がある。
【0012】(図5)おいて信号出力端子53−1より
出力される信号電圧がクロックによってサンプリングさ
れてから出力されるまでの保持時間(以下53−t1と
記す。同様に信号出力端子53−mより出力される信号
電圧がクロックによってサンプリングされてから出力さ
れるまでの保持時間を53−tmと記す。)と、53−
t2,53−t3,…,53−t400の関係は、53
−t1 >53−t2 > 53−t3 > … >
53−t400となる。
【0013】ここで、信号印加回路41でサンプリング
されたデータが時間とともに電荷の流出等によって、減
衰する場合には同じデータを保持すべき場合であっても
信号出力端子53−400,399,…,3,2,1の
順に減衰したデータが出力されることとなる。この時、
画像上では左右方向に輝度の傾斜が認められるという問
題が生じる。
【0014】(図6)に入出力信号波形を記す。(図
6)において、(a)は入力信号電圧,(b)は出力信
号電圧波形,(c)は画像表示部の一水平方向の輝度分
布である。入力信号は説明の簡便化のためにラスタ信号
(全白色)信号とする。(b)の各点はサンプリング点
における出力電圧である。
【0015】表示画像上の左右方向に輝度の傾斜は、画
質劣化の要因となる。
【0016】
【課題を解決するための手段】本発明のマトリクス型画
像表示装置は、水平方向の信号線を走査する走査回路
と、垂直方向の信号線に信号を印加する信号印加回路
と、少なくとも一水平走査期間の映像信号データを保持
する保持回路を具備し、前記保持回路は保持した一水平
走査期間の映像信号データを所定周期で先入れ先出しと
先入れ後出しとを切り換え、前記信号印加回路に出力す
る機能を有するものであり、また、本発明のマトリクス
型画像表示装置の駆動方法は、サンプリング方向の互い
に異なる映像信号電圧を所定周期で液晶表示素子に印加
することによって、画像表示を行なうことを特徴とする
ものである。
【0017】
【作用】本発明は上記した構成によって、信号印加回路
41内のサンプリングデータの保持時間の差が生じる場
合であっても、映像信号電圧を所定周期で先入れ先出し
と先入れ後出しとを切り換えて信号印加回路41に出力
するために、表示画像上においては左右方向の輝度傾斜
が認められないマトリクス型画像表示装置が得られるこ
ととなる。
【0018】
【実施例】以下、本発明のマトリクス型画像表示装置に
ついて図面を参照しながら説明する。
【0019】(図1)は、本発明の一実施例におけるマ
トリクス型画像表示装置の構成を示すものである。(図
1)において、1は走査回路,21は信号印加回路,3
はTFT,4は液晶表示素子,5はゲートバス,6はソ
ースバスであり、TFT3のゲートはゲートバス5を介
して走査回路1に,ドレインは液晶表示素子4に,ソー
スはソースバス6を介して信号印加回路21にそれぞれ
接続されている。ここでも、水平方向の画素数は400
画素とする。また、7は映像信号入力端子,8は映像信
号処理回路,10はラインメモリ、11は第1の切換回
路,12は第2の切換回路,13は第1の切換回路11
および第2の切換回路12を制御する第2の制御回路,
9は第1の制御回路であり、11a,11bはそれぞれ
ラインメモリ10に接続された第1の切換回路11の第
1および第2の入力端子であり、12a,12bはそれ
ぞれハイレベルおよびローレベルに接続された第2の切
換回路12の第1および第2の入力端子である。
【0020】(図2)は信号印加回路21の詳細図であ
る。(図2)において、21aは信号入力端子,21b
はサンプリング方向切換え端子,21cはクロック入力
端子,21−1,2,…,399,400は信号出力端
子である。信号出力端子21−1,2,…,399,4
00は(図1)のソースバス6にそれぞれ接続されてい
る。また、サンプリング方向切換え端子21bにハイレ
ベルの信号電圧を入力すると左から右方向(以下、順方
向と記す)にサンプリングし、ローレベルの信号電圧を
入力すると右から左方向(以下、逆方向と記す)にサン
プリングするものとする。
【0021】以上のように構成されたマトリクス型画像
表示装置について、以下、(図1)および(図2)を用
いて、その動作を説明する。
【0022】まず、(図1)において、映像信号入力端
子7より入力された映像信号電圧は映像信号処理回路8
によって所定の直流レベルおよび振幅に調整され出力さ
れる。出力された1Hの映像信号電圧はラインメモリ1
0に出力する。ラインメモリ10はサンプリングした映
像信号電圧データを先入れ先出しで第1の切換回路11
の第1の入力端子11aに,先入れ後出しで第2の入力
端子11bにそれぞれ出力する。第2の制御回路13は
映像信号入力端子7より入力された映像信号電圧に同期
して1Hごとに第1の切換回路11の第1の入力端子1
1aおよび第2の入力端子11bの信号を切り換えて信
号印加回路21に、また同様にして、第2の切換回路1
2の第1の入力端子12aのハイレベル信号および第2
の入力端子12bのローレベル信号を切り換えて信号印
加回路21に出力する。
【0023】すなわちラインメモリ10より信号印加回
路21に出力される映像信号電圧が先入れ先出しの時に
は順方向にサンプリングし、先入れ後出しの時には逆方
向にサンプリングする。以下、従来例と同様に(図1)
における第1の制御回路9は、映像信号入力端子7より
入力された映像信号電圧に同期した制御信号を走査回路
1および信号印加回路21に出力する。また、(図1)
における走査回路1は1Hごとにマトリクス表示部の上
から下方向にゲートバス5を介してゲートを導通状態に
励気し、信号印加回路21に保持された映像信号電圧が
(図2)における信号出力端子21−1,2,…,39
9,400より、(図2)のソースバス6を介してTF
T3のソースより液晶表示素子4に印加され表示され
る。
【0024】走査回路1は、順に下方向に走査を行い、
最下列の画素を表示して1枚の画像を形成した後、再び
最上列から順次走査を行う。以上のような動作によっ
て、画像が表示されることとなる。
【0025】以下、本発明のマトリクス型画像表示装置
の駆動方法について図面を参照しながら説明する。
【0026】(図3)は、本発明の一実施例におけるマ
トリクス型画像表示装置の駆動方法の説明図である。
【0027】ここで、(図1)における信号印加回路2
1は従来例と同様に、サンプリングされたデータが時間
とともに電荷の流出等によって、減衰するものとする。
(図1)のように信号印加回路21は1Hごとに先入れ
先出しの映像信号データと、先入れ後出しの映像信号デ
ータを1Hごとに互いに逆方向にサンプリングする。し
たがって、信号印加回路21内のサンプリングデータの
保持時間の差によって生じる表示画像上で左右方向の輝
度の傾斜の方向が1Hごとに異なることとなる。
【0028】ここで、第2n(n=1,2,3,…)行
が先入れ先出しの映像信号データを順方向にサンプリン
グし、第(2n+1)行が先入れ後出しの映像信号デー
タを逆方向にサンプリングるる場合、第2n行において
信号出力端子21−1より出力される信号電圧がクロッ
クによってサンプリングされてから出力されるまでの保
持時間(以下21−t1と記す。同様に信号出力端子2
1−mより出力される電圧がクロックによってサンプリ
ングされてから出力されるまでの保持時間を21−tm
と記す。)と、21−t2,21−t3,…,21−t
400の関係は、21−t1 > 21−t2 > 2
1−t3 > … > 21−t400となり、第(2
n+1)行において21−t1と、21−t2,21−
t3,…,21−t400の関係は、21−t1 <
21−t2 < 21−t3 < … < 21−t4
00となる。
【0029】(図3(a))に入力映像信号電圧,(図
3(b))に第2n行における左右の輝度傾斜を、(図
3(c))に第(2n+1)行における左右の輝度傾斜
を記す。ここでも入力映像信号はラスタ信号とする。
【0030】以上のように、1行単位では左右の輝度傾
斜が生じている場合であっても、その方向が1行ごとに
反転する。人間の視覚では1行おきの輝度傾斜を認識す
ることは難しいため、表示画像全体としては均一である
と認識される画像を得ることとなる。
【0031】なお、1行単位で輝度傾斜の方向を反転す
るとしたが、人間が視覚的に輝度傾斜を認識できない範
囲で数行単位で輝度傾斜の方向を反転するとしてもよ
い。
【0032】
【発明の効果】以上のように本発明は、水平方向の信号
線を走査する走査回路と、垂直方向の信号線に信号を印
加する信号印加回路と、少なくとも一水平走査期間の映
像信号データを保持する保持回路を具備し、前記保持回
路は保持した一水平走査期間の映像信号データを所定周
期で先入れ先出しと先入れ後出しとを切り換え、前記信
号印加回路に出力する機能を有することによって、また
映像信号電圧のサンプリング方向を所定周期で画面の左
端から右端と、右端から左端に切り換えて画像表示を行
なうことによって、表示画像上で左右方向の輝度の傾斜
が認められない、表示画像全体としては均一であると認
識される画像を得ることとなる。
【図面の簡単な説明】
【図1】本発明の一実施例におけるマトリクス型画像表
示装置の構成図である。
【図2】信号印加回路21の詳細図である。
【図3】本発明の一実施例におけるマトリクス型画像表
示装置の駆動方法の説明図である。
【図4】従来のマトリクス型画像表示装置の構成図であ
る。
【図5】信号印加回路41の詳細図である。
【図6】従来のマトリクス型画像表示装置の入出力信号
波形図である。
【符号の説明】
1 走査回路 3 TFT 4 液晶表示素子 10 ラインメモリ 11 第1の切換回路 12 第2の切換回路 21 信号印加回路 21a 信号入力端子 21b サンプリング方向切換え端子 21c クロック入力端子

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 水平方向の信号線を走査する走査回路
    と、垂直方向の信号線に信号を印加する信号印加回路
    と、少なくとも一水平走査期間の映像信号データを保持
    する保持回路を具備し、前記保持回路は保持した一水平
    走査期間の映像信号データを所定周期で先入れ先出しと
    先入れ後出しとを切り換え、前記信号印加回路に出力す
    る機能を有することを特徴とするマトリクス型画像表示
    装置。
  2. 【請求項2】 マトリクス型画像表示装置において、一
    水平期間中の左端を表示する映像信号から右端を表示す
    る映像信号へと順にサンプリング保持するサンプリング
    保持方法と、一水平期間中の右端を表示する映像信号か
    ら左端を表示する映像信号へと順にサンプリング保持す
    るサンプリング保持方法の異なるサンプリング保持方法
    を、所定周期で切り換えてサンプリング保持し、画像表
    示を行なうことを特徴とするマトリクス型画像表示装置
    の駆動方法。
  3. 【請求項3】 所定周期は一水平走査期間であることを
    特徴とする請求項1記載のマトリクス型画像表示装置お
    よびその駆動方法。
  4. 【請求項4】 所定周期は一水平走査期間であることを
    特徴とする請求項2記載のマトリクス型画像表示装置の
    駆動方法。
JP24755791A 1991-09-26 1991-09-26 マトリクス型画像表示装置およびその駆動方法 Pending JPH0588641A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24755791A JPH0588641A (ja) 1991-09-26 1991-09-26 マトリクス型画像表示装置およびその駆動方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24755791A JPH0588641A (ja) 1991-09-26 1991-09-26 マトリクス型画像表示装置およびその駆動方法

Publications (1)

Publication Number Publication Date
JPH0588641A true JPH0588641A (ja) 1993-04-09

Family

ID=17165267

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24755791A Pending JPH0588641A (ja) 1991-09-26 1991-09-26 マトリクス型画像表示装置およびその駆動方法

Country Status (1)

Country Link
JP (1) JPH0588641A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7557791B2 (en) 2004-07-15 2009-07-07 Seiko Epson Corporation Driving circuit for electro-optical device, method of driving electro-optical device, electro-optical device, and electronic apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7557791B2 (en) 2004-07-15 2009-07-07 Seiko Epson Corporation Driving circuit for electro-optical device, method of driving electro-optical device, electro-optical device, and electronic apparatus

Similar Documents

Publication Publication Date Title
US4779085A (en) Matrix display panel having alternating scan pulses generated within one frame scan period
EP0382567A2 (en) Liquid crystal display device and driving method therefor
JP3243932B2 (ja) アクティブマトリクス表示装置
EP0362974A2 (en) Driving circuit for a matrix type display device
JPH0591447A (ja) 透過形液晶表示装置
JPH0736406A (ja) ドットマトリクス型表示装置及びその駆動方法
JP2000206492A (ja) 液晶表示装置
JPH11337975A (ja) 液晶表示装置およびアクティブマトリクス型液晶表示装置およびその駆動方法
JPH02210985A (ja) マトリクス型液晶表示装置の駆動回路
JPH11282437A (ja) 液晶表示パネルのインタフェース装置
CA2164803C (en) Method and circuit for driving picture display devices
JP2003330423A (ja) 液晶表示装置及びその駆動制御方法
JPH0588641A (ja) マトリクス型画像表示装置およびその駆動方法
JP2676916B2 (ja) 液晶ディスプレイ装置
JP2625248B2 (ja) 液晶表示装置
JP2835247B2 (ja) 液晶表示装置
JP3623304B2 (ja) 液晶表示装置
JPS63169884A (ja) 画像表示装置
JPH0537909A (ja) 液晶映像表示装置
JPH05122640A (ja) マトリクス型画像表示装置とその駆動方法
JPH09270976A (ja) 液晶表示装置
JP3826930B2 (ja) 液晶表示装置
JP3271523B2 (ja) 画像表示装置
JP3384159B2 (ja) 液晶表示装置
JPH04249989A (ja) 画像表示装置