JPH0584229B2 - - Google Patents

Info

Publication number
JPH0584229B2
JPH0584229B2 JP6409586A JP6409586A JPH0584229B2 JP H0584229 B2 JPH0584229 B2 JP H0584229B2 JP 6409586 A JP6409586 A JP 6409586A JP 6409586 A JP6409586 A JP 6409586A JP H0584229 B2 JPH0584229 B2 JP H0584229B2
Authority
JP
Japan
Prior art keywords
character
merge
buffer
data
register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP6409586A
Other languages
English (en)
Other versions
JPS62220356A (ja
Inventor
Shingo Okamura
Tadashi Okada
Tomoya Nishi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Hitachi Computer Engineering Co Ltd
Original Assignee
Hitachi Ltd
Hitachi Computer Engineering Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Computer Engineering Co Ltd filed Critical Hitachi Ltd
Priority to JP6409586A priority Critical patent/JPS62220356A/ja
Publication of JPS62220356A publication Critical patent/JPS62220356A/ja
Publication of JPH0584229B2 publication Critical patent/JPH0584229B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Dot-Matrix Printers And Others (AREA)
  • Record Information Processing For Printing (AREA)

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明は、プリンタ制御装置に係り、特にプリ
ンタに印字するドツトパターンを記憶するメモリ
に、文字を格納する際の好適な制御手段に関す
る。
〔従来の技術〕
プリンタ制御装置で印刷する文字のパターンデ
ータをプリンタに送る方法として、例えば特公昭
59−4706号公報に示されるように、一行中にある
各々の文字パターンのうち同一ラスタ上のデータ
を順次プリンタへ送る方法と、1ページ分の印刷
パターンデータを格納するページメモリを設け、
1ページ分の印刷パターンを全てページメモリへ
展開してからページメモリの内容をラスタ方向に
読み出してプリンタに送る方法がある。
〔発明が解決しようとする問題点〕
後者のページメモリを有する展開方法におい
て、1文字ごとに文字パターンをページメモリに
展開しようとした場合、ページメモリへのアクセ
ス回数は文字数回であり、各々の文字の大きさが
小さな時は、1ページ内の全文字数が増え、1ペ
ージの展開処理の実行時間も増加し十分な性能得
ることが困難になつてくる。また、ページメモリ
をアクセスする際のデータ幅がワード幅であるた
め、複数の文字を同じワード内に展開する際に一
度書き込んだデータを読み出し新たな文字パター
ンと合成した後に書き込む必要があり、ページメ
モリに対するアクセス回数がさらに増えるという
問題があつた。
本発明の目的は、上記の欠点に鑑み、効率の良
い文字展開を可能としたページプリンタの文字制
御手段を提供することにある。
〔問題点を解決するための手段〕
本発明は、ページメモリの一定の範囲で一定の
方向に連続する文字パターンを展開するプリンタ
制御装置において、文字パターンをページメモリ
へ書き込む回数を減らし、文字展開処理時間を短
縮するために連続する文字パターンを複数マージ
してその結果をバツフアに蓄え、マージ結果が一
定幅の長さになつた時にページメモリへ書き込む
ことにより、上記目的を達成する。
〔作用〕
本発明は、連続する文字パターンをページメモ
リへ書き込む前に編集処理を施して書き込むの
で、書込み回数が減る。
〔実施例〕
以下、本発明の一実施例を第1図により説明す
る。第1図は本発明のページプリンタ文字展開制
御を適用した文字パターン展開機構の一実施例を
示す構成図である。1文字の文字パターンを収容
するキヤラクタジエネレータバツフア(CGB)
1、文字パターンの編集をおこなう編集回路3、
編集の中間結果を収容するマージバツフア2およ
びプリンタに出力する1ページ分のドツトイメー
ジデータを格納するページメモリ4から構成され
る。CGB1と編集回路3は信号線5によつて接
続され、マージバツフア2と編集回路3は信号線
6、信号線8によつて接続され、またページメモ
リ4と編集回路3は信号線7によつて接続されて
いる。
初期状態として、連続する文字例の最初の文字
のパターンがCGB1に格納され、マージバツフ
ア2はゼロクリアされている。編集回路3は、ペ
ージメモリ4へ記き込む幅1ワードのデータを作
成するようにCGB1とマージバツフア2のデー
タを編集する。この編集処理の詳細は後で説明す
る。編集の結果1ワードのデータが完成した場合
は、完成した1ワード幅のデータをページメモリ
4へ書き込み、1ワードからはみ出した文字パタ
ーンをマージバツフア2へ退避する。1ワードの
データが完成しなかつた場合は、編集結果の全デ
ータをマージバツフア2へ退避する。以上で先頭
の文字のパターン展開が終る。2文字目以降の文
字についても先頭の文字と同様に編集回路3で編
集を行う。ただし、マージバツフア2の内容は、
前の文字の編集処理で退避したデータである。連
続する全ての文字パターンの編集が終了した場
合、マージバツフア2にページメモリ4へ書き込
むべきデータが残つている時はCGB1をゼロク
リアし、そのゼロパターンとマージバツフア2の
編集を行い、ページメモリ4へ残つていたデータ
を書き込む。またその際マージバツフア2へはゼ
ロパターンが格納され、次の編集処理の初期状態
となる。
次に編集回路3の処理内容を第2図によつて説
明する。第2図は、編集回路3の入力データと出
力データの一列を示した図であり、CGB1の内
容9とマージバツフア2の内容10を編集し、ペ
ージメモリ4への出力データ11とマージバツフ
ア2への退避データ12を求めたことを示す。な
お各々のデータのうち、ハツチングによつて示さ
れた部分が有効な文字パターンであり、それ以外
の部分はゼロデータである。編集回路3は以下の
手順によつて編集を行う。
(1) CGB1の内容9のパターンのうち、左はし
からマージバツフア2のゼロデータ部分に相当
するパターンデータを切り出す。
(2) 取出したデータをマージバツフア2のゼロデ
ータ部分に合せて位置を調整し、マージバツフ
ア2の内容10とマージし、ページメモリ4へ
出力するデータ11を得る。
(3) CGB1の残されたパターンデータは、左詰
めされマージバツフア2への退避データ12と
なる。
次に第3図の展開例により具体的に動作を説明
する。第3図は、ページメモリ上に横ドツト数2
4のA、B、C、Dなる文字パターンを連続して
配置する場合の編集処理の過程をa〜eの順に示
した一例である。なお、ページメモリへ書き込む
1ワード長さは32ドツトとし、先頭の文字Aの左
はしは、ワードの境界に一致しているものとして
いる。以下、a〜eの順に文字列が展開される様
子を説明する。
第3図aは、文字Aを編集する直前の状態を示
したものであり、CGB1に文字パターンが格納
され、マージバツフア2はゼロクリアされてい
る。
第3図bは、文字Aの編集が終り、次の文字B
の文字パターンがCGB1に格納された状態を示
したものであり、文字Aの編集処理でワードが完
成しなかつたのでページメモリ4には何も書き込
まれていない。
第3図Cは、文字Bの編集が終り、次の文字C
の文字パターンがCGB1に格納された状態を示
したものであり、文字Bの編集処理でワードが完
成したのでページメモリ4に文字Aと文字Bの一
部が書き込まれている。
第3図dは、文字Cの編集が終り、最後の文字
Dの文字パターンがCGB1に格納された状態を
示したものであり、文字Cの編集処理でワードが
完成したのでページメモリ4に文字Bの一部と文
字Cの一部が書き込まれている。
第3図eは、文字Dの編集が終つた時のページ
メモリ4の状態を示したものであり、文字Dの編
集処理でワードが完成したので、文字Cの一部と
文字Dが書き込まれている。文字Dの編集処理で
文字Dのパターンの右はしがワードの境界と一致
するので、マージバツフア2はゼロクリアされて
いる。
本実施例によれば、ページメモリ上の一定の範
囲の中に文字を連続して展開する時に、ページメ
モリへの書き込み回数が、連続する文字の数によ
らず、その範囲のワード数すなわち一定の数にす
ることができる。
第4図は編集回路3の一実施例を示した構成図
である。この図はマージバツフア2も含んでい
る。マージバツフア2に退避されている文字パタ
ーンの有効幅数を示すレジスタ11、今回の編集
処理後のマージバツフア2内の文字パターン有効
幅数を示すレジスタ12、CGB1から取り出し
た1ラスタ分の文字パターンを格納するレジスタ
13、マージバツフア2から取り出した1ラスタ
分の文字パターンを格納するレジスタ15、レジ
スタ13の文字パターンをレジスタ11の数だけ
右に回転させるローテータ回路16、ローテータ
回路16の出力のうち、マージバツフア2の無効
データ分に相当するパターンとレジスタ15のパ
ターンをマージするマージ回路17、マージ回路
17の出力を格納するレジスタ19、ローテータ
回路16の出力を格納するレジスタ21、レジス
タ12の値に合わせてマージ回路17の出力パタ
ーンをマスクするマスク回路19およびローテー
タ回路16の出力をマスクするマスク回路20か
ら構成されている。CGB1とレジスタ13は信
号線12によつて接続され、レジスタ13とロー
テータ回路16は信号線24によつて接続され、
ローテータ回路16とマージ回路17は信号線2
5によつて接続されている。マージバツフア2と
レジスタ15は信号線23によつて接続され、レ
ジスタ15マージ回路17は信号線26によつて
接続されている。マージ回路17とレジスタ19
はセレクタ27を介して信号線29および信号線
30によつて接続されている。ローテータ回路1
6とレジスタ21はセレクタ28を介して信号線
31および信号線32によつて接続されている。
レジスタ19とレジスタ21はそれぞれ信号線3
4と信号線35によつてセレクタ33と接続さ
れ、セレクタ33とマージバツフア2は信号線3
6によつて接続されている。レジスタ19とペー
ジメモリ4は信号線37によつて接続されてい
る。以下この第4図により、編集回路を説明す
る。
初期状態として次の様に設定されている。
(1) CGB1の読み出しアドレス、マージバツフ
ア2の読み出し/書き込みアドレスは各バツフ
アの先頭を指している。
(2) レジスタ11にはマージバツフアの有効デー
タ幅、レジスタ12には編集処理後のマージバ
ツフア4のデータ幅数が設定されている。
まず、本編集処理でワードが完成しない場合の
動作について説明する。
(1) レジスタ13へCGB1から1ラスタ分の文
字パターンを移し、レジスタ15へマージバツ
フア2から1ラスタ分のパターンを移す。この
時両バツフアの読み出しアドレスをプラス1す
る。
(2) レジスタ13の文字パターンは、ローテータ
回路16により右に回転し、マージ回路17へ
入力する。
(3) マージ回路17では、ローテータ回路16の
出力パターンのうち左端からレジスタ11の数
だけのパターンをゼロとし、レジスタ15のパ
ターンと論理和をとる。
(4) セレクタ27は信号線30を選択し、その内
容をレジスタ19へ設定する。信号線30のパ
ターンは、マージ回路17の出力パターンをマ
スク回路18により無効パターン部分をゼロク
リアしたものである。
(5) レジスタ19の内容は、セレクタ33により
マージバツフア2へ転送され格納される。この
時マージバツフア2の書き込みアドレスをプラ
ス1する。
上記の(1)〜(5)の処理を繰返し、1文字の編集処
理を行う。次に編集処理でワードが完成する場合
の動作について説明する。
(1) レジスタ13へCGB1から1ラスタ分の文
字パターンを移し、レジスタ15へマージバツ
フア14から1ラスタ分のパターンを移す。こ
の時両バツフアの読み出しアドレスをプラス1
する。
(2) レジスタ13の文字パターンは、ローテータ
回路16により右へ回転し、マージ回路17へ
入力する。また、マスク回路20により不要パ
ターンをカツトし、セレクタ28を経由してレ
ジスタ21に格納する。
(3) マージ回路17では、ローテータ回路16の
出力パターンのうち左端からレジスタ11の数
だけのパターンをゼロとし、レジスタ15のパ
ターンと論理和をとる。
(4) セレクタ27は、信号線29を選択し、マー
ジ回路17の出力をそのままレジスタ19へ格
納する。
(5) セレクタ33は信号線35を選択し、レジス
タ21の内容をマージバツフア2へ転送し格納
する。この時マージバツフア2の書き込みアド
レスをプラス1する。
(6) レジスタ19の内容は、信号線39を経由し
てページメモリ4へ書き込む。
上記(1)〜(6)の処理を繰返し、1文字の編集処理
を行う。
〔発明の効果〕
本発明によれば、連続する文字パターンをペー
ジメモリへ書き込む前に編集処理を施すことによ
つて、ページメモリへの書き込む回数を減すこと
ができるので、ページプリンタ装置の文字展開処
理の性能を向上する効果がある。
【図面の簡単な説明】
第1図は、本発明の一実施例を示すブロツク
図、第2図は本発明の原理を示す図、第3図は、
a〜eは連続する文字列を展開する処理の過程を
示す図、第4図は第1図の編集回路の詳細を示す
ブロツク図である。 1……キヤラクタジエネレータバツフア
(CGB)、2……マージバツフア、3……編集回
路、4……ページメモリ、5,6,7,8……信
号線、9……CGBの内容、10……マージバツ
フアの内容、11……ページメモリへ書き込む内
容、12……マージバツフアへ退避する内容。

Claims (1)

  1. 【特許請求の範囲】 1 連続する文字データを印字するためのプリン
    タ制御装置において、 印字データをドツトイメージの形で記憶するペ
    ージメモリと フオントデータを順次格納するキヤラクタジエ
    ネレータバツフアと 印字データのドツト展開結果を一時格納するマ
    ージバツフアと、 前記マージバツフアに格納された内容に連続す
    るように前記キヤラクタジエネレータバツフアに
    記憶された内容をマージし、前記マージの結果が
    1ワード未満であれば該マージ結果を前記マージ
    バツフアへ退避し、マージの結果が1ワード以上
    であれば1ワード分の内容を前記ページメモリに
    出力し、残りの内容を前記マージバツフアへ退避
    する手段を有することを特徴とするプリンタ制御
    装置。
JP6409586A 1986-03-24 1986-03-24 プリンタ制御装置 Granted JPS62220356A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6409586A JPS62220356A (ja) 1986-03-24 1986-03-24 プリンタ制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6409586A JPS62220356A (ja) 1986-03-24 1986-03-24 プリンタ制御装置

Publications (2)

Publication Number Publication Date
JPS62220356A JPS62220356A (ja) 1987-09-28
JPH0584229B2 true JPH0584229B2 (ja) 1993-12-01

Family

ID=13248171

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6409586A Granted JPS62220356A (ja) 1986-03-24 1986-03-24 プリンタ制御装置

Country Status (1)

Country Link
JP (1) JPS62220356A (ja)

Also Published As

Publication number Publication date
JPS62220356A (ja) 1987-09-28

Similar Documents

Publication Publication Date Title
US4707153A (en) Printer controller
JPS60141076A (ja) 印刷装置の制御方法
JPH0584229B2 (ja)
JP2617252B2 (ja) プリンタ
JPH05224846A (ja) 印刷記録装置
JP3017363B2 (ja) 印刷装置
JPS5931752B2 (ja) 印刷装置
JPS61158384A (ja) 文字処理装置
JP3143118B2 (ja) プリンタ及び印字イメージパターン展開方法
JP2884862B2 (ja) データ処理装置
JPS5958536A (ja) プリンタ制御方式
JPH049150B2 (ja)
JP2647510B2 (ja) 文字処理装置及び方法
JPH08167038A (ja) パターン描画方式
JPS60110460A (ja) 印刷デ−タ生成装置
JPS61148065A (ja) 記録情報の入出力制御方法
JPS60132271A (ja) 塗り潰し処理方式
JPH08241308A (ja) 画像処理方法及びその装置
JPS6370327A (ja) 漢字プリンタ装置
JPH08324033A (ja) ラインプリンタおよびラインプリンタを備えるコンピュータシステムおよびラインプリンタの制御方法
JPH0383666A (ja) 画像処理装置
JPS61120755A (ja) プリンタ
JPH03176169A (ja) 印刷装置
JPS58107582A (ja) ボ−ルド文字パタ−ン発生方式
JPS60136824A (ja) プリンタ制御装置