JPH0582646A - クロストークノイズ防止機能を備えた半導体回路 - Google Patents
クロストークノイズ防止機能を備えた半導体回路Info
- Publication number
- JPH0582646A JPH0582646A JP24147691A JP24147691A JPH0582646A JP H0582646 A JPH0582646 A JP H0582646A JP 24147691 A JP24147691 A JP 24147691A JP 24147691 A JP24147691 A JP 24147691A JP H0582646 A JPH0582646 A JP H0582646A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- wiring
- wirings
- crosstalk noise
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Amplifiers (AREA)
Abstract
(57)【要約】
【目的】 本発明は、半導体回路に係り、特に、半導体
集積回路中の隣接配線間のクロストークノイズを防止す
る技術に関し、クロストークノイズを防止すると共に、
信号配線に高周波信号を伝播させることを目的とする。 【構成】 隣接する信号配線3,4,5 間に該信号配線と並
行するように配設された制御用配線6,7 と、前記信号配
線上の電位と同等の電位を持つ駆動信号を出力する回路
8,9 とを具備し、該出力された駆動信号によって前記制
御用配線を駆動するように構成する。
集積回路中の隣接配線間のクロストークノイズを防止す
る技術に関し、クロストークノイズを防止すると共に、
信号配線に高周波信号を伝播させることを目的とする。 【構成】 隣接する信号配線3,4,5 間に該信号配線と並
行するように配設された制御用配線6,7 と、前記信号配
線上の電位と同等の電位を持つ駆動信号を出力する回路
8,9 とを具備し、該出力された駆動信号によって前記制
御用配線を駆動するように構成する。
Description
【0001】
【産業上の利用分野】本発明は、半導体回路に係り、特
に、半導体集積回路中の隣接配線間のクロストークノイ
ズを防止する技術に関する。近年、半導体集積回路の高
集積化および微細化に伴って配線間の距離も縮まってき
ており、回路の動作信頼性を高める観点から、半導体集
積回路中の隣接配線間におけるクロストークノイズの発
生を防止することが要求されている。
に、半導体集積回路中の隣接配線間のクロストークノイ
ズを防止する技術に関する。近年、半導体集積回路の高
集積化および微細化に伴って配線間の距離も縮まってき
ており、回路の動作信頼性を高める観点から、半導体集
積回路中の隣接配線間におけるクロストークノイズの発
生を防止することが要求されている。
【0002】
【従来の技術】従来、知られているクロストークノイズ
防止方法では、回路中の隣接した信号配線間に、電源電
位等の所定電位に固定された制御用の配線を行い、該制
御用配線上の電位によってクロストークノイズを防止し
ていた。そのため、隣接した信号配線間のクロストーク
ノイズを防止することはできたが、信号配線の制御用配
線に対する線間容量、ひいては信号配線自体の配線容量
は比較的大きなものとなっていた。
防止方法では、回路中の隣接した信号配線間に、電源電
位等の所定電位に固定された制御用の配線を行い、該制
御用配線上の電位によってクロストークノイズを防止し
ていた。そのため、隣接した信号配線間のクロストーク
ノイズを防止することはできたが、信号配線の制御用配
線に対する線間容量、ひいては信号配線自体の配線容量
は比較的大きなものとなっていた。
【0003】
【発明が解決しようとする課題】上述した従来の方法で
は、クロストークノイズ防止用の配線(制御用配線)が
所定電位を有していたため、本来の信号配線との間の線
間容量が大きくなり、そのために、信号配線に高周波信
号を伝播できないという不都合があった。本発明は、か
かる従来技術における課題に鑑み創作されたもので、ク
ロストークノイズを防止すると共に、信号配線に高周波
信号を伝播させることができる半導体回路を提供するこ
とを目的としている。
は、クロストークノイズ防止用の配線(制御用配線)が
所定電位を有していたため、本来の信号配線との間の線
間容量が大きくなり、そのために、信号配線に高周波信
号を伝播できないという不都合があった。本発明は、か
かる従来技術における課題に鑑み創作されたもので、ク
ロストークノイズを防止すると共に、信号配線に高周波
信号を伝播させることができる半導体回路を提供するこ
とを目的としている。
【0004】
【課題を解決するための手段】上記課題を解決するた
め、本発明によれば、隣接して互いに並行する信号配線
を有する半導体回路において、前記隣接する信号配線間
に該信号配線と並行するように配設された制御用配線
と、前記信号配線上の電位と同等の電位を持つ駆動信号
を出力する回路とを具備し、該出力された駆動信号によ
って前記制御用配線を駆動するようにしたことを特徴と
する半導体回路が提供される。
め、本発明によれば、隣接して互いに並行する信号配線
を有する半導体回路において、前記隣接する信号配線間
に該信号配線と並行するように配設された制御用配線
と、前記信号配線上の電位と同等の電位を持つ駆動信号
を出力する回路とを具備し、該出力された駆動信号によ
って前記制御用配線を駆動するようにしたことを特徴と
する半導体回路が提供される。
【0005】
【作用】上述した構成によれば、信号配線上の電位と同
等の電位を持つ駆動信号によって制御用配線を駆動して
いるので、隣接する信号配線間のクロストークノイズを
該制御用配線で吸収し、それによって信号配線間のクロ
ストークノイズを防止することができる。
等の電位を持つ駆動信号によって制御用配線を駆動して
いるので、隣接する信号配線間のクロストークノイズを
該制御用配線で吸収し、それによって信号配線間のクロ
ストークノイズを防止することができる。
【0006】また、クロストークノイズを制御用配線で
吸収しているため、該制御用配線と隣接する信号配線と
の間の線間容量は減少し、それに応じて信号配線の配線
容量も減少するため、該信号配線に高周波信号を伝播さ
せることが可能となる。なお、本発明の他の構成上の特
徴および作用の詳細については、添付図面を参照しつつ
以下に記述される実施例を用いて説明する。
吸収しているため、該制御用配線と隣接する信号配線と
の間の線間容量は減少し、それに応じて信号配線の配線
容量も減少するため、該信号配線に高周波信号を伝播さ
せることが可能となる。なお、本発明の他の構成上の特
徴および作用の詳細については、添付図面を参照しつつ
以下に記述される実施例を用いて説明する。
【0007】
【実施例】図1に本発明の一実施例としてのクロストー
クノイズ防止機能を備えた半導体回路の主要部の構成が
模式的に示される。同図において、1は回路Aの出力端
子、2は回路Bの入力端子、3は出力端子1から入力端
子2まで信号を伝播するための信号配線、4および5は
それぞれ信号配線3に隣接して並行する信号配線、6は
信号配線3および4の間で並行して配置されたクロスト
ークノイズ防止用配線、7は同様に信号配線3および5
の間で並行して配置されたクロストークノイズ防止用配
線、8および9はそれぞれクロストークノイズ防止用配
線6および7を駆動するための回路を示し、信号配線3
上の電位と同等の電位を持つ駆動信号を出力する機能を
有している。
クノイズ防止機能を備えた半導体回路の主要部の構成が
模式的に示される。同図において、1は回路Aの出力端
子、2は回路Bの入力端子、3は出力端子1から入力端
子2まで信号を伝播するための信号配線、4および5は
それぞれ信号配線3に隣接して並行する信号配線、6は
信号配線3および4の間で並行して配置されたクロスト
ークノイズ防止用配線、7は同様に信号配線3および5
の間で並行して配置されたクロストークノイズ防止用配
線、8および9はそれぞれクロストークノイズ防止用配
線6および7を駆動するための回路を示し、信号配線3
上の電位と同等の電位を持つ駆動信号を出力する機能を
有している。
【0008】このように、信号配線3上の電位と同等の
電位を持つ駆動信号によってクロストークノイズ防止用
配線6、7を駆動しているので、隣接する信号配線間
(3と4の間、3と5の間)のクロストークノイズは該
クロストークノイズ防止用配線6、7で吸収することが
でき、それによって信号配線間のクロストークノイズを
防止することができる。
電位を持つ駆動信号によってクロストークノイズ防止用
配線6、7を駆動しているので、隣接する信号配線間
(3と4の間、3と5の間)のクロストークノイズは該
クロストークノイズ防止用配線6、7で吸収することが
でき、それによって信号配線間のクロストークノイズを
防止することができる。
【0009】また、クロストークノイズ防止用配線6、
7でノイズを吸収しているため、該配線6、7と隣接す
る信号配線3、4、5との間の線間容量は減少し、それ
に応じて各信号配線の配線容量も減少する。従って、信
号配線3に高周波信号を伝播させることが可能となる。
図2には図1の実施例の変形例の構成が模式的に示され
る。
7でノイズを吸収しているため、該配線6、7と隣接す
る信号配線3、4、5との間の線間容量は減少し、それ
に応じて各信号配線の配線容量も減少する。従って、信
号配線3に高周波信号を伝播させることが可能となる。
図2には図1の実施例の変形例の構成が模式的に示され
る。
【0010】本実施例では、図1の構成に加えて、信号
配線3を駆動する回路10を設けている。この駆動回路10
は、当該信号配線3とクロストークノイズ防止用配線
6、7との間の信号伝播遅延時間の差を相殺するような
駆動信号を出力し、それによって信号配線3を駆動して
いる。信号配線3に高周波信号を伝播させる場合、この
ように回路10を用いて信号伝播遅延時間の調整を行うこ
とにより、クロストークノイズ防止用配線6、7と信号
配線3との間の線間容量を好適に減じることができる。
配線3を駆動する回路10を設けている。この駆動回路10
は、当該信号配線3とクロストークノイズ防止用配線
6、7との間の信号伝播遅延時間の差を相殺するような
駆動信号を出力し、それによって信号配線3を駆動して
いる。信号配線3に高周波信号を伝播させる場合、この
ように回路10を用いて信号伝播遅延時間の調整を行うこ
とにより、クロストークノイズ防止用配線6、7と信号
配線3との間の線間容量を好適に減じることができる。
【0011】なお、上述した実施例では信号配線3、
4、5とクロストークノイズ防止用配線6、7を水平の
位置(つまり同じ配線層)に配置しているが、多層配線
が可能な場合には垂直方向の位置(つまり別々の配線
層)に配置してもよい。また、信号配線の配線容量をさ
らに減じるために、クロストークノイズ防止用配線6、
7の一部分に、絶縁体で覆われた信号線を使用してもよ
い。
4、5とクロストークノイズ防止用配線6、7を水平の
位置(つまり同じ配線層)に配置しているが、多層配線
が可能な場合には垂直方向の位置(つまり別々の配線
層)に配置してもよい。また、信号配線の配線容量をさ
らに減じるために、クロストークノイズ防止用配線6、
7の一部分に、絶縁体で覆われた信号線を使用してもよ
い。
【0012】
【発明の効果】以上説明したように本発明によれば、信
号配線上の電位と同等の電位を持つ駆動信号によってク
ロストークノイズ防止用配線を駆動することにより、隣
接する信号配線間のクロストークノイズを吸収し、該ク
ロストークノイズ防止用配線と隣接する信号配線との間
の線間容量、ひいては信号配線の配線容量を減じること
ができ、それによって信号配線に高周波信号を伝播させ
ることが可能となる。
号配線上の電位と同等の電位を持つ駆動信号によってク
ロストークノイズ防止用配線を駆動することにより、隣
接する信号配線間のクロストークノイズを吸収し、該ク
ロストークノイズ防止用配線と隣接する信号配線との間
の線間容量、ひいては信号配線の配線容量を減じること
ができ、それによって信号配線に高周波信号を伝播させ
ることが可能となる。
【図1】本発明の一実施例としてのクロストークノイズ
防止機能を備えた半導体回路の主要部の構成を模式的に
示した図である。
防止機能を備えた半導体回路の主要部の構成を模式的に
示した図である。
【図2】図1の実施例の変形例の構成を模式的に示した
図である。
図である。
3…信号配線 4,5…隣接した信号配線 6,7…クロストークノイズ防止用配線 8〜10…駆動回路
Claims (2)
- 【請求項1】 隣接して互いに並行する信号配線(3,4,
5) を有する半導体回路において、 前記隣接する信号配線間に該信号配線と並行するように
配設された制御用配線(6,7) と、 前記信号配線上の電位と同等の電位を持つ駆動信号を出
力する回路(8,9)とを具備し、 該出力された駆動信号によって前記制御用配線を駆動す
るようにしたことを特徴とする半導体回路。 - 【請求項2】 前記信号配線と前記制御用配線との間の
信号伝播遅延時間の差を相殺するような駆動信号を出力
する回路(10)をさらに具備し、該出力された駆動信号に
よって前記信号配線を駆動するようにしたことを特徴と
する請求項1に記載の半導体回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP24147691A JPH0582646A (ja) | 1991-09-20 | 1991-09-20 | クロストークノイズ防止機能を備えた半導体回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP24147691A JPH0582646A (ja) | 1991-09-20 | 1991-09-20 | クロストークノイズ防止機能を備えた半導体回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0582646A true JPH0582646A (ja) | 1993-04-02 |
Family
ID=17074885
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP24147691A Withdrawn JPH0582646A (ja) | 1991-09-20 | 1991-09-20 | クロストークノイズ防止機能を備えた半導体回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0582646A (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5825084A (en) * | 1996-08-22 | 1998-10-20 | Express Packaging Systems, Inc. | Single-core two-side substrate with u-strip and co-planar signal traces, and power and ground planes through split-wrap-around (SWA) or split-via-connections (SVC) for packaging IC devices |
JP2000040701A (ja) * | 1998-07-23 | 2000-02-08 | Texas Instr Japan Ltd | クロストーク防止回路 |
US6285208B1 (en) | 1998-01-26 | 2001-09-04 | Nec Corporation | Activation speed of signal wiring line in semiconductor integrated circuit |
US6523158B1 (en) | 1999-10-12 | 2003-02-18 | Nec Corporation | Wiring designing method for semiconductor integrated circuit |
US9218447B2 (en) | 2014-01-10 | 2015-12-22 | International Business Machines Corporation | Automatic test pattern generation (ATPG) considering crosstalk effects |
-
1991
- 1991-09-20 JP JP24147691A patent/JPH0582646A/ja not_active Withdrawn
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5825084A (en) * | 1996-08-22 | 1998-10-20 | Express Packaging Systems, Inc. | Single-core two-side substrate with u-strip and co-planar signal traces, and power and ground planes through split-wrap-around (SWA) or split-via-connections (SVC) for packaging IC devices |
US6285208B1 (en) | 1998-01-26 | 2001-09-04 | Nec Corporation | Activation speed of signal wiring line in semiconductor integrated circuit |
JP2000040701A (ja) * | 1998-07-23 | 2000-02-08 | Texas Instr Japan Ltd | クロストーク防止回路 |
US6523158B1 (en) | 1999-10-12 | 2003-02-18 | Nec Corporation | Wiring designing method for semiconductor integrated circuit |
US9218447B2 (en) | 2014-01-10 | 2015-12-22 | International Business Machines Corporation | Automatic test pattern generation (ATPG) considering crosstalk effects |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2000269211A (ja) | 半導体装置 | |
JPH07105445B2 (ja) | 集積回路の配線構造 | |
JPH0582646A (ja) | クロストークノイズ防止機能を備えた半導体回路 | |
US6456117B2 (en) | Shield circuit and integrated circuit in which the shield circuit is used | |
JP2001148426A (ja) | 半導体回路、その遅延調整方法及びそのレイアウト方法 | |
JP3201276B2 (ja) | 信号伝送回路 | |
JP2001267701A (ja) | プリント基板 | |
JP2645183B2 (ja) | 半導体集積回路装置 | |
US6842042B2 (en) | Global chip interconnect | |
JPH0319399A (ja) | 電波放射抑制機能を有する二重化装置 | |
JP2001291834A (ja) | クロストークキャンセル回路、配線モジュールおよび自動配線装置の配線方法 | |
JPH0590427A (ja) | 半導体集積回路装置 | |
JPH0348455A (ja) | 半導体装置 | |
JPH0574939A (ja) | 半導体集積回路 | |
JPH022122A (ja) | 半導体集積回路装置 | |
JPH09237870A (ja) | 信号線駆動装置 | |
JPH08306867A (ja) | 半導体集積回路 | |
JP2912131B2 (ja) | Lsi配線構造 | |
JPH05114770A (ja) | プリントパターンの配線構造 | |
JP2020043174A (ja) | 半導体集積回路 | |
JP2560813B2 (ja) | 半導体集積回路 | |
JP2710501B2 (ja) | 半導体集積回路 | |
JPH05235679A (ja) | 回路基板 | |
JPH0642334Y2 (ja) | 半導体集積回路 | |
JPH0879048A (ja) | 出力バッファ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A300 | Withdrawal of application because of no request for examination |
Free format text: JAPANESE INTERMEDIATE CODE: A300 Effective date: 19981203 |