JPH056893B2 - - Google Patents
Info
- Publication number
- JPH056893B2 JPH056893B2 JP60217077A JP21707785A JPH056893B2 JP H056893 B2 JPH056893 B2 JP H056893B2 JP 60217077 A JP60217077 A JP 60217077A JP 21707785 A JP21707785 A JP 21707785A JP H056893 B2 JPH056893 B2 JP H056893B2
- Authority
- JP
- Japan
- Prior art keywords
- instruction
- ipu
- processing unit
- operand
- fetch request
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Advance Control (AREA)
- Memory System Of A Hierarchy Structure (AREA)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP60217077A JPS6275844A (ja) | 1985-09-30 | 1985-09-30 | 命令プリフェッチ方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP60217077A JPS6275844A (ja) | 1985-09-30 | 1985-09-30 | 命令プリフェッチ方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS6275844A JPS6275844A (ja) | 1987-04-07 |
| JPH056893B2 true JPH056893B2 (enrdf_load_stackoverflow) | 1993-01-27 |
Family
ID=16698467
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP60217077A Granted JPS6275844A (ja) | 1985-09-30 | 1985-09-30 | 命令プリフェッチ方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS6275844A (enrdf_load_stackoverflow) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2667585B2 (ja) * | 1990-02-27 | 1997-10-27 | 松下電器産業株式会社 | デジタルプロセッサ |
| JP2637320B2 (ja) * | 1991-10-04 | 1997-08-06 | 富士通株式会社 | バッファ記憶制御方式 |
Family Cites Families (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5697146A (en) * | 1979-12-29 | 1981-08-05 | Fujitsu Ltd | Instruction fetch control system |
-
1985
- 1985-09-30 JP JP60217077A patent/JPS6275844A/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPS6275844A (ja) | 1987-04-07 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US8918553B2 (en) | Multithreaded programmable direct memory access engine | |
| JPH0563829B2 (enrdf_load_stackoverflow) | ||
| US20100161848A1 (en) | Programmable Direct Memory Access Engine | |
| JPS5927935B2 (ja) | 情報処理装置 | |
| JPS6329873A (ja) | 多重処理システムの割込み制御方法 | |
| JPH0530112A (ja) | デイジタル信号処理システムの制御方法 | |
| JP2020507848A (ja) | メモリシステムへの加速されたアクセスを提供するための方法及び機器 | |
| JPH0564825B2 (enrdf_load_stackoverflow) | ||
| JP2011134162A (ja) | タスクの切り換えを制御するシステムおよび方法 | |
| JPH056893B2 (enrdf_load_stackoverflow) | ||
| WO2009098737A1 (ja) | 外部デバイスアクセス装置、その制御方法及びシステムlsi | |
| JPH0285960A (ja) | 情報処理システム | |
| JPH02287828A (ja) | プリフェッチ制御方式 | |
| JPH03268041A (ja) | キャッシュ操作明示化コンピュータ | |
| JPS6051947A (ja) | 仮想記憶計算機における命令先取方式 | |
| JPS6227837A (ja) | 主記憶アクセス方式 | |
| JPH02133842A (ja) | 中間バッファプリフェッチ制御方式 | |
| JPH0342723A (ja) | データ処理装置 | |
| JPH05257807A (ja) | キャッシュメモリ制御装置 | |
| JP2004062319A (ja) | データ処理装置 | |
| JPS6252333B2 (enrdf_load_stackoverflow) | ||
| JPH04188226A (ja) | 命令先読み制御装置 | |
| JPH01280858A (ja) | 主記憶装置のロック制御方式 | |
| JPH01240941A (ja) | 情報処理装置 | |
| JPH0490038A (ja) | データ処理装置 |