JPH0528152U - データ伝送装置 - Google Patents

データ伝送装置

Info

Publication number
JPH0528152U
JPH0528152U JP7652891U JP7652891U JPH0528152U JP H0528152 U JPH0528152 U JP H0528152U JP 7652891 U JP7652891 U JP 7652891U JP 7652891 U JP7652891 U JP 7652891U JP H0528152 U JPH0528152 U JP H0528152U
Authority
JP
Japan
Prior art keywords
data
clock
transmission
data transmission
sampling
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP7652891U
Other languages
English (en)
Inventor
裕幸 藤生
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP7652891U priority Critical patent/JPH0528152U/ja
Publication of JPH0528152U publication Critical patent/JPH0528152U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】 【目的】 送信装置から受信装置へクロックに同期した
データを伝送する際、データおよびクロックにジッタを
生じても伝送誤りとして検出しないようにする。 【構成】 送信データのサンプリングクロックより速い
クロックを送信クロックして送り、このクロックを使っ
て1ビットの送信データを複数ビットに多点サンプリン
グを行い、サンプリングの結果によりデータの再生を行
うことを特徴としている。

Description

【考案の詳細な説明】
【0001】
【産業上の利用分野】
この考案は、クロックに同期させてデータの送受信を行うデータ伝送装置に関 するものである。
【0002】
【従来の技術】
図5は従来のデータ伝送装置の構成を示すブロック図であり、図において、1 は送信装置であり2は送信データを入れる送信バッファ,3はシフトレジスタ, 4はデータの送信タンミングを決めるクロック発生回路,5は受信装置であり、 6は受信したデータが入る,シフトレジスタ,7は受信バッファである。
【0003】 また、図6は前記送信装置1から出力されるデータとクロックの関係を示して おり、8aはデータ,9aはクロックである。
【0004】 次に動作について図5〜図6を用いて説明する。 図5の送信装置1において、送信バッファ2内のデータはシフトレジスタ3へ 送られ、クロック発生回路4で生成されるクロックに同期して図6に示すような データとクロックの関係で送信装置1から出力される。
【0005】 一方、受信装置5では、シフトレジスタ6へ入力された受信データを送信装置 1から送られてきたクロックによりデータの再生を行い受信バッファ7へ入力す る。
【0006】 以上の動作により、送信装置1より受信装置5へのデータ伝送が可能となる。
【0007】
【考案が解決しようとする課題】
従来のデータ伝送装置は以上のように構成されているので、伝送の途中での外 部ノイズや伝送による波形ひずみで図7に示すようにデータ8bおよびクロック 9bにジッタ11を生じ、伝送誤りビット10が発生することがある。
【0008】 この考案は上記のような課題を解消するためになされたもので、データおよび クロックにジッタを生じても伝送誤りとして検出しないデータ伝送装置を得るこ とを目的とする。
【0009】
【課題を解決するための手段】
この考案に係るデータ伝送装置は、送信データのサンプリングクロックより速 いクロックを送信クロックとして送り、このクロックを使って受信データのサン プリング(多点サンプリング)を行い、サンプリングの結果によりデータの再生 を行うようにしたものである。
【0010】
【作用】
この考案におけるデータ伝送装置は、受信データを多点サンプリングし、その 結果によりデータを再生するようにしたので受信データおよびクロックにジッタ を含んでいても正しいデータの再生が可能となる。
【0011】
【実施例】
以下、この考案の一実施例を図について説明する。 図1はこの考案の一実施例によるデータ伝送装置の構成を示すブロック図であ り、従来のデータ伝送装置(図5)と同一または相当部分には同一符号を付して 説明を省略する。
【0012】 図において、12は送信クロックの分周を行う分周回路, 13は受信データの判定 を行うデータ判定回路である。
【0013】 また、図2は前記送信装置より出力されるデータとクロックの関係であり、図 3は前記受信装置に入力されるデータとクロックの関係を示しており、データ, クロック共にジッタを含んでいる。
【0014】 次に動作について図1〜図3を用いて説明する。 送信装置1内の送信バッファ2のデータは、シフトレジスタ3に入力され、ク ロック発生回路4より発生したクロックを分周回路12で8分周した分周クロック 9cに同期させて送出される。分周回路12へ入力されるクロックも送信クロック 9dとして同時に送出される。
【0015】 一方、受信装置5ではシフトレジスタ6へ入力されたデータ8dは、クロック 9eによりサンプリングされ、送信データ8cは受信データ8dのように8ビッ トに再生される。ここで、受信データ8dおよび受信クロック9eにはジッタが 含まれているため再生データ中に誤りビット10を生じる。ジッタにより誤りビッ トが発生するのはこの8ビットの再生データの両端のビットがほとんどであるた め、データ判定回路13により8ビットの再生データの中央のデータ16を正しいデ ータとして判定し受信バッファ7へ送る。
【0016】 以上の動作により、送信装置と受信装置とのデータ伝送が可能となる。
【0017】 なお、上記実施例では多点サンプリングしたデータの中央のビットを正しいデ ータとして判定を行ったが、図4に示すようにカウンタ14を設け多点サンプリン グしたデータの‘0’と‘1’をカウントし多数決判定回路15により多数決判定 を行ってもよく、上記実施例と同様の効果を奏する。
【0018】
【考案の効果】
以上のようにこの考案によれば、1ビットの送信データを複数ビットに多点サ ンプリングを行い、この複数ビットのサンプリングデータの多数決判定を行うよ うにしたので、データおよびクロックにジッタを生じても誤りのないデータ伝送 が可能となる。
【図面の簡単な説明】
【図1】この考案の一実施例によるデータ伝送装置の構
成を示すブロック図である。
【図2】この考案の一実施例によるデータ伝送装置の送
信データと送信クロックの関係を示す図である。
【図3】この考案の一実施例によるデータ伝送装置の受
信データと受信クロックの関係を示す図である。
【図4】この考案の他の実施例によるデータ伝送装置の
構成を示すブロック図である。
【図5】従来のデータ伝送装置の構成を示すブロック図
である。
【図6】従来のデータ伝送装置の送信データと送信クロ
ックの関係を示す図である。
【図7】従来のデータ伝送装置の受信データと受信クロ
ックの関係を示す図である。
【符号の説明】
1 送信装置 2 送信バッファ 3 シフトレジスタ 4 クロック発生回路 5 受信装置 6 シフトレジスタ 7 受信バッファ 8a〜8d データ 9a〜9e クロック 10 誤りビット 11 ジッタ 12 分周回路 13 データ判定回路 14 カウンタ 15 多数決判定回路 16 判定ビット

Claims (1)

    【実用新案登録請求の範囲】
  1. 【請求項1】 データをクロックに同期させてデータの
    送受信を行うデータ伝送装置において、データの多点サ
    ンプリングを行いサンプリングデータの中央のビットを
    正しいデータとして判定を行うデータ判定回路を具備し
    たデータ伝送装置。
JP7652891U 1991-09-24 1991-09-24 データ伝送装置 Pending JPH0528152U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7652891U JPH0528152U (ja) 1991-09-24 1991-09-24 データ伝送装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7652891U JPH0528152U (ja) 1991-09-24 1991-09-24 データ伝送装置

Publications (1)

Publication Number Publication Date
JPH0528152U true JPH0528152U (ja) 1993-04-09

Family

ID=13607787

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7652891U Pending JPH0528152U (ja) 1991-09-24 1991-09-24 データ伝送装置

Country Status (1)

Country Link
JP (1) JPH0528152U (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008118683A (ja) * 2006-11-03 2008-05-22 Silicon Image Inc ユニットインターバルに含めるオーバーサンプルデータの決定方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008118683A (ja) * 2006-11-03 2008-05-22 Silicon Image Inc ユニットインターバルに含めるオーバーサンプルデータの決定方法

Similar Documents

Publication Publication Date Title
US5099477A (en) Phase matching circuit
JPH0537560A (ja) パケツト網における送受信間クロツク同期方式及びクロツク同期装置
TWI399956B (zh) 用於快捷取樣速率切換之串列協定
JP2001077854A (ja) データ送信装置およびデータ受信装置
JPH0528152U (ja) データ伝送装置
JP2003134098A (ja) シリアル受信装置
JPH0282887A (ja) 画像・音声伝送システム
JP3107995B2 (ja) 同期装置
JPS59502009A (ja) パケツト形式の高速デ−タを受信する装置
JP3158711B2 (ja) データ転送方法
JP2764590B2 (ja) 信号中継装置
JP2723078B2 (ja) 非同期データ伝送回路
KR100684564B1 (ko) 프레임 동기화 방법, 장치 및 이를 위한 기록매체
JPH04145566A (ja) シリアル転送回路
JPH1198200A (ja) 調歩同期式シリアルデータ送受信方法と送信装置,受信装置および送受信装置
KR940008107B1 (ko) 데이타 전송장치
JP2590935B2 (ja) デジタル伝送データ再生回路
JP2774318B2 (ja) 伝送制御信号検出装置およびその制御方法
JP2528133B2 (ja) 双方向デジタル伝送システム
JPH1028146A (ja) 符号誤り訂正装置
JPH02146846A (ja) データ伝送方式
JPH10164105A (ja) 通信装置および通信方法
JPH05211526A (ja) ベースバンド信号の直流中心レベル自動補正回路
JPH04185135A (ja) デジタル通信網のストップビット調整装置
JPH0326083A (ja) 受信クロック再生方式