JPH05250441A - 配線設計方法 - Google Patents

配線設計方法

Info

Publication number
JPH05250441A
JPH05250441A JP4038976A JP3897692A JPH05250441A JP H05250441 A JPH05250441 A JP H05250441A JP 4038976 A JP4038976 A JP 4038976A JP 3897692 A JP3897692 A JP 3897692A JP H05250441 A JPH05250441 A JP H05250441A
Authority
JP
Japan
Prior art keywords
wiring
grid
processing
automatic
automatic wiring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP4038976A
Other languages
English (en)
Inventor
Tamaki Tatsumi
環 辰巳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP4038976A priority Critical patent/JPH05250441A/ja
Publication of JPH05250441A publication Critical patent/JPH05250441A/ja
Withdrawn legal-status Critical Current

Links

Abstract

(57)【要約】 【目的】PWBの効率的な配線設計方法を提供する。 【構成】まず全配線を格子上に載せるオングリッド方式
で自動配線処理を行い(ステップ1)、自動配線処理に
て未結線ピンペアが存在する場合は(ステップ2)、基
板のX軸方向及びY軸方向の全主格子間を予め決められ
た等間隔で分割した新ルートを設定し、前記自動配線処
理により設計された各配線を前記主格子間の中央寄りの
前記新ルートに他のパターンとのクリアランスを保ちな
がら移動させた後(ステップ3〜ステップ10)、格子
を意識しないで配線処理を行うオフグリッド方式で自動
配線処理を行う(ステップ11)。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明はPWB(パッケージボー
ド)のレイアウト設計に関し、特に配線設計方法に関す
る。
【0002】
【従来の技術】従来、この種の自動配線においては、全
配線を格子上に載せるオングリッド方式か、格子を意識
しないで配線するオフグリッド方式を用いていた。
【0003】
【発明が解決しようとする課題】上述した従来の配線方
法は、オングリッド方式の場合は格子上にしか配線を通
すことが出来ないため、未結線ピンペアが発生し、オフ
グリッド方式の場合には他のパターンとのクリアランス
を考慮しつつ結線処理を行わなければならないため、処
理に時間がかかるという欠点があった。
【0004】
【課題を解決するための手段】第1の発明は、PWB
(パッケージボード)の配線設計方法において、まず全
配線を格子上に載せるオングリッド方式で自動配線処理
を行い、前記自動配線処理にて未結線ピンペアが存在す
る場合は、基板のX軸方向及びY軸方向の全主格子間を
予め決められた等間隔で分割した新ルートを設定し、前
記自動配線処理により設計された各配線を前記主格子間
の中央寄りの前記新ルートに他のパターンとのクリアラ
ンスを保ちながら移動させた後、格子を意識しないで配
線処理を行うオフグリッド方式で自動配線処理を行うこ
とを特徴とする。
【0005】
【実施例】次に、本発明の実施例について図面を参照し
て説明する。
【0006】図1は本発明の一実施例を示す処理の流れ
図である。
【0007】本実施例は、配線設計を行う際、まずステ
ップ1で、オングリッドで自動配線処理を行う。次に、
ステップ2で、未結線ピンペアが存在するかどうかを判
断する。存在しない場合は、オングリッドで全ピンペア
が結線出来たと判断し、処理を終了する。存在する場合
は、ステップ3に進み、基板におけるX軸方向の全ての
主格子間をさらに細かく等分して新配線ルートを設定
し、1つの主格子間を選択する。
【0008】次に、ステップ4で、主格子間の中央か中
央に最も近い新配線ルートを基準配線として選択する。
更に、ステップ5では、基準配線に近い配線から順に、
他のパターンとのクリアランスを保ちながら、基準配線
の方へ移動させる。ステップ6で、X軸の全格子間につ
いて処理を行ったかを判断する。処理を行っていない主
格子間が存在する場合は、ステップ3に戻る。存在しな
い場合は、ステップ7に進み、基板のY軸方向の全ての
主格子間をX軸の場合と同様に等分し、その中の1つの
主格子間を選択する。Y軸についても、X軸の処理と同
様に、ステップ8でステップ4と同等の処理を、ステッ
プ9でステップ5と同様の処理を行う。次に、ステップ
10で、Y軸の全格子間について処理を行ったかを判断
する。処理を行っていない主格子間が存在する場合は、
ステップ7に戻る。存在しない場合は、ステップ11に
進み、オフグリッドで自動配線処理を行う。
【0009】図2は、あるプリント基板に対し、図1の
ステップ1の処理を行った後の基板の一部の図である。
格子D1位置を意識し、結線指定に従って、各ピンD2
からオングリッドで自動配線処理を行った結果、上層の
配線D3、下層の配線D4、上層と下層の配線を繋ぐビ
ィアD5が発生されている。
【0010】この場合、既存の配線に干渉せずにピンD
6とD7を結線することは不可能である。
【0011】図3は、図2のプリント基板に対し、本発
明を適用した結果である。
【0012】ステップ3からステップ10までの処理に
より、主格子間はX軸、Y軸ともに6等分され、図2の
配線は上層及び下層ともに中央を基準配線とし、他の配
線はクリアランスを保ちながら、中央よりに移動させら
れ、空き領域が生じるため、ピンD6とピンD7とを繋
ぐ配線D8をステップ11により発生させることが出来
る。
【0013】
【発明の効果】以上説明したように、本発明は、オング
リッド方式での自動配線処理にて未結線ピンペアが存在
する場合は、基板のX軸方向及びY軸方向の全主格子間
を予め決められた等間隔で分割した新ルートを設定し、
自動配線処理により設計された各配線を主格子間の中央
寄りの新ルートに他のパターンとのクリアランスを保ち
ながら移動させた後、オフグリッド方式で自動配線処理
を行うようにしたことにより、オングリッド方式で結線
出来ないピンペア間をクリアランスを保ちながら結線す
ることが可能になり、しかも最初からオフグリッドで配
線を行う場合ほどには処理時間がかからないという効果
がある。
【図面の簡単な説明】
【図1】本発明の一実施例を示す処理の流れ図である。
【図2】本実施例のステップ1を適用した段階の配線結
果を示す図である。
【図3】本実施例の全ステップを適用した段階の配線結
果を示す図である。
【符号の説明】
ステップ1 オングリッド配線処理 ステップ2 未結線判断処理 ステップ3 X軸主格子間の選択処理 ステップ4 基準配線設定処理 ステップ5 配線移動処理 ステップ6 X軸全格子終了判定処理 ステップ7 Y軸主格子間の選択処理 ステップ8 基準配線設定処理 ステップ9 配線移動処理 ステップ10 Y軸全格子終了判定処理 ステップ11 オフグリッド配線処理

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】PWB(パッケージボード)の配線設計方
    法において、まず全配線を格子上に載せるオングリッド
    方式で自動配線処理を行い、前記自動配線処理にて未結
    線ピンペアが存在する場合は、基板のX軸方向及びY軸
    方向の全主格子間を予め決められた等間隔で分割した新
    ルートを設定し、前記自動配線処理により設計された各
    配線を前記主格子間の中央寄りの前記新ルートに他のパ
    ターンとのクリアランスを保ちながら移動させた後、格
    子を意識しないで配線処理を行うオフグリッド方式で自
    動配線処理を行うことを特徴とする配線設計方法。
JP4038976A 1992-02-26 1992-02-26 配線設計方法 Withdrawn JPH05250441A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4038976A JPH05250441A (ja) 1992-02-26 1992-02-26 配線設計方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4038976A JPH05250441A (ja) 1992-02-26 1992-02-26 配線設計方法

Publications (1)

Publication Number Publication Date
JPH05250441A true JPH05250441A (ja) 1993-09-28

Family

ID=12540187

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4038976A Withdrawn JPH05250441A (ja) 1992-02-26 1992-02-26 配線設計方法

Country Status (1)

Country Link
JP (1) JPH05250441A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7444611B2 (en) 2005-06-02 2008-10-28 Oki Electric Industry Co., Ltd. Automatic design method including automatic processing for equalizing spacing wiring and automatic designing apparatus thereof

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7444611B2 (en) 2005-06-02 2008-10-28 Oki Electric Industry Co., Ltd. Automatic design method including automatic processing for equalizing spacing wiring and automatic designing apparatus thereof

Similar Documents

Publication Publication Date Title
US6088518A (en) Method and system for porting an integrated circuit layout from a reference process to a target process
US5331572A (en) Integrated circuit and layout system therefor
JPH05250441A (ja) 配線設計方法
US20060195813A1 (en) Minimizing Number of Masks to be Changed when Changing Existing Connectivity in an Integrated Circuit
JPH02140952A (ja) 集積回路の電源配線方法
JP2885897B2 (ja) 自動配線方式
JP2924505B2 (ja) 印刷配線板の部品配置・配線方法
JP2580982B2 (ja) Lsi電源配線レイアウトシステム
JP2986279B2 (ja) 配線方法およびプリント基板設計システム
JPH0290368A (ja) Smd部品端子の自動引出し配線データ作成方法
JP2956271B2 (ja) 集積回路設計方法
JPH04291674A (ja) 自動部品配置方式
JP2647215B2 (ja) 電子部品装着装置の部品装着方法
JPH07296027A (ja) プリント基板の自動束配線ルート決定方法
JPH07114586A (ja) 部品自動配置処理装置
JP3076458B2 (ja) 部品配置位置決定装置
JP3095307B2 (ja) 電気部品自動配置装置及び電気部品の自動配置方法
JPH04243483A (ja) プリント基板配置方式
JPH07141413A (ja) 配線パターンの配線方法
JPH0498900A (ja) プリント配線板の自動配線方法
JPS63260150A (ja) 集積回路の配置設計方法
JPH01231346A (ja) 集積回路の設計方法
JP2000058657A (ja) 半導体装置の設計方法および設計装置
JPS63317884A (ja) 製造デ−タの作成方法
JPH01179432A (ja) 配線処理方式

Legal Events

Date Code Title Description
A300 Application deemed to be withdrawn because no request for examination was validly filed

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 19990518