JPH0519988A - プリンタ - Google Patents
プリンタInfo
- Publication number
- JPH0519988A JPH0519988A JP3175162A JP17516291A JPH0519988A JP H0519988 A JPH0519988 A JP H0519988A JP 3175162 A JP3175162 A JP 3175162A JP 17516291 A JP17516291 A JP 17516291A JP H0519988 A JPH0519988 A JP H0519988A
- Authority
- JP
- Japan
- Prior art keywords
- memory
- interface
- host
- printer
- storage means
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Abstract
(57)【要約】
【構成】 複数のインターフェース1〜3を備えたプリ
ンタ10において、インターフェース1〜3の接続状
態、又は各インターフェースに対応する入力メモリ11
〜13の使用状態に応じて未使用の入力メモリを他の用
途に使用する。 【効果】 メモリの使用効率を向上させ、かつ印刷速度
の向上を図ることができる。
ンタ10において、インターフェース1〜3の接続状
態、又は各インターフェースに対応する入力メモリ11
〜13の使用状態に応じて未使用の入力メモリを他の用
途に使用する。 【効果】 メモリの使用効率を向上させ、かつ印刷速度
の向上を図ることができる。
Description
【0001】
【産業上の利用分野】本発明は、複数のインターフェー
スを有するプリンタに関するものである。
スを有するプリンタに関するものである。
【0002】
【従来の技術】従来、2つ以上のホストコンピュータと
のインターフェース(以下「ホストインターフェース」
という)と、各ホストインターフェース専用の入力メモ
リを備えたプリンタは、1つのホストインターフェース
から入力されたコード情報を入力するメモリとして、そ
のホストインターフェース専用の入力メモリしか使用す
ることができなかった。例えば、図1に示すように、ホ
ストインターフェース1、2、3を備えたプリンタ10
のホストインターフェース1とホストコンピュータ4が
インターフェースケーブル7で接続されていて、他のホ
ストインターフェースにはインターフェースケーブルが
接続されていない場合、各々のホストインターフェース
1、2、3専用の入力メモリ11、12、13のうち入
力メモリ11は、ホストコンピュータ4がプリンタ9へ
プリント命令等のコード情報を出力した場合には必ず使
用されるが、他の入力メモリ12と13は全く使用され
ていないのが現状である。
のインターフェース(以下「ホストインターフェース」
という)と、各ホストインターフェース専用の入力メモ
リを備えたプリンタは、1つのホストインターフェース
から入力されたコード情報を入力するメモリとして、そ
のホストインターフェース専用の入力メモリしか使用す
ることができなかった。例えば、図1に示すように、ホ
ストインターフェース1、2、3を備えたプリンタ10
のホストインターフェース1とホストコンピュータ4が
インターフェースケーブル7で接続されていて、他のホ
ストインターフェースにはインターフェースケーブルが
接続されていない場合、各々のホストインターフェース
1、2、3専用の入力メモリ11、12、13のうち入
力メモリ11は、ホストコンピュータ4がプリンタ9へ
プリント命令等のコード情報を出力した場合には必ず使
用されるが、他の入力メモリ12と13は全く使用され
ていないのが現状である。
【0003】また、例えば、図2のように、2つ以上の
ホストコンピュータ4〜6がプリンタ10に接続されて
いる場合でも、プリンタにプリント命令等のコード情報
を送っているホストコンピュータがホストコンピュータ
4だけであれば、入力メモリ12、13は全く使用され
ない。
ホストコンピュータ4〜6がプリンタ10に接続されて
いる場合でも、プリンタにプリント命令等のコード情報
を送っているホストコンピュータがホストコンピュータ
4だけであれば、入力メモリ12、13は全く使用され
ない。
【0004】つまり、各ホストインターフェース専用の
入力メモリ11〜13はそれらのインターフェースから
プリント命令等のコード情報を受けない限りは使用され
ないということである。
入力メモリ11〜13はそれらのインターフェースから
プリント命令等のコード情報を受けない限りは使用され
ないということである。
【0005】なお、図1、2において、CPU200は
ROM201にストアされるプログラムに従って入力メ
モリ11〜13にストアされたコード情報を解釈し、ド
ットデータを生成して記録部203に出力する。またR
AM202はワークエリアとして使用される。
ROM201にストアされるプログラムに従って入力メ
モリ11〜13にストアされたコード情報を解釈し、ド
ットデータを生成して記録部203に出力する。またR
AM202はワークエリアとして使用される。
【0006】
【発明が解決しようとしている課題】上記従来例では、
各インターフェース専用の入力メモリ11〜13を有し
ていても、入力メモリがインターフェースから何のコー
ド情報も受けなければ全くの未使用状態になっていた。
もし、現在のプリンタを高速化、高性能化するためにメ
モリ容量を増やすには、更に入力メモリの容量を増加し
なければならず、メモリの無駄、とコストアップを招来
する。
各インターフェース専用の入力メモリ11〜13を有し
ていても、入力メモリがインターフェースから何のコー
ド情報も受けなければ全くの未使用状態になっていた。
もし、現在のプリンタを高速化、高性能化するためにメ
モリ容量を増やすには、更に入力メモリの容量を増加し
なければならず、メモリの無駄、とコストアップを招来
する。
【0007】本発明の目的は、メモリの効率的な使用を
可能にすることにより、メモリ容量の増大を防止し、か
つ高速化、高性能化を図ることができるプリンタを提供
することである。
可能にすることにより、メモリ容量の増大を防止し、か
つ高速化、高性能化を図ることができるプリンタを提供
することである。
【0008】
【課題を解決するための手段及び作用】本発明によれ
ば、複数のインターフェースと各インターフェース専用
のコード格納手段を備えたプリンタにおいて、各インタ
ーフェースが実際に接続されているかを検出する検出手
段と、各コード格納手段が使用状態を判別する判別手段
と設けることにより、未使用のコード格納手段を他の用
途に使用可能とするものである。
ば、複数のインターフェースと各インターフェース専用
のコード格納手段を備えたプリンタにおいて、各インタ
ーフェースが実際に接続されているかを検出する検出手
段と、各コード格納手段が使用状態を判別する判別手段
と設けることにより、未使用のコード格納手段を他の用
途に使用可能とするものである。
【0009】
【実施例】本発明はホストインターフェースが複数備え
ているプリンタに関するものである。そこで第1実施例
ではホストインターフェースを3つ備え、ホストコンピ
ュータを1つ接続している例を示す。なお、前述した図
1、図2と同様の部分には同一参照符を用いてその説明
を省略する。
ているプリンタに関するものである。そこで第1実施例
ではホストインターフェースを3つ備え、ホストコンピ
ュータを1つ接続している例を示す。なお、前述した図
1、図2と同様の部分には同一参照符を用いてその説明
を省略する。
【0010】第1の実施例として、図3に示すようにホ
ストインターフェース1のコネクタ部1aにインターフ
ェースケーブルのコネクタが接続されているかどうかを
検知する。コネクタ接続検知器100を設けた場合につ
いて説明する。このコネクタ接続検知器100は、図4
(1)〜(3)に示す如くインターフェースケーブル7
のコネクタ7aを接続することにより、コネクタ7aが
接続されているか否かを検出し、CPU200に出力す
る。他のホストインターフェース2、3にも同様にコネ
クタ接続検知器が設けられる。
ストインターフェース1のコネクタ部1aにインターフ
ェースケーブルのコネクタが接続されているかどうかを
検知する。コネクタ接続検知器100を設けた場合につ
いて説明する。このコネクタ接続検知器100は、図4
(1)〜(3)に示す如くインターフェースケーブル7
のコネクタ7aを接続することにより、コネクタ7aが
接続されているか否かを検出し、CPU200に出力す
る。他のホストインターフェース2、3にも同様にコネ
クタ接続検知器が設けられる。
【0011】この実施例におけるROM201にストア
されたプログラムに従うCPU200の処理の流れをフ
ローチャートに示したのが、図5と図6である。
されたプログラムに従うCPU200の処理の流れをフ
ローチャートに示したのが、図5と図6である。
【0012】図5において、まずステップS1でコネク
タ接続検知器100により現在、接続状態のインターフ
ェースを判断する。次に、ステップS2では未使用状態
になっている入力メモリを開放する。開放された入力メ
モリの用途例としては、頁毎のデータを記憶するページ
メモリやフォントキャッシュとして割り当てることによ
り、1ページ目の文書の印刷中に2ページ目の文書をそ
の割り当てられたメモリに蓄え、1ページ目の印刷が終
了するとすぐに2ページ目の印刷が行え、また展開時間
を短縮することができる。図7はそのような場合のCP
U200のアドレスマップを示す。これによりスループ
ットの時間を短縮できるので印刷の高速化を図ることが
できる。
タ接続検知器100により現在、接続状態のインターフ
ェースを判断する。次に、ステップS2では未使用状態
になっている入力メモリを開放する。開放された入力メ
モリの用途例としては、頁毎のデータを記憶するページ
メモリやフォントキャッシュとして割り当てることによ
り、1ページ目の文書の印刷中に2ページ目の文書をそ
の割り当てられたメモリに蓄え、1ページ目の印刷が終
了するとすぐに2ページ目の印刷が行え、また展開時間
を短縮することができる。図7はそのような場合のCP
U200のアドレスマップを示す。これによりスループ
ットの時間を短縮できるので印刷の高速化を図ることが
できる。
【0013】以降、ステップS3、S4で接続されたホ
ストコンピュータからのコード情報が終了するまで印刷
が行われ、終了したら、S5で開放したメモリを元の状
態に戻す。
ストコンピュータからのコード情報が終了するまで印刷
が行われ、終了したら、S5で開放したメモリを元の状
態に戻す。
【0014】ここで、ステップS1、S2の処理につい
て、図6のフローチャートを参照して更に詳細に説明す
る。ステップS12は、コントローラが各ホストインタ
ーフェースのコネクタ部にあるコネクタ接続検知器によ
ってどのホストインターフェースが接続されているかを
判断することである。ホストインターフェースi(i=
1、2、3)、図1に示したホストインターフェースの
どれかに該当する。S23で接続されていないインター
フェースの専用の入力メモリを他の用途(上記のページ
メモリやフォントキャッシュ等)に使用するために開放
する。ステップS23のメモリ1j(j=1、2、
3)、図に示した入力メモリの何かに該当する。なお、
CPU200は入力メモリのいずれかを開放したかを認
識し、開放された入力メモリを再開放しないように制御
している。
て、図6のフローチャートを参照して更に詳細に説明す
る。ステップS12は、コントローラが各ホストインタ
ーフェースのコネクタ部にあるコネクタ接続検知器によ
ってどのホストインターフェースが接続されているかを
判断することである。ホストインターフェースi(i=
1、2、3)、図1に示したホストインターフェースの
どれかに該当する。S23で接続されていないインター
フェースの専用の入力メモリを他の用途(上記のページ
メモリやフォントキャッシュ等)に使用するために開放
する。ステップS23のメモリ1j(j=1、2、
3)、図に示した入力メモリの何かに該当する。なお、
CPU200は入力メモリのいずれかを開放したかを認
識し、開放された入力メモリを再開放しないように制御
している。
【0015】(他の実施例)第2実施例はホストインタ
ーフェースを3つ備えたプリンタに3台のホストコンピ
ュータが接続されており、ただ1つのホストコンピュー
タしかコード情報を送っていない場合で示す。つまり各
ホストインターフェースにあるコネクタ接続検知器は全
て接続状態を検知している。(図2の状態) この実施例の流れをフローチャートに示したのが図8で
ある。この図において、ステップS6では図9に示すメ
モリ使用状況判別回路101(例えばアドレスバスやチ
ップセレクト信号をデコードする)によって、どの入力
メモリが使用されて(コード情報が送られて)いるか、
どの入力メモリが未使用状態かが判別される。次にステ
ップS2′で、前記メモリ使用状況判別回路101によ
って未使用状態であると判別された入力メモリを開放す
るが、開放と同時に使用状況判別回路101はその開放
したメモリのホストインターフェースをBUSY状態に
する。そして、ステップS3′でプリント中のインター
フェースにプリント1頁度にBUSY状態にした未使用
中のインターフェースからコード情報があったかどうか
を確認する(ステップS7)。もしコード情報がBUS
Y中のどのホストインターフェースからもなかったなら
ば、接続中のインターフェースのプリントが終了したか
どうかを確認し(ステップS4′)、プリントコードが
BUSY中のどれかのホストインターフェースにあった
ならば、ステップS5′へ進む。前記ステップS4′で
のプリント終了の確認で、プリント終了でないならばス
テップS3′へ戻り、次の頁を印刷する。逆にプリント
終了であるならばステップS5′へ進む。ステップS
5′では開放したメモリのうち、プリントコードがあっ
たインターフェースの専用入力メモリを初期化する。最
後にもともと接続中のプリントを終了するまで行う。
ーフェースを3つ備えたプリンタに3台のホストコンピ
ュータが接続されており、ただ1つのホストコンピュー
タしかコード情報を送っていない場合で示す。つまり各
ホストインターフェースにあるコネクタ接続検知器は全
て接続状態を検知している。(図2の状態) この実施例の流れをフローチャートに示したのが図8で
ある。この図において、ステップS6では図9に示すメ
モリ使用状況判別回路101(例えばアドレスバスやチ
ップセレクト信号をデコードする)によって、どの入力
メモリが使用されて(コード情報が送られて)いるか、
どの入力メモリが未使用状態かが判別される。次にステ
ップS2′で、前記メモリ使用状況判別回路101によ
って未使用状態であると判別された入力メモリを開放す
るが、開放と同時に使用状況判別回路101はその開放
したメモリのホストインターフェースをBUSY状態に
する。そして、ステップS3′でプリント中のインター
フェースにプリント1頁度にBUSY状態にした未使用
中のインターフェースからコード情報があったかどうか
を確認する(ステップS7)。もしコード情報がBUS
Y中のどのホストインターフェースからもなかったなら
ば、接続中のインターフェースのプリントが終了したか
どうかを確認し(ステップS4′)、プリントコードが
BUSY中のどれかのホストインターフェースにあった
ならば、ステップS5′へ進む。前記ステップS4′で
のプリント終了の確認で、プリント終了でないならばス
テップS3′へ戻り、次の頁を印刷する。逆にプリント
終了であるならばステップS5′へ進む。ステップS
5′では開放したメモリのうち、プリントコードがあっ
たインターフェースの専用入力メモリを初期化する。最
後にもともと接続中のプリントを終了するまで行う。
【0016】
【発明の効果】以上説明したように、本発明によればメ
モリの使用効率を向上させるとともに、印刷速度の向上
を図ることができる。
モリの使用効率を向上させるとともに、印刷速度の向上
を図ることができる。
【図1】3つのホストインターフェースを備えたプリン
タに1台のホストコンピュータが接続された状態を示す
図である。
タに1台のホストコンピュータが接続された状態を示す
図である。
【図2】3つのホストインターフェースを備えたプリン
タに3台のホストコンピュータが接続された状態を示す
図である。
タに3台のホストコンピュータが接続された状態を示す
図である。
【図3】本発明の一実施例のホストインターフェース1
のコネクタ部の構成を示す斜視図である。
のコネクタ部の構成を示す斜視図である。
【図4】本発明の実施例において、ホストインターフェ
ース1のコネクタ部にケーブルが接続される様子を示す
図である。
ース1のコネクタ部にケーブルが接続される様子を示す
図である。
【図5】本発明の第1実施例の処理動作の流れを説明す
るためのフローチャートである。
るためのフローチャートである。
【図6】図5のステップS1、S2の処理を説明するた
めのフローチャートである。
めのフローチャートである。
【図7】本発明の実施例において、開放された入力メモ
リの使用例を示す図である。
リの使用例を示す図である。
【図8】本発明の第2実施例の処理動作を説明するため
のフローチャートである。
のフローチャートである。
【図9】本発明の第2実施例の要部構成を示すブロック
図である。
図である。
1〜3 ホストインターフェース 4〜6 ホストコンピュータ 7〜9 インターフェースケーブル 10 プリンタ 11〜13 入力メモリ 200 CPU
Claims (1)
- 【特許請求の範囲】 【請求項1】 外部装置から出力されるコード情報を入
力するための複数インターフェースと、各インターフェ
ースに個別的に対応する複数のコード格納手段とを備え
たプリンタにおいて、 各インターフェースと外部装置との接続状態を検出する
検出手段と、 コード格納手段使用状態を判別する判別手段と、 未使用のコード格納手段を他の用途に使用可能とする制
御手段とを有することを特徴とするプリンタ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3175162A JPH0519988A (ja) | 1991-07-16 | 1991-07-16 | プリンタ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3175162A JPH0519988A (ja) | 1991-07-16 | 1991-07-16 | プリンタ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0519988A true JPH0519988A (ja) | 1993-01-29 |
Family
ID=15991352
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3175162A Pending JPH0519988A (ja) | 1991-07-16 | 1991-07-16 | プリンタ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0519988A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0654758A2 (en) * | 1993-10-21 | 1995-05-24 | Canon Kabushiki Kaisha | Image recording apparatus and control method thereof |
-
1991
- 1991-07-16 JP JP3175162A patent/JPH0519988A/ja active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0654758A2 (en) * | 1993-10-21 | 1995-05-24 | Canon Kabushiki Kaisha | Image recording apparatus and control method thereof |
EP0654758A3 (en) * | 1993-10-21 | 1998-03-04 | Canon Kabushiki Kaisha | Image recording apparatus and control method thereof |
US6281979B1 (en) * | 1993-10-21 | 2001-08-28 | Canon Kabushiki Kaisha | Image recording apparatus and control method thereof |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4918599A (en) | Interrupt control system | |
JPS6392473A (ja) | プリンタ | |
US4902146A (en) | Electronic apparatus with memory card | |
JPH0519988A (ja) | プリンタ | |
JP2871956B2 (ja) | 印刷制御装置及びそのインタフェースの設定方法 | |
JP3129679B2 (ja) | プリンタ | |
JPH08241264A (ja) | オプション装置およびそれが接続される情報処理装置 | |
JP2687577B2 (ja) | 印刷制御方法 | |
JPH10198524A (ja) | ハードディスク制御装置 | |
JP3441749B2 (ja) | 印刷制御方法及びその装置 | |
US6525833B1 (en) | Information processing method and apparatus and memory medium | |
JP2000099391A (ja) | プリンタ装置およびプリンタ制御方法、並びに記録媒体 | |
JP2836037B2 (ja) | 画像データ処理装置 | |
JP2974439B2 (ja) | 情報処理システム | |
JPH0746335B2 (ja) | コマンドデータ処理方法 | |
JP3027849B2 (ja) | 印字装置 | |
JPH07248927A (ja) | 入出力エミュレーション回路およびデータチェック回路 | |
JPH09186836A (ja) | ディジタル複写機 | |
JP2745349B2 (ja) | 印字装置 | |
JPH06149735A (ja) | データ受信制御装置 | |
JP2001022634A (ja) | メモリ制御装置 | |
JPH01145152A (ja) | プリンタ | |
JPH06202940A (ja) | 情報処理装置 | |
JPS6376041A (ja) | 複数ポ−トに対するデ−タのリ−ド,ライト方式 | |
JPH07302180A (ja) | プリンタ装置 |