JPH0470063A - 周波数判別回路 - Google Patents

周波数判別回路

Info

Publication number
JPH0470063A
JPH0470063A JP18102690A JP18102690A JPH0470063A JP H0470063 A JPH0470063 A JP H0470063A JP 18102690 A JP18102690 A JP 18102690A JP 18102690 A JP18102690 A JP 18102690A JP H0470063 A JPH0470063 A JP H0470063A
Authority
JP
Japan
Prior art keywords
frequency
circuit
signal
pulse
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP18102690A
Other languages
English (en)
Inventor
Hiroshi Sakurai
宏 桜井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu General Ltd
Original Assignee
Fujitsu General Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu General Ltd filed Critical Fujitsu General Ltd
Priority to JP18102690A priority Critical patent/JPH0470063A/ja
Publication of JPH0470063A publication Critical patent/JPH0470063A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)
  • Details Of Television Scanning (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、テレビジョン放送の同期信号等の周波数を判
別するための回路に関する。
[従来の技術] 現行テレビ放送には国際的にはNTSCSP、AL、、
SECAMの3方式があり、またH D T Vには日
本のハイビジョンと欧州のHD−MACの方式がある。
このような各種のテレビ信号を1個の受信機で受信でき
るようにした装置をマルチスキャンのデイスプレィ装置
と呼んでいる。
このようなデイスプレィ装置では、各放送信号に含まれ
ている同期信号を検出する必要がある。
そして、この同期信号の周波数を判別する回路として周
波数判別回路がある。
第5図はその一例を示すブロック図、第6図はそのタイ
ミングチャートである。被判別信号としての入力信号が
2分周回路1に入力し、ここでデユーティ50%の信号
に変換されて次のカウンタ2に入力し、ここで2分周回
路1からの信号の半周期分が基準クロックによりカウン
トされる。そしてこのカウント値がホールド回路3でホ
ールドされ、次の比較器4で比較値と比較される。
従って、この回路では、その比較値を目的周波数に対応
した値に設定しておけば、入力信号の周波数が目的周波
数よりも高いか低いかを、比較器4の出力を検出するこ
とにより知ることができる。
第7図は別の従来例の周波数判別回路のブロック図、第
8図はその動作のタイミングチャートである。この回路
では、入力信号を受けるとトリガー信号発生回路5がト
リガ信号を発生して、パルス発生回路6が一定パルス幅
のパルスを発生する。
このパルスをローパスフィルタ7に経由させることによ
り平均値が取り出される。そして、コンパレータ(電圧
比較器)8においてその平均値と比較値とがレベル比較
される。
よって、その比較値を目的周波数に対応したレベルの値
に設定しておけば、コンパレータ8の出力を検出するこ
とにより、入力信号の周波数が目的周波数より高いか低
いかを知ることかできる。
[発明が解決しようとする課題] ところが、第5図と第6図に示した例では、基準クロッ
ク信号の位相が入力信号の位相と同等関係ないので、最
大ではそのクロックの1周期分に相当する周波数誤差が
発生し、また例えばテレビ信号の同期信号の周波数を判
別するような場合、そのテレデ信号にクロックが漏洩し
て、S/Nが劣化するという問題がある。
第7図と第8図に示した例では、パルス発生回路6がワ
ンショットマルチ等でなり、その構成にコンデンサや抵
抗を使用したものの場合には、そのCRの精度が直ちに
周波数判別の精度に影響を及ぼすという問題がある。
本発明は以上のような点鑑みてなされたものであり、そ
の目的は、精度が高く、S/Nが良い周波数判別回路を
提供することである。
[課題を解決するための手段] 本発明は、入力信号の周波数が特定の周波数より高いか
低いかを判別する周波数判別回路であって、入力信号を
デユーティが50%の同一または別の周波数の信号に変
換する波形整形回路と、該波形整形回路の出力に同期し
て立ち上がる同期発振器と、上記波形整形回路からの出
力信号でリセットされ上記同期発振器からのパルスをカ
ウントするカウントタと、該カウンタのカウント値が所
定値となることによりトリガされるリトリガラブルワン
ショットマルチとからなり、上記同期発振器の周波数、
上記カウント値、および上記リトリガラブルワンショッ
トマルチのパルス幅を、判別すべき周波数に対応して設
定したものである。
本発明においては、上記同期発振器を、第1の入力端子
に上記波形整形回路からの出力信号を入力し、第2の入
力端子と出力端子との間に遅延素子を接続した2入力の
ナンドゲートから構成できる。
[実施例] 以下、本発明の実施例について説明する。第1図はその
一実施例の周波数判別回路のブロック図である。11は
入力信号をデユーティ50の1/2の周波数の信号に変
換する2分周回路、12はその2分周回路11からの出
力信号を受けることにより立ち上がって一定周期のパル
スを発生する同期発振器、13は2分周回路11から出
力する信号をリセット信号とし且つ同期発振器12から
出力するパルスをカウントするカウンタ、14はカウン
タ13のカウント値が所定値Nとなる毎に出力パルスを
出すデコーダ、15はそのデコーダからのパルスをトリ
ガとして比較的長いパルス幅のパルスを出力するリトリ
ガラブルワンショットマルチである。
この回路においては、2分周回路11の出力パルスの立
上りに同期して同期発振器12からパルスが出力し、そ
の2分周回路11の次の出力パルスの立上りまでの間、
カウンタ13がカウント動作を継続する。そして、この
カウンタ13のカウント値がある値Nに達すると、デコ
ーダ14からパルスが出て、リトリガラブルワンショッ
トマルチ15がトリガされる。
従って、同期発振器12の発振パルスの周波数をfOと
し、入力信号の周波数をfとすると、1/f  >  
N/fo       (L)1/f   <   N
/fo             (2)(1)式のと
きデコーダ14からパルスが出力し、(2)式のときは
パルスは出力しない。そして、パルスが発生する場合に
は、リトリガラブルワンショットマルチ15のパルス幅
Twを、 Tw  >  1/f            (3)
となるように設定しておけば、上記周波数が(1)式を
満足する限り、ワンショットマルチ15の出力はレベル
Hを保持する。以上から、ワンショットマルチ15は、 1/f  >  N/fo  ・・・ 出力L(4)1
/f  <  N/fo  =  出力H(5)となる
第3図は上記した同期発振器12の具体的回路を示す図
である。ここでは、1個の2入力のナンドゲート121
と遅延素子122とを使用して構成している。
この回路では、第4図に示すように、入力信号がレベル
Lの間はナンドゲート121の出力はレベルしてこれが
継続するが、入力信号がレベルHに変化するとそのナン
ドゲート121の出力が直ちにレベルHに変化する。そ
して、これが遅延素子122で時間τだけ遅延されてナ
ンドゲート121の他方の入力端子に入力すると、その
ナンドゲート121の出力がレベルLに復帰する。そし
てこの後時間τが経過するとナンドゲート121の出力
がレベルHに変化し、以後これが繰り返される。
なお、2分周回路11はこれに限らず、入力信号をデユ
ーティ50の同−又は別の周波数の信号に変換する波形
整形回路であれば良い。
[発明の効果] 以上のように本発明によれば、入力信号に同期して立ち
上がる同期発振器を組み込んでいるので、判別の精度が
高くなり、またS/Nが劣化することもなくなる。
【図面の簡単な説明】
第1図は本発明の一実施例の周波数判別回路の回路図、
第2図はその動作のタイミングチャート、第3図は同期
発振器の回路図、第4図はその動作のタイミングチャー
ト、第5図は従来の周波数判別回路の回路図、第6図は
その動作のタイミングチャート、第7図は従来の別の周
波数判別回路の回路図、第8図はその動作のタイミング
チャートである。 11・・・2分周回路、12・・・同期発振器、13・
・・カウンタ、14−・・デコーダ、15・・・リトリ
ガラプルワンショットマルチ。 第1図 第2図 代理人 弁理士  長 尾 常 明 第3 図 第4 図 第 図 第6 図 蔓ア7号;zト 第7 図 第8 図 It’ルス裕1

Claims (2)

    【特許請求の範囲】
  1. (1)、入力信号の周波数が特定の周波数より高いか低
    いかを判別する周波数判別回路であって、入力信号をデ
    ューティが50%の同一または別の周波数の信号に変換
    する波形整形回路と、該波形整形回路の出力に同期して
    立ち上がる同期発振器と、上記波形整形回路からの出力
    信号でリセットされ上記同期発振器からのパルスをカウ
    ントするカウントタと、該カウンタのカウント値が所定
    値となることによりトリガされるリトリガラブルワンシ
    ョットマルチとからなり、 上記同期発振器の周波数、上記カウント値、および上記
    リトリガラブルワンショットマルチのパルス幅を、判別
    すべき周波数に対応して設定したことを特徴とする周波
    数判別回路。
  2. (2)、上記同期発振器が、第1の入力端子に上記波形
    整形回路からの出力信号を入力し、第2の入力端子と出
    力端子との間に遅延素子を接続した2入力のナンドゲー
    トからなることを特徴とする特許請求の範囲第1項記載
    の周波数判別回路。
JP18102690A 1990-07-09 1990-07-09 周波数判別回路 Pending JPH0470063A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18102690A JPH0470063A (ja) 1990-07-09 1990-07-09 周波数判別回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18102690A JPH0470063A (ja) 1990-07-09 1990-07-09 周波数判別回路

Publications (1)

Publication Number Publication Date
JPH0470063A true JPH0470063A (ja) 1992-03-05

Family

ID=16093470

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18102690A Pending JPH0470063A (ja) 1990-07-09 1990-07-09 周波数判別回路

Country Status (1)

Country Link
JP (1) JPH0470063A (ja)

Similar Documents

Publication Publication Date Title
US5025496A (en) Odd/even field detector for video signals
US4763341A (en) Digital timing using a state machine
US5027058A (en) Multi-standard video option for oscilloscope
US4335403A (en) Horizontal countdown system for television receivers
US4636860A (en) Picture display device comprising a noise detector
JPH0470063A (ja) 周波数判別回路
US4364094A (en) Digital arrangement for detecting a correct television synchronization signal output useful in a signal seeking tuning system
JP2651090B2 (ja) 映像信号処理回路
US20050184777A1 (en) Method and apparatus for an improved timer circuit and pulse width detection
US6946881B1 (en) Method to detect the polarity of sync signals without external capacitor or clock
JPS59112766A (ja) フイ−ルド偏向駆動信号発生方法及び回路
JP3185689B2 (ja) 周波数判別器
JP2723835B2 (ja) 同期信号の極性判別回路
JPS5840702Y2 (ja) テレビジョン信号検出装置
JP2721691B2 (ja) 水平期間識別装置
JP2506649B2 (ja) 垂直同期装置
KR910005655A (ko) 수직 위상 조절회로
KR930007288B1 (ko) 주파수 판별회로
JP2714221B2 (ja) テレビジョン方式判別装置
KR100345328B1 (ko) 입력 신호의 주파수 검출 장치 및 방법
JPS60111577A (ja) 垂直同期装置
JP3485635B2 (ja) 集積回路
JPH0218636B2 (ja)
JP2003005731A (ja) 映像信号判別装置
JPS6116678A (ja) フイ−ルド同期信号発生回路