JPH0468726A - 位相同期システム - Google Patents

位相同期システム

Info

Publication number
JPH0468726A
JPH0468726A JP2178265A JP17826590A JPH0468726A JP H0468726 A JPH0468726 A JP H0468726A JP 2178265 A JP2178265 A JP 2178265A JP 17826590 A JP17826590 A JP 17826590A JP H0468726 A JPH0468726 A JP H0468726A
Authority
JP
Japan
Prior art keywords
counter
clock
active
phase
standby
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2178265A
Other languages
English (en)
Inventor
Toshiya Tsuji
俊也 辻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2178265A priority Critical patent/JPH0468726A/ja
Publication of JPH0468726A publication Critical patent/JPH0468726A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0079Receiver details
    • H04L7/0083Receiver details taking measures against momentary loss of synchronisation, e.g. inhibiting the synchronisation, using idle words or using redundant clocks

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 技術分野 本発明は位相同期システムに関し、特に入力クロック信
号を分周して所定の繰返し周波数を有するクロック信号
を送出する現用及び予備の位相同期回路から構成される
位相同期システムに関する。
従来技術 従来、入力クロックから異なる周波数のクロ′ツクを発
生する位相同期システムの現用系及び予備系の2重化構
成方式においては、現用、予備の各県に発振器を設け、
各県の発振器が入力クロックに同期したリファレンスク
ロックを作るようになっていた。その場合、現用系、予
備系ともに、現用系のリファレンスクロックから出力ク
ロックを発生する方式となっていた。
しかし、上述した従来の位相同期回路の2重化構成方式
は、現用系のリファレンスクロックを予備系に供給し、
各県で出力クロックを作るので、故障発生時等に現用・
予備の切換えを問題なく行うためには、リファレンスク
ロックを作る発振器を高精度のものにしなければならず
、高コストになるという欠点がある。
発明の目的 本発明は上述した従来の欠点を解決するためになされた
ものであり、その目的は高精度の発振器を用いずに構成
できる位相同期システムを提供することである。
発明の構成 本発明による位相同期システムは、入力クロック信号を
分周して所定の繰返し周波数を有するクロック信号を送
出する現用及び予備の位相同期回路から構成される位相
同期システムであって、前記現用の位相同期回路におけ
る前記入力クロック信号の分周タイミングに同期して前
記予備の位相同期回路において前記入力クロック信号を
分周する同期分周手段を有することを特徴とする。
実施例 次に、本発明について図面を参照して説明する。
第1図は本発明による位相同期システムの一実施例の構
成を示すブロック図である。図において、位相同期回路
1及び1″の回路構成は同一であり、システム内で使用
する場合、現用及び予備の2重化構成をとる。
クロック入力端子11及び11′には入力端子2に印加
されるシステムの基準クロックが入力され、クロック出
力端子12及び12′から入力クロックに同期したクロ
ックが出力される。
カウンタ13及び13′は、入力クロックを分周し、リ
ファレンスクロックを作る。
□電圧制御発振器14及び14′はローパスフィルタ1
5及び15″の電圧制御により、所定の周波数で発振す
る。
カウンタ16及び16′は電圧制御発振器14及び14
′の出力クロックを分周し、リファレンスクロックと位
相比較するためのクロックを発生する。
位相比較器17及び17′は前述のリファレンスクロッ
クとカウンタ16及び16″の出力クロック(位相比較
用クロック)との位相を比較し、比較結果をローパスフ
ィルタ15及び15′に出力する。つまり、位相比較器
17及び17′ ローパスフィルタ15及び15′、電
圧制御発振器14及び14′ カウンタ16及び16″
でフィードバック系を構成しているのである。
一般に、現用系の回路が故障した時、すくに予備系の回
路からクロックが供給できるように現用系と予備系との
出力クロック同士が位相同期していることが望まれる。
そのため、カウンタ13及び13′は、互いに自系の分
周タイミングを他系に出力する構成になっており、カウ
ンタ13あるいは13′は、予備系で動作する時、他系
(つまり、現用系)の制御により分周を行う。
次に、カウンタ13及び13′の内部構成について第2
図を用いて説明する。第2図は第1図中のカウンタ13
及び13−の内部構成を示すブロック図である。図にお
いてカウンタ13(13−)は、8ビツトのカウントI
C130と、アンド回路131と、オア回路132とを
含んで構成されている。
カウントIC130は、LOAD端子にロード信号が入
力されるとDATA端子の値を初期値として設定し、そ
の初期値からCLK端子へのクロック信号に応してカウ
ント動作を行うものである。そして、そのカウント値が
最大値になったとき、RC(RjppIeCarry)
端子からキャリアウドを示すパルスを送出する。
本例では、8ビツトのカウントICを用いてい・るため
、初期値を“0″ クロック信号の繰返し周波数を2.
048  (MH2)とすれば、l/258分周され、
8(KH2)の繰返し周波数の信号が得られる。
つまり、第3図のタイムチャートに示されているように
、初期値“0”が設定された後に順次カウントが行われ
、カウント値が“255”となった時にRC端子からパ
ルスが送出されて初期値“0゜が再設定されるのである
また、現用系のカウンタ内のカウントICは、自己のR
C端子からのパルスによって初期値か設定されるのみで
ある。つまり、カウント値が最大値になる毎に、そのキ
ャリアウドを示すパルスによって自己に初期値が設定さ
れるのである。
これに対し、予備系のカウンタ内のカウントICは、自
己のRC端子からのパルスの他、現用系のカウンタ内の
カウントICのRC端子からのパルスによっても初期値
か設定される。つまり、予備系のカウンタ内のカウント
ICは、自己のRC端子のパルスで初期値設定したとし
ても、現用系のカウンタ内のカウントICのRC端子か
らのパルスで強制的に設定され、初期値からカウントし
直すのである。これにより、現用系と予備系との分周タ
イミングが一致するのである。
なお、予備系においては、自己のRC端子からのパルス
が出る前に現用系のRC端子からのパルスにより初期値
が設定される場合もあるが、この場合にも現用系及び予
備系は同時にカウントを開始するときがあるため、故障
発生時の切換動作の際には位相が同期し支障はない。
また、カウンタ内には現用又は予備を示すスタンバイ信
号(SBY)を片方の入力とするアンド回路131を有
し、現用系ではこのアンド回路131により予備系から
の信号を抑止する。つまり、スタンバイ信号は、現用の
とき0”、予備のとき“1”となる。
第1図へ戻り、かかる構成とされたシステムにおいて位
相同期回路1が現用系、1′が予備系として動作する場
合について説明する。
現用系の位相同期回路1は、カウンタ13で入力クロッ
クを分周し、リファレンスクロックを位相比較器17に
出力する。この時、前述の通り、分周タイミングを予備
系のカウンタ13′に出力する。また、カウンタ13′
の分周タイミングが入力されるが、現用系であるため、
無視される。
位相比較器17は、カウンタ16から入力される位相比
較用クロックとリファレンスクロックとを比較し、比較
結果をローパスフィルタ15に出カスる。このローパス
フィルタ15の出力電圧で電圧制御発振器14は、所定
の周波数で発振し、クロック出力端子12からクロック
を出力する。
予備系の位相同期回路1′の動作原理は位相同期回路1
と同じであるが、リファレンスクロックを発生するカウ
ンタ13′の分周タイミングか現用系のカウンタ13に
より制御される点が異なる。
以上のように、各県の位相比較器に入力するリファレン
スクロックの同期を計ることで、現用、予備の出力クロ
ックを同期させることができるのである。よって、上記
の状態においては、カウンタ13.13′が同期して動
作しているので任意に現用、予備の切換えかできること
になる。
発明の詳細 な説明したように本発明は、現用・予備の各県に入力ク
ロックからリファレンスクロックを作るカウンタを設け
、現用系のカウンタが予備系のカウンタの分周タイミン
グを設定することにより、各県に高精度の発振器を設け
ずに容易に現用・予備の同期を計ることができ、両者の
切換えが有効に行えるという効果がある。
また、一般に高精度の発振器は実装スペースが大きく、
高価であるため、本発明により装置の縮小化、原価低減
の効果もある。
【図面の簡単な説明】
第1図は本発明の実施例による位相同期システムの構成
を示すブロック図、第2図は第1図中のカウンタ13又
は13′の内部構成を示すブロック図、第3図はカウン
タ13又は13′の動作を示すタイムチャートである。 主要部分の符号の説明 13.13− 16.16=・・・・・・カウンタ 14.14−・・・・・・電圧制御発振器15.15−
・・・・・・ローパスフィルタ17・・・・・・位相比
較器

Claims (1)

    【特許請求の範囲】
  1. (1)入力クロック信号を分周して所定の繰返し周波数
    を有するクロック信号を送出する現用及び予備の位相同
    期回路から構成される位相同期システムであって、前記
    現用の位相同期回路における前記入力クロック信号の分
    周タイミングに同期して前記予備の位相同期回路におい
    て前記入力クロック信号を分周する同期分周手段を有す
    ることを特徴とする位相同期システム。
JP2178265A 1990-07-05 1990-07-05 位相同期システム Pending JPH0468726A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2178265A JPH0468726A (ja) 1990-07-05 1990-07-05 位相同期システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2178265A JPH0468726A (ja) 1990-07-05 1990-07-05 位相同期システム

Publications (1)

Publication Number Publication Date
JPH0468726A true JPH0468726A (ja) 1992-03-04

Family

ID=16045468

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2178265A Pending JPH0468726A (ja) 1990-07-05 1990-07-05 位相同期システム

Country Status (1)

Country Link
JP (1) JPH0468726A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008048015A (ja) * 2006-08-11 2008-02-28 Fujitsu Ltd 伝送装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01273451A (ja) * 1988-04-26 1989-11-01 Fujitsu Ltd 二重化クロック同期方式

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01273451A (ja) * 1988-04-26 1989-11-01 Fujitsu Ltd 二重化クロック同期方式

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008048015A (ja) * 2006-08-11 2008-02-28 Fujitsu Ltd 伝送装置
JP4745915B2 (ja) * 2006-08-11 2011-08-10 富士通株式会社 伝送装置

Similar Documents

Publication Publication Date Title
JP3327028B2 (ja) 周波数シンセサイザ
WO1992005633A1 (en) Precision phase shift system
JPH0292021A (ja) ディジタルpll回路
JPH04233016A (ja) 時間基準装置および同期方法
US20060158234A1 (en) Phase-lock loop and loop filter thereof
JPH0468726A (ja) 位相同期システム
US5459764A (en) Clock synchronization system
JPS6161308B2 (ja)
JP3132657B2 (ja) クロック切替回路
JPH0282812A (ja) クロック切換方式
JP3005549B1 (ja) Pll回路及びそのpll同期方法
US6885714B1 (en) Independently roving range control
JPS61140221A (ja) タイミング発生回路
JPH04268841A (ja) 相互同期装置
JPH0653952A (ja) 576kHzクロック生成回路
JP3263200B2 (ja) 同期信号生成回路及び分周回路
JP2000244311A (ja) クロック切替調整方法及び回路
JPH0795051A (ja) ディジタルpll回路
JP2888256B2 (ja) クロック発生回路
JP3160904B2 (ja) 位相同期発振回路装置
JPH02174421A (ja) Pll回路
JPH0774622A (ja) パルス供給装置
JPH01213027A (ja) タイミング信号発生装置の二重化切替方式
JPH04352517A (ja) クロック作成回路
JP2000349624A (ja) クロック発生装置