JPH0436417B2 - - Google Patents

Info

Publication number
JPH0436417B2
JPH0436417B2 JP60145317A JP14531785A JPH0436417B2 JP H0436417 B2 JPH0436417 B2 JP H0436417B2 JP 60145317 A JP60145317 A JP 60145317A JP 14531785 A JP14531785 A JP 14531785A JP H0436417 B2 JPH0436417 B2 JP H0436417B2
Authority
JP
Japan
Prior art keywords
interrupt
interrupt vector
program
vector
control memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP60145317A
Other languages
English (en)
Other versions
JPS626330A (ja
Inventor
Shinji Kobayashi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP60145317A priority Critical patent/JPS626330A/ja
Publication of JPS626330A publication Critical patent/JPS626330A/ja
Publication of JPH0436417B2 publication Critical patent/JPH0436417B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、複数の割込要因に対応する各々の割
込プログラムの実行を行なう割込制御装置に関す
る。
従来の技術 従来、この種の割込制御装置においては、割込
ベクタの正当性を確認しないまま、割込ベクタテ
ーブルの情報に従つて各割込要因に対応したプロ
グラムを実行していた。
発明が解決しようとする問題点 しかしながら、上述した従来の割込制御装置に
おいては割込ベクタの正当性の確認を行なつてい
ないので、発生する全ての割込ベクタに対応する
割込ベクタテーブルを制御メモリ上に準備してお
き、何らかの要因により割込要因以外の不正割込
ベクタが発生した場合に対処する必要がある。す
なわち、全ての割込ベクタテーブルが準備されて
いないと、不正割込ベクタが発生した場合にプロ
グラムが暴走することがある。
又、各々の割込ベクタテーブルのサイズが小さ
い間は上述の様に全割込ベクタテーブルを準備す
ることもできるが、制御が複雑になり、各々の割
込ベクタテーブルのサイズが大きくなると、制御
メモリ上にしめる割込ベクタテーブルのサイズが
大きくなる欠点がある。
本発明は従来の上記事情に鑑みてなされたもの
であり、従つて本発明の目的は、従来の技術に内
在する上記諸欠点を解消することにある。
問題点を解決するための手段 上記目的を達成する為に、本発明に係る割込制
御装置は、複数の割込要因のいずれかにより割込
を発生する割込発生回路と、該割込発生回路によ
る割込により起動されるプログラムを収容する制
御メモリと、該制御メモリ上のプログラムにより
割込の要因を特定するための割込ベクタを取り出
す手段と、前記制御メモリ上に設けられて割込要
因に対応して割込要因毎の割込プログラム実行に
関する情報を収容する割込ベクタテーブルと、該
割込ベクタテーブル上に設けられて割込ベクタの
正当性を確認するための割込ベクタ確認情報と、
割込ベクタと割込ベクタ確認情報とを比較する比
較手段と、該比較手段による比較結果不一致の場
合には前記割込ベクタテーブルの情報に従つた割
込プログラムを実行しないで前記制御メモリ上に
設けられた不正割込のためのプログラムを実行す
る手段とを具備して構成され、不正割込ベクタの
発生を、割込要因に対応する割込ベクタテーブル
を準備するだけで検出することを可能としてい
る。
すなわち、本発明によれば、不必要な割込ベク
タテーブルを制御メモリ上に準備する必要がな
く、割込要因に対応した割込ベクタテーブルのみ
準備するだけで、不正な割込ベクタか否かの判定
を行なう割込制御装置が得られる。
実施例 次に本発明をその好ましい一実施例について図
面を参照して詳細に説明する。
第1図は本発明の一実施例を示すブロツク構成
図である。
第1図において、参照番号1は制御メモリを示
し、該制御メモリ1上には、割込発生回路により
起動される割込分析プログラム2と、割込要因
A、B及びCの割込ベクタに対応する割込ベクタ
テーブル11,12及び13と、割込ベクタに対
応して実行される割込プログラム21,22及び
33と、不正割込ベクタの検出を外部へ知らせる
不正割込表示プログラム3とが格納されている。
又、割込ベクタテーブル11,12及び13上
には割込ベクタ確認情報31,32及び33とし
て各々の割込ベクタの値が格納されている。更に
又、割込ベクタテーブル11,12及び13上に
は割込プログラム21,22及び23を示すエン
トリ41,42及び43が格納されている。
次に第2図のフローチヤートを参照して本実施
例の動作について説明する。
割込要因Aが発生すると、割込発生回路により
割込分析プログラム2が起動され、割込分析プロ
グラム2は割込ベクタを割込発生回路から引き取
り、対応する割込ベクタテーブル11上の割込ベ
クタ確認情報31を参照する。割込ベクタ値と割
込ベクタ確認情報31の値が一致すれば、エント
リ41に従つて割込プログラム21を実行する。
不一致の場合には不正割込ベクタと見なして、不
正割込表示プログラム3を実行する。
発明の効果 本発明によれば、以上説明した様に、各割込ベ
クタテーブルに割込ベクタ確認情報を設け、割込
ベクタに従つて割込プログラムを実行する際にこ
の割込ベクタ確認情報を参照することにより不正
割込ベクタか否かの検出を、必要を割込ベクタテ
ーブルを準備するだけで行なえるという効果が得
られる。
【図面の簡単な説明】
第1図は本発明に係る制御メモリの一実施例を
示す構成図、第2図は動作を示すフローチヤート
である。 1……制御メモリ、2……割込分析プログラ
ム、3……不正割込表示プログラム、11……割
込ベクタテーブル(A)、12……割込ベクタテーブ
ル(B)、13……割込ベクタテーブル(C)、21……
割込プログラム(A)、22……割込プログラム(B)、
23……割込プログラム(C)、31……割込ベクタ
確認情報(A)、32……割込ベクタ確認情報(B)、3
3……割込ベクタ確認情報(C)、41……エントリ
(A)、42……エントリ(B)、43……エントリ(C)。

Claims (1)

    【特許請求の範囲】
  1. 1 複数の割込要因のいずれかにより割込を発生
    する割込発生回路と、前記割込発生回路による割
    込により起動されるプログラムを収容する制御メ
    モリと、前記制御メモリ上のプログラムにより割
    込みの要因を特定するための割込ペクタを取り出
    す手段と、前記制御メモリ上に設けられて割込要
    因に対応して割込要因毎の割込プログラムの実行
    に関する情報を収容する割込ベクタテーブルと、
    前記割込ベクタテーブル上に設けられて割込ベク
    タの正当性を確認するための割込ベクタ確認情報
    と、前記割込ベクタと前記割込ベクタ確認情報と
    を比較する比較手段と、前記比較手段による不一
    致の場合に前記割込ベクタテーブルの情報に従つ
    た割込プログラムを実行しないで前記制御メモリ
    上に設けられた不正割込のためのプログラムを実
    行する手段とを有することを特徴とする割込制御
    装置。
JP60145317A 1985-07-02 1985-07-02 割込制御装置 Granted JPS626330A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60145317A JPS626330A (ja) 1985-07-02 1985-07-02 割込制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60145317A JPS626330A (ja) 1985-07-02 1985-07-02 割込制御装置

Publications (2)

Publication Number Publication Date
JPS626330A JPS626330A (ja) 1987-01-13
JPH0436417B2 true JPH0436417B2 (ja) 1992-06-16

Family

ID=15382362

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60145317A Granted JPS626330A (ja) 1985-07-02 1985-07-02 割込制御装置

Country Status (1)

Country Link
JP (1) JPS626330A (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03194627A (ja) * 1989-12-22 1991-08-26 Nec Eng Ltd プログラム処理装置
JPH07105023A (ja) * 1993-09-20 1995-04-21 Internatl Business Mach Corp <Ibm> データ処理システム内でスプリアス割込みを検出するための方法及び装置

Also Published As

Publication number Publication date
JPS626330A (ja) 1987-01-13

Similar Documents

Publication Publication Date Title
JPH0436417B2 (ja)
JP2754899B2 (ja) デバック装置のリターンアドレス監視回路
JPS59114637A (ja) デ−タ処理装置
JPS5829053A (ja) 割込みによるプログラム修正制御方法
JPS5617543A (en) Axial ratio compensating circuit
GB1264066A (ja)
JPS5764399A (en) Data processing device
JPS63208130A (ja) Cpu誤動作検出装置
JPS5621251A (en) Retrial control system
JPS62209634A (ja) マイクロスキヤン制御方式
JPS61294555A (ja) プログラム暴走検出方法
JPH04324564A (ja) データ処理装置
JPS6218054B2 (ja)
JPS59220849A (ja) イメ−ジ比較制御方式
JPS63732A (ja) 割り込み要因レジスタ制御方式
JPS6428730A (en) Fault detection system
JPS6243789A (ja) Icカ−ドの試験方法
JPS57208685A (en) Information processor
JPS638949A (ja) プログラムの検査装置
JPS60150143A (ja) 計算機におけるメモリアクセスのトレ−ス装置
JPS55166748A (en) Detection system for computer program runaway
JPH02270050A (ja) メモリ破壊検出方式
JPS6257035A (ja) マイクロプログラム処理装置
JPH01113842A (ja) 情報処理装置トラップ方式
JPS60147853A (ja) マイクロプロセツサ走行状態履歴格納方式

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees