JPH04337981A - 映像特殊効果装置 - Google Patents
映像特殊効果装置Info
- Publication number
- JPH04337981A JPH04337981A JP3110332A JP11033291A JPH04337981A JP H04337981 A JPH04337981 A JP H04337981A JP 3110332 A JP3110332 A JP 3110332A JP 11033291 A JP11033291 A JP 11033291A JP H04337981 A JPH04337981 A JP H04337981A
- Authority
- JP
- Japan
- Prior art keywords
- memory
- address
- image
- key
- adder
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000012636 effector Substances 0.000 title abstract 2
- 235000004391 Chenopodium capitatum Nutrition 0.000 abstract 1
- 244000038022 Chenopodium capitatum Species 0.000 abstract 1
- 238000006243 chemical reaction Methods 0.000 description 13
- 238000010586 diagram Methods 0.000 description 7
- 230000014509 gene expression Effects 0.000 description 6
- 101000582320 Homo sapiens Neurogenic differentiation factor 6 Proteins 0.000 description 1
- 102100030589 Neurogenic differentiation factor 6 Human genes 0.000 description 1
Landscapes
- Image Processing (AREA)
- Studio Circuits (AREA)
- Processing Of Color Television Signals (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【0001】
【産業上の利用分野】本発明は、映像信号のデジタル処
理を利用した映像特殊効果装置に関するものである。
理を利用した映像特殊効果装置に関するものである。
【0002】
【従来の技術】図5は従来の映像特殊効果装置のブロッ
ク構成を示すものである。図5において、1は入力画像
、2はアナログ/デジタル変換器(以下、A/D変換器
という)、3は書き込みアドレス発生器、4は画像メモ
リ、5はキーメモリ、6はキー発生器、7は読み出しア
ドレス発生器、8は背景付加回路、9はデジタル/アナ
ログ変換器(以下、D/A変換器という)、10は出力
画像である。次に上記従来例の動作について説明する。 入力画像1はA/D変換器2に入力され、アナログ映像
信号がデジタル映像信号に変換される。書き込みアドレ
ス発生器3が書き込みアドレスを画像メモリ4とキーメ
モリ5に出力する。この書き込みアドレスによって、画
像メモリ4には入力画像1が格納され、キーメモリ5に
はキー発生器6より与えられた外枠が入力画像1と同じ
大きさのキー信号が入力される。読み出しアドレス発生
器7は、入力画像1の回転・縮小などを行う読み出しア
ドレス画像メモリ4,キーメモリ5に読み出しアドレス
を出力する。この読み出しアドレスによって、画像メモ
リ4は特殊効果画像を出力し、キーメモリ5は特殊効果
キーを出力する。背景付加回路8は、特殊効果画像と特
殊効果キー信号を入力して合成し、キー信号のない領域
に背景が付加されデジタル映像信号を出力する。D/A
変換器9は、デジタル映像信号を入力してアナログ映像
信号に変換して出力画像10を出力する。
ク構成を示すものである。図5において、1は入力画像
、2はアナログ/デジタル変換器(以下、A/D変換器
という)、3は書き込みアドレス発生器、4は画像メモ
リ、5はキーメモリ、6はキー発生器、7は読み出しア
ドレス発生器、8は背景付加回路、9はデジタル/アナ
ログ変換器(以下、D/A変換器という)、10は出力
画像である。次に上記従来例の動作について説明する。 入力画像1はA/D変換器2に入力され、アナログ映像
信号がデジタル映像信号に変換される。書き込みアドレ
ス発生器3が書き込みアドレスを画像メモリ4とキーメ
モリ5に出力する。この書き込みアドレスによって、画
像メモリ4には入力画像1が格納され、キーメモリ5に
はキー発生器6より与えられた外枠が入力画像1と同じ
大きさのキー信号が入力される。読み出しアドレス発生
器7は、入力画像1の回転・縮小などを行う読み出しア
ドレス画像メモリ4,キーメモリ5に読み出しアドレス
を出力する。この読み出しアドレスによって、画像メモ
リ4は特殊効果画像を出力し、キーメモリ5は特殊効果
キーを出力する。背景付加回路8は、特殊効果画像と特
殊効果キー信号を入力して合成し、キー信号のない領域
に背景が付加されデジタル映像信号を出力する。D/A
変換器9は、デジタル映像信号を入力してアナログ映像
信号に変換して出力画像10を出力する。
【0003】
【発明が解決しようとする課題】しかしながら、上記従
来の映像特殊効果装置では、画像が渦巻くような効果が
できないという問題があった。本発明はこのような従来
の問題を解決するものであり、あたかも墨流しを行った
ように画像が渦巻くような効果が得られる映像特殊効果
装置を提供することを目的とするものである。
来の映像特殊効果装置では、画像が渦巻くような効果が
できないという問題があった。本発明はこのような従来
の問題を解決するものであり、あたかも墨流しを行った
ように画像が渦巻くような効果が得られる映像特殊効果
装置を提供することを目的とするものである。
【0004】
【課題を解決するための手段】この目的を達成するため
に本発明の映像特殊効果装置は、読み出しアドレス発生
器からの読み出しアドレスを座標変換回路を介して画像
メモリおよびキーメモリに出力する。座標変換回路は、
読み出しアドレス発生器からの読み出しアドレスを切替
器を介してフレームメモリとして格納するアドレスメモ
リと、格納されたアドレスをもとに移動量を演算する演
算回路と、格納されたアドレスに移動量を加算する加算
器を備えたものである。
に本発明の映像特殊効果装置は、読み出しアドレス発生
器からの読み出しアドレスを座標変換回路を介して画像
メモリおよびキーメモリに出力する。座標変換回路は、
読み出しアドレス発生器からの読み出しアドレスを切替
器を介してフレームメモリとして格納するアドレスメモ
リと、格納されたアドレスをもとに移動量を演算する演
算回路と、格納されたアドレスに移動量を加算する加算
器を備えたものである。
【0005】
【作用】この構成によって、読み出しアドレス発生器か
らの読み出しアドレスは座標変換回路を介して画像メモ
リおよびキーメモリに出力される。座標変換回路は、読
み出しアドレス発生器からの読み出しアドレスを切替器
を介してアドレスメモリにフレームメモリとして格納し
、演算回路は格納されたアドレスをもとにして任意の変
換式で移動量を演算し、加算器は格納されたアドレスに
移動量を加算し、加算された結果を読み出しアドレスと
して出力するとともに再度アドレスメモリに格納するこ
とにより、あたかも墨流しを行ったように画像が渦巻く
ような効果が得られる。
らの読み出しアドレスは座標変換回路を介して画像メモ
リおよびキーメモリに出力される。座標変換回路は、読
み出しアドレス発生器からの読み出しアドレスを切替器
を介してアドレスメモリにフレームメモリとして格納し
、演算回路は格納されたアドレスをもとにして任意の変
換式で移動量を演算し、加算器は格納されたアドレスに
移動量を加算し、加算された結果を読み出しアドレスと
して出力するとともに再度アドレスメモリに格納するこ
とにより、あたかも墨流しを行ったように画像が渦巻く
ような効果が得られる。
【0006】
【実施例】図1は本発明の一実施例における映像特殊効
果装置のブロック図である。図1において、1は入力画
像、2はA/D変換器、3は書き込みアドレス発生器、
4は画像メモリ、5はキーメモリ、6はキー発生器、7
は読み出しアドレス発生器、8は背景付加回路、9はD
/A変換器、10は出力画像であって、上記のブロック
は図5の従来例の対応するブロックと同一である。11
は座標変換回路である。上記実施例において、入力画像
1はA/D変換器2に入力され、アナログ映像信号がデ
ジタル映像信号に変換される。書き込みアドレス発生器
3が書き込みアドレスを画像メモリ4,キーメモリ5に
出力することによって、画像メモリ4は入力画像1を格
納し、キーメモリ5はキー発生器6より与えられた外枠
が入力画像1と同じ大きさのキー信号が入力される。読
み出しアドレス発生器7は、入力画像1の回転・縮小な
どを行う読み出しアドレスを座標変換回路11を介して
画像メモリ4,キーメモリ5に出力する。この読み出し
アドレスによって、画像メモリ4は特殊効果画像を出力
し、キーメモリ5は特殊効果キー信号を出力する。背景
付加回路8は、特殊効果画像と特殊効果キー信号を入力
して合成し、キー信号のない領域に背景が付加され、デ
ジタル映像信号を出力する。D/A変換器9は、デジタ
ル映像信号を入力し、アナログ映像信号に変換して、出
力画像10を出力する。図2は図1に示す座標変換回路
の詳細なブロック図である。図2において、12は切替
器、13はアドレスメモリ、14は演算回路、15は加
算器であって、読み出しアドレス発生器より与えられた
読み出しアドレスは切替器12と加算器15を介して画
像メモリおよびキーメモリに出力されるとともに1フレ
ームの容量を持つアドレスメモリ13に格納される。格
納されたアドレスは切替器12を介して演算回路14と
加算器15に入力される。加算器15のもう1つの入力
は演算回路14の出力が与えられる。加算器の出力は画
像メモリおよびキーメモリに与えられるとともに再度ア
ドレスメモリに格納される。
果装置のブロック図である。図1において、1は入力画
像、2はA/D変換器、3は書き込みアドレス発生器、
4は画像メモリ、5はキーメモリ、6はキー発生器、7
は読み出しアドレス発生器、8は背景付加回路、9はD
/A変換器、10は出力画像であって、上記のブロック
は図5の従来例の対応するブロックと同一である。11
は座標変換回路である。上記実施例において、入力画像
1はA/D変換器2に入力され、アナログ映像信号がデ
ジタル映像信号に変換される。書き込みアドレス発生器
3が書き込みアドレスを画像メモリ4,キーメモリ5に
出力することによって、画像メモリ4は入力画像1を格
納し、キーメモリ5はキー発生器6より与えられた外枠
が入力画像1と同じ大きさのキー信号が入力される。読
み出しアドレス発生器7は、入力画像1の回転・縮小な
どを行う読み出しアドレスを座標変換回路11を介して
画像メモリ4,キーメモリ5に出力する。この読み出し
アドレスによって、画像メモリ4は特殊効果画像を出力
し、キーメモリ5は特殊効果キー信号を出力する。背景
付加回路8は、特殊効果画像と特殊効果キー信号を入力
して合成し、キー信号のない領域に背景が付加され、デ
ジタル映像信号を出力する。D/A変換器9は、デジタ
ル映像信号を入力し、アナログ映像信号に変換して、出
力画像10を出力する。図2は図1に示す座標変換回路
の詳細なブロック図である。図2において、12は切替
器、13はアドレスメモリ、14は演算回路、15は加
算器であって、読み出しアドレス発生器より与えられた
読み出しアドレスは切替器12と加算器15を介して画
像メモリおよびキーメモリに出力されるとともに1フレ
ームの容量を持つアドレスメモリ13に格納される。格
納されたアドレスは切替器12を介して演算回路14と
加算器15に入力される。加算器15のもう1つの入力
は演算回路14の出力が与えられる。加算器の出力は画
像メモリおよびキーメモリに与えられるとともに再度ア
ドレスメモリに格納される。
【0007】次にこのように構成された映像特殊効果装
置について、従来の映像特殊効果装置と異なる座標変換
回路の動作について説明する。本発明の効果を行わない
ときには、切替器12は読み出しアドレス発生器7より
与えられた読み出しアドレス(un,vn)を選択し、
演算回路14は0を出力し、加算器15は切替器12の
出力をそのまま画像メモリ4およびキーメモリ5へ読み
出しアドレス(u′n,v′n)として出力する。この
とき座標変換回路の入力と出力は等しくなる。また、ア
ドレスメモリ13には随時画像メモリ4およびキーメモ
リ5に出力された読み出しアドレスが1フレーム蓄えら
れる。本発明の効果を行うときには、切替器12は直前
にアドレスメモリ13に蓄えられた読み出しアドレス(
u′n−1,v′n−1)を選択する。2つの演算回路
14をf(v),g(u)とすると、演算回路14と加
算器15は次の数1の式および数2の式で画像メモリお
よびキーメモリに出力する読み出しアドレス(u′n,
v′n)を求める。このとき読み出したアドレスは再度
アドレスメモリ13に格納される。
置について、従来の映像特殊効果装置と異なる座標変換
回路の動作について説明する。本発明の効果を行わない
ときには、切替器12は読み出しアドレス発生器7より
与えられた読み出しアドレス(un,vn)を選択し、
演算回路14は0を出力し、加算器15は切替器12の
出力をそのまま画像メモリ4およびキーメモリ5へ読み
出しアドレス(u′n,v′n)として出力する。この
とき座標変換回路の入力と出力は等しくなる。また、ア
ドレスメモリ13には随時画像メモリ4およびキーメモ
リ5に出力された読み出しアドレスが1フレーム蓄えら
れる。本発明の効果を行うときには、切替器12は直前
にアドレスメモリ13に蓄えられた読み出しアドレス(
u′n−1,v′n−1)を選択する。2つの演算回路
14をf(v),g(u)とすると、演算回路14と加
算器15は次の数1の式および数2の式で画像メモリお
よびキーメモリに出力する読み出しアドレス(u′n,
v′n)を求める。このとき読み出したアドレスは再度
アドレスメモリ13に格納される。
【0008】
【数1】
【0009】
【数2】
【0010】上記操作を繰り返すことにより画像メモリ
4およびキーメモリ5に出力される読み出しアドレス(
u′n,v′n)は1フレームごとに刻々と変化し特殊
な画像が出力される。2つの演算回路14f(v),g
(u)は任意の演算式が与えられる。異なった演算式に
よる特殊効果画像の例を図3に示す。図3(a)は原画
像を、図3(b)は演算式としてf(v)=sinv,
g(u)=−sinuを与えた特殊効果画像を示し、図
3(c)は図3(b)の状態をアドレスメモリを用いて
帰還させたときの特殊効果画像を示す。他の演算式とし
てf(v)=−sinv,g(u)=−sinuを与え
た特殊効果画像を図4に示す。このように任意の演算式
を与えることにより様々な特殊効果画像が得られる。
4およびキーメモリ5に出力される読み出しアドレス(
u′n,v′n)は1フレームごとに刻々と変化し特殊
な画像が出力される。2つの演算回路14f(v),g
(u)は任意の演算式が与えられる。異なった演算式に
よる特殊効果画像の例を図3に示す。図3(a)は原画
像を、図3(b)は演算式としてf(v)=sinv,
g(u)=−sinuを与えた特殊効果画像を示し、図
3(c)は図3(b)の状態をアドレスメモリを用いて
帰還させたときの特殊効果画像を示す。他の演算式とし
てf(v)=−sinv,g(u)=−sinuを与え
た特殊効果画像を図4に示す。このように任意の演算式
を与えることにより様々な特殊効果画像が得られる。
【0011】
【発明の効果】本発明は上記実施例から明らかなように
、切替器・アドレスメモリ・演算回路・加算器からなる
座標変換回路を備え、演算回路に任意の演算式を設定す
ることにより、あたかも墨流しを行ったように画像が渦
巻くような効果が得られる映像特殊効果装置を提供する
ことができる効果を有する。
、切替器・アドレスメモリ・演算回路・加算器からなる
座標変換回路を備え、演算回路に任意の演算式を設定す
ることにより、あたかも墨流しを行ったように画像が渦
巻くような効果が得られる映像特殊効果装置を提供する
ことができる効果を有する。
【図1】本発明の一実施例における映像特殊効果装置の
ブロック図である。
ブロック図である。
【図2】図1に示した本発明の一実施例の座標変換回路
のブロック図である。
のブロック図である。
【図3】本発明の一実施例における演算式の第1の例よ
り得られる特殊効果画像を示す図である。
り得られる特殊効果画像を示す図である。
【図4】本発明の一実施例における演算式の第2の例よ
り得られる特殊効果画像を示す図である。
り得られる特殊効果画像を示す図である。
【図5】従来の映像特殊効果装置のブロック図である。
1…入力画像、 2…A/D変換器、 3…書き込
みアドレス発生器、 4…画像メモリ、 5…キー
メモリ、 6…キー発生器、 7…読み出しアドレ
ス発生器、 8…背景付加回路、 9…D/A変換
器、 10…出力画像、 11…座標変換回路、
12…切替器、 13…アドレスメモリ、 14
…演算回路、 15…加算器。
みアドレス発生器、 4…画像メモリ、 5…キー
メモリ、 6…キー発生器、 7…読み出しアドレ
ス発生器、 8…背景付加回路、 9…D/A変換
器、 10…出力画像、 11…座標変換回路、
12…切替器、 13…アドレスメモリ、 14
…演算回路、 15…加算器。
Claims (1)
- 【請求項1】 入力画像を格納するために書き込みア
ドレスを入力する画像メモリと、前記画像メモリから特
殊効果画像を出力するために読み出しアドレスを発生す
る読み出しアドレス発生器と、読み出しアドレスをフレ
ームメモリとして格納するアドレスメモリと、切替器を
介して格納されたアドレスから移動量を演算する演算回
路と、格納されたアドレスに前記移動量を加算する加算
器とを備えた映像特殊効果装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3110332A JPH04337981A (ja) | 1991-05-15 | 1991-05-15 | 映像特殊効果装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3110332A JPH04337981A (ja) | 1991-05-15 | 1991-05-15 | 映像特殊効果装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH04337981A true JPH04337981A (ja) | 1992-11-25 |
Family
ID=14533063
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP3110332A Pending JPH04337981A (ja) | 1991-05-15 | 1991-05-15 | 映像特殊効果装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH04337981A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07131706A (ja) * | 1993-11-04 | 1995-05-19 | Nec Corp | ディジタル特殊効果装置 |
-
1991
- 1991-05-15 JP JP3110332A patent/JPH04337981A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07131706A (ja) * | 1993-11-04 | 1995-05-19 | Nec Corp | ディジタル特殊効果装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0443773A (ja) | 演算回路 | |
JPH03205976A (ja) | 特殊効果装置を用いた画面合成システム | |
JPH04337981A (ja) | 映像特殊効果装置 | |
JP3079612B2 (ja) | ビデオデータ処理装置及びビデオデータ処理方法 | |
US5448506A (en) | Multiplication operational circuit device | |
KR100188027B1 (ko) | 어드레스 발생회로 | |
JPH01293078A (ja) | テレビジョンデジタルビデオエフェクト装置 | |
JP2674160B2 (ja) | ボーダ発生器 | |
JP3063401B2 (ja) | テレビジョン信号のディジタル特殊効果発生装置 | |
JPS61224674A (ja) | 画像信号合成回路 | |
JP2697312B2 (ja) | X−Y/r−θ変換回路 | |
JPH0445491A (ja) | ディジタル特殊効果装置 | |
JPS59123073A (ja) | 演算回路装置 | |
JPS60157672A (ja) | 画像処理回路 | |
JP2794732B2 (ja) | デジタル式テレビジョン特殊効果装置 | |
JPH0197883A (ja) | 移動目標画像積分装置 | |
JPS59123074A (ja) | 演算回路装置 | |
JPH0522569A (ja) | 鏡像形成回路 | |
JPH02210494A (ja) | カラールックアップテーブル回路 | |
JPH04876A (ja) | 画像特殊効果装置 | |
JPH0546793A (ja) | ベクトル演算器 | |
JP2001101384A (ja) | 画像合成装置 | |
JPS61217872A (ja) | アフイン変換アドレス発生回路 | |
JPH07154685A (ja) | 画像特殊効果装置 | |
JPH04337982A (ja) | 映像特殊効果装置 |