JPH04323995A - クリアビジョン受像用マルチチップlsi - Google Patents

クリアビジョン受像用マルチチップlsi

Info

Publication number
JPH04323995A
JPH04323995A JP9226191A JP9226191A JPH04323995A JP H04323995 A JPH04323995 A JP H04323995A JP 9226191 A JP9226191 A JP 9226191A JP 9226191 A JP9226191 A JP 9226191A JP H04323995 A JPH04323995 A JP H04323995A
Authority
JP
Japan
Prior art keywords
lsi
circuit
clear vision
separation
lsis
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9226191A
Other languages
English (en)
Inventor
Ryuichi Kobayashi
隆一 小林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP9226191A priority Critical patent/JPH04323995A/ja
Publication of JPH04323995A publication Critical patent/JPH04323995A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Color Television Systems (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明はクリアビジョン受像用マ
ルチチップLSI、特にクリアビジョン受像機、高画質
VTRあるいは液晶プロジェクションテレビ等のNTS
C方式に準拠したコンポジットビデオ信号を扱う映像機
器に幅広く且つ必要な回路のみの組み合わせで対応でき
るディジタル信号処理マルチチップLSIに関する。
【0002】
【従来の技術】NTSC方式に準拠した高画質化テレビ
としてクリアビジョン(EDTV)が一部で実用化され
ており、現行のNTSC方式と両立させながら、送信側
受像側双方の改善を行なうことによって現行の地上波テ
レビの高画質化及びゴーストの除去を図るテレビ方式と
して提案されている。このようなクリアビジョンにおい
ては、輝度信号(Y)と色信号(C)とを分離するYC
分離、順次走査そして前記YC分離と順次走査とを夫々
画像の動きに適応して処理するための動き検出が行われ
る。
【0003】即ち、NTSC方式においては、色信号を
輝度信号の周波数の一部に多重して送信するので、これ
をクロスカラーあるいはクロスルミナンスを生じること
なく完全に分離することが必要である。このためにテレ
ビ受像機側ではフレームメモリを用いたくし形YC分離
回路が用いられている。そして、このYC分離も、画像
の動きに適応して二次元のライン分離あるいは三次元の
フレーム分離が選択的に処理されている。また、NTS
C方式ではインターレース表示が用いられており、この
ために、ラインフリッカーが生じ、これをクリアビジョ
ン方式においては、順次走査に変換することによって大
幅な画質の向上を図っている。そして、この順次走査変
換も画像の動きに適応してフィールドメモリによる走査
線補間とライン情報による補間に選択的に切り替える動
き適応型順次変換が行われている。
【0004】更に、このようなクリアビジョン受像機に
おいては、通常のNTSC放送電波を受像するばかりで
なく、ファクシミリを放送電波にのせて伝送したり、デ
ータ伝送を放送波に多重して伝送するとが考えられる。
【0005】従って、クリアビジョン受像回路としては
、このような各種のクリアビジョンに採用されている機
能回路を組み合わせて必要な機能を果たすことが要望さ
れている。
【0006】
【発明が解決しようとする課題】しかしながら、従来の
クリアビジョン受像回路は、前記各機能回路を全て含ん
だ全体的なICとして開発されており、クリアビジョン
受像機として用いるためには好適であるが、その他の個
別回路のみを用いる用途に対しては過剰機能となり、ま
たこのような回路の一部使用の場合においても高価格の
統合LSIを利用しなければならず、LSIの無駄が多
いという問題があった。
【0007】本発明は上記従来の課題に鑑みなされたも
のであり、その目的は、クリアビジョン受像回路を最適
な単位回路に分割してIC化し、これによって各種の組
み合わせで個別回路を利用することのできる改良された
マルチチップLSIを提供することにある。
【0008】
【課題を解決するための手段】上記目的を達成するため
に、本発明は、クリアビジョン受像用マルチチップLS
Iを少なくとも3分割し、第1のLSIは三次元適応型
YC分離回路と標準/非標準判定回路を含むYC分離L
SIとし、第2のLSIを動き検出回路及びタイミング
発生回路を含む動き検出LSIとし更に第3のLSIを
順次走査変換回路を含む順次走査LSIとし、これらを
各個別LSIとして構成し、必要に応じて任意の組み合
わせで利用可能としたことを特徴とする。
【0009】
【作用】従って、本発明によれば、クリアビジョン受像
機として用いる場合には、前記3個のLSIを全て利用
し、一方高画質VTRの画像処理回路として用いる場合
には、YC分離LSIと動き検出LSIの2個のLSI
を用い、更に液晶プロジェクションテレビとして用いる
場合には、順次走査LSIと動き検出LSIの2個のL
SIのみを用いれば良い。
【0010】従って、本発明によれば、用途に応じてマ
ルチチップLSIの組み合わせを任意に変更して最適回
路構成を組むことができ、低コストで必要な機能のみを
効率良く利用することができるという利点がある。
【0011】
【実施例】以下、図面に基づいて本発明の好適な実施例
を説明する。
【0012】図1には本発明に係るマルチチップLSI
を組み込んだクリアビジョン受像機の概略構成が示され
ている。
【0013】本実施例において、マルチチップLSIは
符号10で示され、このLSI10は3個のLSI即ち
YC分離LSI11、動き検出LSI12そして順次走
査LSI13を含む。
【0014】前記YC分離LSI11は三次元適応型Y
C分離回路21と標準/非標準判定回路22そしてDA
変換器23を含み、NTSC方式に準拠して多重化され
ている輝度信号と色信号とを分離し、また標準NTSC
方式の放送信号とそれ以外の例えばファクシミリ放送信
号などの識別を行なう。
【0015】動き検出LSI2は動き検出回路24とタ
イミング発生回路25とを含み、画像の動きを判定して
二次元ライン処理と三次元フレーム処理との切り替えを
制御し、また各受像回路の制御タイミングを制御する。
【0016】また、順次走査LSI13は順次走査変換
回路26を含み、更に実施例においては、クロスカラー
を除去するための三次元適応型C信号処理回路27及び
DA変換器28を含む。
【0017】本発明において、これら3個のLSI11
,12,13はそれぞれ独立して製造され、図1のよう
にクリアビジョン受像機を構成するときにはこれら3個
のLSI11,12,13が全て用いられ、後述するよ
うにVTRあるいは液晶テレビジョンとして用いる場合
にはこれらの一部が利用される。
【0018】図1において、クリアビジョン受像機の全
体的な回路構成及びその作用を以下に説明する。
【0019】アンテナ30にて受像した放送電波はチュ
ーナ31にて同調されコンポジットビデオ信号としてA
D変換器32から前記YC分離LSI11及び動き検出
LSI12へ供給される。YC分離回路21及び標準/
非標準判定回路22にはフィールドメモリ33,34に
より構成されたフレームメモリAが外付けで接続されて
おり、三次元のYC分離が行われると共に、NTSC標
準方式と他のVTR等の再生信号とが判別される。
【0020】動き検出回路24にはフィールドメモリ3
5が接続され、動き判定処理が行われ、また前記フレー
ムメモリAを用いてフレーム差の動き検出が実行されて
いる。動き検出回路24の出力はYC分離回路21、C
信号処理回路27及び順次走査変換回路26へ供給され
、動き量に応じて二次元あるいは三次元の適応制御が選
択される。
【0021】前記コンポジットビデオ信号は二次元YC
分離回路36から色復調回路37そしてAD変換器38
,39を経て三次元適応型C信号処理回路27に供給さ
れ、外付けされているフィールドメモリ40,41によ
り構成されたフレームメモリBを用いて三次元のC信号
処理が行われ、クロスカラーあるいはクロスルミナンス
が除去される。
【0022】また、順次走査変換回路26には外付けの
フィールドメモリ42が設けられており、順次走査変換
におけるフィールド補間が行われている。順次走査LS
I13の出力はRGBマトリクス回路43及びRGB出
力回路44を介してCRT45に供給され、所望の画像
表示を行なう。一方、YC分離LSI11の出力はS端
子用アナログ出力Y及びCとして用いられる。
【0023】図1において、コンポジットビデオ信号は
音声出力回路46からスピーカ47に供給されて音声処
理され、またコンポジットビデオ信号中の水平及び垂直
同期信号は同期分離回路48にて取り出される。
【0024】以上のように、本実施例によれば、3個の
LSI11,12,13を全て用いてクリアビジョン受
像機を構成することができる。
【0025】一方、図2は本発明において、2個のLS
IすなわちYC分離LSI11と動き検出LSI12と
を用いて高画質VTRを構成した組み合わせ回路を示す
【0026】このような高画質VTRではクリアビジョ
ン受像機と異り、順次走査変換を必要としないので三次
元適応型YC分離のみが行われ、端子50から入力され
たビデオ信号は、Y出力端子51及びC出力端子52か
ら輝度信号と色信号とが分離された信号として出力する
【0027】図2における各メモリその他の回路構成は
図1と同一であるので、同一部材に同一符号を付して説
明を省略する。
【0028】図2から明らかなように、高画質VTRに
おいては三次元適応型YC分離を用いれば良く、順次走
査LSI13を用いることなく回路を組み立てることが
でき、本発明におけるマルチチップLSIにより回路を
無駄無く有効に利用することが可能となる。
【0029】図3は本発明におけるマルチチップLSI
を液晶プロジェクションテレビの倍速変換に利用した構
成を示し、図1と同一部材には同一符号を付して詳細な
説明は省略する。
【0030】図3から明らかなように、この応用例の場
合、動き検出LSI12と順次走査LSI13のみが用
いられ、YC分離LSI11は不要である。
【0031】液晶プロジェクションテレビにおけるY入
力は端子53から動き検出LSI12へ供給され、また
R−Y入力及びB−Y入力がそれぞれ端子54,55か
ら供給されている。
【0032】そして、液晶への出力は順次走査LSI1
3の出力端子56,57,58から得られる。
【0033】従って、液晶プロジェクションテレビの回
路構成としては、本発明における3個のLSIを含んだ
マルチチップLSIから2個のLSI即ち、動き検出L
SI12と順次走査LSI13のみを用いることによっ
てYC分離LSI11を必要としないことから、回路を
有効に利用できるという利点がある。
【0034】前述した実施例では、順次走査LSI13
に三次元適応型C信号処理回路27が含まれているが、
このC信号処理回路は必要に応じて他のLSI例えばY
C分離LSI11に組み込むことも可能である。
【0035】
【発明の効果】以上説明したように、本発明によれば、
クリアビジョン受像用のLSIをマルチチップ構成とし
、クリアビジョン以外の機器例えば高画質VTRあるい
は液晶プロジェクションテレビなどを用いる場合必要な
LSIのみを利用することができ、回路の利用効率を著
しく向上させ、低コストの分割マルチチップLSIを提
供可能である。
【図面の簡単な説明】
【図1】本発明に係るマルチチップLSIをクリアビジ
ョン受像機に用いた場合の一例を示すブロック回路図で
ある。
【図2】本発明の実施例を高画質VTRに用いた場合の
ブロック回路図である。
【図3】本発明のマルチチップICを液晶プロジェクシ
ョンテレビに用いた場合のブロック図である。
【符号の説明】
10  マルチチップLSI 11  YC分離LSI 12  動き検出LSI 13  順次走査LSI

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】三次元適応型YC分離回路と標準/非標準
    判定回路とを含むYC分離LSIと、  動き検出回路
    及びタイミング信号発生回路を含む動き検出LSIと、
    順次走査変換回路を含む順次走査LSIと、を有し、各
    LSIを任意の組合せで利用することのできるクリアビ
    ジョン受像用マルチチップLSI。
JP9226191A 1991-04-23 1991-04-23 クリアビジョン受像用マルチチップlsi Pending JPH04323995A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9226191A JPH04323995A (ja) 1991-04-23 1991-04-23 クリアビジョン受像用マルチチップlsi

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9226191A JPH04323995A (ja) 1991-04-23 1991-04-23 クリアビジョン受像用マルチチップlsi

Publications (1)

Publication Number Publication Date
JPH04323995A true JPH04323995A (ja) 1992-11-13

Family

ID=14049467

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9226191A Pending JPH04323995A (ja) 1991-04-23 1991-04-23 クリアビジョン受像用マルチチップlsi

Country Status (1)

Country Link
JP (1) JPH04323995A (ja)

Similar Documents

Publication Publication Date Title
JPH02237280A (ja) 標準/高品位テレビジョン受信装置
JPH0348587A (ja) ワイド画面/標準画面テレビジョン信号受信装置
JPH04323995A (ja) クリアビジョン受像用マルチチップlsi
JP2708848B2 (ja) テレビジヨン方式変換器
JP2928561B2 (ja) テレビジョン信号の形成方法及び装置
JP2638380B2 (ja) 高品位テレビジョン受信装置
JP3128288B2 (ja) テレビジョン受像機
JP3228072B2 (ja) テレビジョン受像機
JPH08331520A (ja) Edtvデコーダ装置
JP2517651B2 (ja) 帯域圧縮テレビジョン信号の受信装置
JP2822366B2 (ja) Muse信号処理回路
JPH02285897A (ja) エレビジョン方式変換装置
JPH07184169A (ja) 高品位テレビジョン信号受信処理回路
JPH0324881A (ja) 映像信号処理装置
JPH0246071A (ja) テレビジョン受信機
JPH06326979A (ja) テレビジョン信号変換装置
JPH05199546A (ja) 線順次色信号同時化回路
JPH0435586A (ja) Museデコーダ
JPH0447786A (ja) 映像信号変換装置
JPH0470175A (ja) テレビジョン方式変換器
JPH0244985A (ja) 帯域圧縮テレビジョン信号の受信装置
JPH03166877A (ja) テレビジョン受信装置
JPH02105689A (ja) テレビジョン受像機
JPH03243083A (ja) Muse/edtv方式変換装置
JPH06217262A (ja) テレビジョン回路