JPH04227171A - テレビジョン映像信号処理装置 - Google Patents

テレビジョン映像信号処理装置

Info

Publication number
JPH04227171A
JPH04227171A JP41719690A JP41719690A JPH04227171A JP H04227171 A JPH04227171 A JP H04227171A JP 41719690 A JP41719690 A JP 41719690A JP 41719690 A JP41719690 A JP 41719690A JP H04227171 A JPH04227171 A JP H04227171A
Authority
JP
Japan
Prior art keywords
signal
video signal
digital video
shadow
image memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP41719690A
Other languages
English (en)
Inventor
Hirobumi Okubo
博文 大久保
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP41719690A priority Critical patent/JPH04227171A/ja
Publication of JPH04227171A publication Critical patent/JPH04227171A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明はテレビジョン映像信号に
ディジタル処理を施して影信号を付加するテレビジョン
映像信号処理装置に関する。
【0002】
【従来の技術】図3は従来のこの種のテレビジョン映像
信号処理装置を示す構成図である。A/D(アナログ−
ディジタル)変換器15はテレビジョン映像信号INを
入力し、これを符号化してディジタル映像信号Da を
出力する。画像メモリ16はA/D変換器15から出力
されるディジタル映像信号Da を1フィールド以上記
憶する。書き込みアドレス発生器17は画像メモリ16
にディジタル映像信号Da を記憶するための書き込み
アドレスAW を発生する。読み出しアドレス発生器1
8は画像メモリ16に書き込まれたディジタル映像信号
Db を任意に読み出すための読み出しアドレスAR 
を発生すると共に、映像の有効範囲を指示する映像有効
範囲指示信号EV を発生する。遅延回路19は読み出
しアドレス発生器18から出力される映像有効範囲指示
信号EV を遅延させる。この遅延回路19の遅延量は
遅延量制御回路20により制御されている。影信号付加
回路21は、遅延回路19から出力される映像有効範囲
指示信号EVDに応じて影信号を発生し、画像メモリ1
6から読み出されるディジタル映像信号Db に影信号
を付加する。背景付加回路22は、映像有効範囲指示信
号EV ,EVDに応じて背景に相当する部分を判別し
て、影信号付加回路21から出力されるディジタル映像
信号Dc に背景を付加する。D/A(ディジタル−ア
ナログ)変換器23は背景付加回路22から出力される
ディジタル映像信号Dd をアナログ映像信号Aに変換
する。同期信号付加回路24はD/A変換器23から出
力されるアナログ映像信号Aにテレビジョン同期信号を
付加してテレビジョン映像信号OUTを出力する。また
、タイミングパルス発生器14は、テレビジョン映像信
号INに応じて所定のパルスを生成し、このパルスを各
構成要素に供給することにより構成要素間のタイミング
をとっている。
【0003】次に、上述のテレビジョン映像信号処理装
置の動作について説明する。入力端子から入力されるテ
レビジョン映像信号INはA/D変換器15によりディ
ジタル映像信号Da に符号化され、書き込みアドレス
発生器17から供給される書き込みアドレスAW によ
って画像メモリ16に記憶される。そして、読み出しア
ドレス発生器18から供給される読み出しアドレスAR
 により、画像メモリ16からディジタル映像信号Db
 が読み出される。また、読み出しアドレス発生器18
から出力される映像有効範囲指示信号EV は遅延量制
御回路20により決められた遅延量DL分だけ遅延回路
19で遅延され、映像有効範囲指示信号EVDが影信号
付加回路21に供給される。画像メモリ16から読み出
されるディジタル映像信号Db には、影信号付加回路
21において映像有効範囲指示信号EVDに応じて影信
号が付加される。 影信号付加回路21から出力されるディジタル映像信号
Dc には、背景付加回路22において映像有効範囲指
示信号EV ,EVDに応じてディジタル映像信号の有
効範囲部分と影信号以外の部分に背景が付加される。背
景付加回路22から出力されるディジタル映像信号Dd
 はD/A変換器23によってアナログ映像信号Aに変
換され、同期信号付加回路24において同期信号が付加
されて、出力端子から正規のテレビジョン映像信号OU
Tが出力される。
【0004】図4は従来のテレビジョン映像信号処理装
置により作り出される影付き画像の一例を示す模式図で
ある。この図4に示すように、入力画像Ii を入力し
た場合、出力画像Io には入力画像Ii が縮小され
た縮小画像Ic と、縮小画像Ic の縁部に付加され
た影信号Is が出力される。このようにして、テレビ
ジョン映像信号に影付きの特殊効果を与えることができ
る。
【0005】
【発明が解決しようとする課題】しかしながら、上述し
た従来のテレビジョン映像信号処理装置においては、影
信号を付加するのに、読み出しアドレス発生器18から
出力される映像有効範囲指示信号EV を遅延回路19
で遅延させた映像有効範囲指示信号EVDを影信号とし
て使用するため、図4に示す影信号Is による影の形
状は映像有効範囲指示信号EVDの形状によって制限さ
れるという問題点がある。従って、出力画像と同一形状
の影を付加することはできない。
【0006】本発明はかかる問題点に鑑みてなされたも
のであって、テレビジョン映像信号に出力画像と同一形
状の影を付加することができるテレビジョン映像信号処
理装置を提供することを目的とする。
【0007】
【課題を解決するための手段】本発明に係るテレビジョ
ン映像信号処理装置は、テレビジョン映像信号をディジ
タル映像信号に変換するA/D変換器と、前記A/D変
換器から出力されるディジタル映像信号を1画像分以上
記憶する画像メモリと、この画像メモリに書き込みアド
レスを供給する書き込みアドレス発生器と、前記画像メ
モリに読み出しアドレスを供給する読み出しアドレス発
生器と、前記画像メモリから読み出された前記ディジタ
ル映像信号をアナログ映像信号に変換するD/A変換器
とを備え、前記ディジタル映像信号を遅延させると共に
信号レベルを調整した影信号を前記ディジタル映像信号
に付加する影信号付加手段を有することを特徴とする。
【0008】
【作用】本発明においては、影信号付加手段はディジタ
ル映像信号を遅延させると共に信号レベルを調整したも
のを影信号として前記ディジタル映像信号に付加する。 このため、前記影信号による出力画像は前記ディジタル
映像信号による出力画像と同一形状であって、その遅延
分だけ前記ディジタル映像からずれた影となる。従って
、従来の映像有効範囲指示信号に基づく影付け処理とは
異なって、テレビジョン映像信号にあたかも映像信号そ
のものの形の影が映っているような特殊効果を与えるこ
とができる。
【0009】影信号付加手段は以下に示すように構成す
ることができる。即ち、遅延回路は読み出しアドレス発
生器から供給される読み出しアドレスを遅延させる。こ
の遅延回路の遅延量は遅延制御回路により制御されてお
り、前記遅延アドレス回路から出力される遅延読み出し
アドレスはアドレス比較器によって映像の有効範囲内に
あるか否かを判定されると共に、前記画像メモリに供給
される。レベル調整器は前記読み出しアドレスに基づい
て前記画像メモリから出力される遅延ディジタル映像信
号の信号レベルを調整して所定の影信号を出力する。そ
して、この影信号をディジタル映像信号に付加すること
により、テレビジョン映像信号に上述の特殊効果を与え
ることができる。
【0010】
【実施例】次に、本発明の実施例について添付の図面を
参照して説明する。
【0011】図1は本発明の実施例に係るテレビジョン
映像信号処理装置を示す構成図である。A/D変換器2
はテレビジョン映像信号INを入力し、これを符号化し
てディジタル映像信号D0 を出力する。画像メモリ4
はA/D変換器2から出力されるディジタル映像信号D
0 を1フィールド以上記憶する。書き込みアドレス発
生器3は画像メモリ4にディジタル映像信号D0 を記
憶するための書き込みアドレスAW を発生する。読み
出しアドレス発生器5は画像メモリ4に書き込まれたデ
ィジタル映像信号D1 を任意に読み出すための読み出
しアドレスAR を発生すると共に、映像の有効範囲を
指示する映像有効範囲指示信号EV を発生する。遅延
回路8は読み出しアドレス発生器5から出力されるアド
レスARを遅延させる。この遅延回路8の遅延量は遅延
量制御回路7により制御されている。アドレス比較器9
は遅延回路8から出力されるアドレスAD が映像信号
の有効範囲であるか否かを判定し、影信号の有効範囲を
指示する影信号有効範囲指示信号ES を出力する。ま
た、アドレスAD は画像メモリ4にも供給され、画像
メモリ4はアドレスAD に応じてディジタル映像信号
D4 を出力する。レベル調整器10はディジタル映像
信号D4 を入力し、その信号レベルを適切なものに調
整して影信号D2 を出力する。影信号付加回路6はデ
ィジタル映像信号D1に影信号D2 を付加する。背景
付加回路11は映像有効範囲指示信号EV 及び影信号
有効範囲指示信号ES に応じて背景に相当する部分を
判別して、影信号付加回路6から出力されるディジタル
映像信号D3 に背景を付加する。D/A変換器12は
背景付加回路11から出力されるディジタル映像信号D
5 をアナログ映像信号Aに変換する。 同期信号付加回路13はD/A変換器12から出力され
るアナログ映像信号Aにテレビジョン同期信号を付加し
てテレビジョン映像信号OUTを出力する。また、タイ
ミングパルス発生器1はテレビジョン映像信号INに応
じて所定のパルスを生成し、このパルスを各構成要素に
供給することにより構成要素間のタイミングをとってい
る。
【0012】次に、本実施例に係るテレビジョン映像信
号処理装置の動作について説明する。入力端子から入力
されるテレビジョン映像信号INは、A/D変換器2に
よりディジタル映像信号D0 に符号化され、書き込み
アドレス発生器3から供給される書き込みアドレスAW
 によって画像メモリ4に記憶される。次に、読み出し
アドレス発生器5から供給される読み出しアドレスAR
 により、画像メモリ4からディジタル映像信号D1 
が読み出される。また、読み出しアドレス発生器5から
出力される読み出しアドレスAR は遅延制御回路7に
より決められた遅延量DL分だけ遅延回路8で遅延され
、読み出しアドレスAD が画像メモリ4及びアドレス
比較器9に供給される。画像メモリ4からは読み出しア
ドレスAD に応じてディジタル映像信号D4 が読み
出される。このディジタル映像信号D4 はレベル調整
器10によってその信号レベルが調整され、影信号付加
回路6に影信号D2 が供給される。影信号付加回路6
では、ディジタル映像信号D1 と影信号D2 とから
影付きのディジタル映像信号D3 が合成され、このデ
ィジタル映像信号D3が背景付加回路11に供給される
。一方、アドレス比較器9では、遅延回路8のアドレス
AD が映像信号の有効範囲内にあるか否かを判定した
結果として影信号有効範囲指示信号ES が背景付加回
路11に供給される。背景付加回路11では、映像信号
有効範囲指示信号EV 及び影信号有効範囲指示信号E
S に応じて背景に相当する部分が判別され、影付きデ
ィジタル映像信号D3 に背景が付加される。背景付加
回路11から出力されるディジタル信号D5 は、D/
A変換器12によってアナログ映像信号Aに変換され、
同期信号付加回路13において同期信号が付加されて、
出力端子から正規のテレビジョン映像信号OUTが出力
される。
【0013】図2は本実施例に係るテレビジョン映像信
号処理装置により作り出される影付き画像の一例を示す
模式図である。この図2に示すように、入力画像Ii 
を入力した場合、出力画像Io には入力画像Ii が
縮小された縮小画像Ic と、縮小画像Ic の縁部に
付加された影信号Is が出力される。この場合、影信
号Isよる影は縮小画像Ic と同一形状のものとなる
【0014】本実施例においては、読み出しアドレスA
R を遅延回路8で遅延させた読み出しアドレスAD 
を使用して、画像メモリ4から遅延したディジタル映像
信号D4 を読み出し、このディジタル映像信号D4 
の信号レベルを調整することにより、影信号D2 を供
給している。このようにディジタル映像信号D1 の遅
延信号から影信号D2 を生成しているため、テレビジ
ョン映像信号OUTに出力画像と同一形状の影を付加す
ることができる。従って、あたかも映像信号そのものの
形状の影が映っているような特殊効果を与えることがで
きる。
【0015】
【発明の効果】以上説明したように本発明によれば、デ
ィジタル映像信号を遅延させると共に信号レベルを調整
した影信号を前記ディジタル映像信号に付加するから、
従来の影付け処理とは異なって、テレビジョン映像信号
にあたかも映像信号そのものの形の影が映っているよう
な特殊効果を与えることができる。
【図面の簡単な説明】
【図1】本発明の実施例に係るテレビジョン映像信号処
理装置を示す構成図である。
【図2】本実施例装置により作り出される影付き画像の
一例を示す模式図である。
【図3】従来のテレビジョン映像信号処理装置を示す構
成図である。
【図4】従来例装置により作り出される影付き画像の一
例を示す模式図である。
【符号の説明】
1,14;タイミングパルス発生器 2,15;A/D変換器 3,17;書き込みアドレス発生器 4,16;画像メモリ 5,18;読み出しアドレス発生器 6,21;影信号付加回路 7,20;遅延制御回路 8,19;遅延回路 9;アドレス比較器 10;レベル調整器 11,22;背景付加回路 12,23;D/A変換器 13,24;同期信号付加回路

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】  テレビジョン映像信号をディジタル映
    像信号に変換するA/D変換器と、前記A/D変換器か
    ら出力されるディジタル映像信号を1画像分以上記憶す
    る画像メモリと、この画像メモリに書き込みアドレスを
    供給する書き込みアドレス発生器と、前記画像メモリに
    読み出しアドレスを供給する読み出しアドレス発生器と
    、前記画像メモリから読み出された前記ディジタル映像
    信号をアナログ映像信号に変換するD/A変換器とを備
    え、前記ディジタル映像信号を遅延させると共に信号レ
    ベルを調整した影信号を前記ディジタル映像信号に付加
    する影信号付加手段を有することを特徴とするテレビジ
    ョン映像信号処理装置。
  2. 【請求項2】  前記影信号付加手段は前記読み出しア
    ドレスを遅延させる遅延回路と、この遅延回路の遅延量
    を制御する遅延制御回路と、前記遅延回路から出力され
    る遅延読み出しアドレスが映像の有効範囲内にあるか否
    かを判定するアドレス比較器と、前記遅延読み出しアド
    レスに基づいて前記画像メモリから出力される遅延ディ
    ジタル映像信号の信号レベルを調整して影信号を出力す
    るレベル調整器とを有することを特徴とするテレビジョ
    ン映像信号処理装置。
JP41719690A 1990-12-29 1990-12-29 テレビジョン映像信号処理装置 Pending JPH04227171A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP41719690A JPH04227171A (ja) 1990-12-29 1990-12-29 テレビジョン映像信号処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP41719690A JPH04227171A (ja) 1990-12-29 1990-12-29 テレビジョン映像信号処理装置

Publications (1)

Publication Number Publication Date
JPH04227171A true JPH04227171A (ja) 1992-08-17

Family

ID=18525322

Family Applications (1)

Application Number Title Priority Date Filing Date
JP41719690A Pending JPH04227171A (ja) 1990-12-29 1990-12-29 テレビジョン映像信号処理装置

Country Status (1)

Country Link
JP (1) JPH04227171A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4868589A (en) * 1985-11-20 1989-09-19 Minolta Camera Kabushiki Kaisha Photographic camera
WO1998046011A1 (fr) * 1997-04-10 1998-10-15 Sony Corporation Dispositif a effet special et procede de generation d'effet special
JP2010514651A (ja) * 2006-12-22 2010-05-06 サン−ゴバン セラミックス アンド プラスティクス,インコーポレイティド 窒化ケイ素体及びその製造方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4868589A (en) * 1985-11-20 1989-09-19 Minolta Camera Kabushiki Kaisha Photographic camera
WO1998046011A1 (fr) * 1997-04-10 1998-10-15 Sony Corporation Dispositif a effet special et procede de generation d'effet special
GB2329312A (en) * 1997-04-10 1999-03-17 Sony Corp Special effect apparatus and special effect method
JP2010514651A (ja) * 2006-12-22 2010-05-06 サン−ゴバン セラミックス アンド プラスティクス,インコーポレイティド 窒化ケイ素体及びその製造方法

Similar Documents

Publication Publication Date Title
US4488169A (en) Digital chromakey apparatus
JPS6011875B2 (ja) クロマキ−トラツキング装置
JPH04227171A (ja) テレビジョン映像信号処理装置
JPH07199904A (ja) 水平表示位置自動補正回路
KR940009489B1 (ko) 수평 블랭킹 폭 보정장치 및 그 방법
JP3137709B2 (ja) デジタル回路配置
JPS5853826B2 (ja) 画像信号処理装置
JP2976877B2 (ja) キーストン歪み補正装置
JP2000152030A (ja) 映像信号処理回路
JPH01293078A (ja) テレビジョンデジタルビデオエフェクト装置
JPH06178202A (ja) 画像縮小装置
JPS6346881A (ja) デジタル輪郭補正回路
JP3092205B2 (ja) 時間軸補正装置
JPH0294965A (ja) 輪郭補正方法及びディジタル輪郭補正回路
JP2661038B2 (ja) シェーディング補正装置
JP2000244768A (ja) 映像信号処理回路
KR940002416B1 (ko) 동기신호삽입방식 및 회로
JPS62252265A (ja) デ−タ選択テ−ブルについて改良した画像処理装置
JPH05219403A (ja) 同期変換装置
JPH07107440A (ja) ビデオテープレコーダー(vtr)のジッター補正方式
JPH06133237A (ja) テレビジョン受像機
JPH01173985A (ja) 映像信号の時間軸補正回路
JPH04320156A (ja) 画像入出力装置
JPS59206979A (ja) 画素密度変換方式
JPH08102888A (ja) 撮像装置