JPH04175083A - 静止画像ファイリング装置 - Google Patents

静止画像ファイリング装置

Info

Publication number
JPH04175083A
JPH04175083A JP2304313A JP30431390A JPH04175083A JP H04175083 A JPH04175083 A JP H04175083A JP 2304313 A JP2304313 A JP 2304313A JP 30431390 A JP30431390 A JP 30431390A JP H04175083 A JPH04175083 A JP H04175083A
Authority
JP
Japan
Prior art keywords
output
still image
frame memory
image data
storage device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2304313A
Other languages
English (en)
Inventor
Masami Yoshida
正美 吉田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP2304313A priority Critical patent/JPH04175083A/ja
Publication of JPH04175083A publication Critical patent/JPH04175083A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Image Input (AREA)
  • Studio Circuits (AREA)
  • Television Signal Processing For Recording (AREA)
  • Closed-Circuit Television Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、例えば、放送局、プロダクション等で静止画
像をファイリングし、種々の効果を付加して送出するた
めに利用する静止画像ファイリング装置に関するもので
ある。
従来の技術 従来、この種の静止画像ファイリング装置として第2図
に示すような構成が知られている。
第2図は従来の静止画像ファイリング装置を示す概略ブ
ロック図である。
第2図において、21は入力映像信号をPCM(パルス
符号変調: pulse code modulati
n)化するA/D変換器、22は静止画像データ(ディ
ジタル映像信号)が書き込まれるフレームメモリ、23
は静止画像データをフレームメモリ22に書き込むアド
レスを発生する書き込みアドレス発生部、24はフレー
ムメモリ22に書き込まれた静止画像データがパスライ
ン25を介して書き込まれる主記憶装置、26.27は
主記憶装置24から読み出された静止画像データが書き
込まれるフレームメモリ、28はフレームメモリ26.
27から静止画像データを読み出すアドレスを発生する
読み出しアドレス発生器、29はフレームメモリ26、
27から出力された静止画像データをもとに画像を合成
する合成器、30は合成器29の出力信号から出力映像
信号に変換するD/A変換器である。
以上の構成において、以下、その動作について説明する
入力映像信号はA/D変換器21でPCM化され、書き
込みアドレス発生器23からのアドレスに従ってフレー
ムメモリ22に書き込まれる。書き込まれた静止画像デ
ータは、パスライン25を介して主記憶装置24にも書
き込まれ、主記憶装置24には複数の静止画像データが
記憶される。画像送出時には主記憶装置24に記憶して
いる静止画像データは、パスライン25を介してフレー
ムメモリ26.27へ再生されながら、読み出しアドレ
ス発生器28からのアドレスに従って合成器29へ読み
出され、合成器29により合成され、種々の効果が付与
され、その後、D/A変換器3oにより出力映像信号が
得られる。
発明が解決しようとする課題 複数の静止画像データをあらかじめプログラムされた送
出順および時間間隔で出力映像信号として再生し、アニ
メーション的な効果を発生させる場合、切替え時間の最
小値は主記憶装置24のデータ転送速度に依存する。し
かしながら、主記憶装置24のデータ転送速度は一般に
遅いため、上記従来例の構成では、十分なアニメーショ
ン的な効果を得ることができない。
本発明は、このような従来の問題を解決するものであり
、主記憶装置のデータ転送速度が遅い場合でも複数の一
連の画像を任意の′時間間隔で切替えることができ、豊
富な送出効果を得ることができるようにした静止画像フ
ァイリング装置を提供することを目的とするものである
課題を解決するための手段 本発明は、上記目的を達成するために、ディジタル化さ
れた映像信号を複数フレーム記憶可能な容量を持ち、デ
ィジタル映像信号を任意の領域にリアルタイムで書き込
むための入力ポート、任意の領域のフレームデータを独
立に、かつリアルタイムに読み出すための複数の出力ポ
ート、主記憶装置との画像データ転送のための入/出力
ポートを有するフレームメモリと、このフレームメモリ
の複数の出力ポートからの出力画像データをそれぞれ独
立に変換操作して合成し、出力する手段とを備えたもの
である。
作用 したがって、本発明によれば、主記憶装置からあらかじ
めフレームメモリに複数フレームの画像データを転送し
ておくことにより、主記憶装置のデータ転送速度に依存
することなく、任意の時間間隔で切替えて出方すること
ができ、しかも、フレームメモリの複数の出力ポートか
らの出力画像データをそれぞれ独立に変換操作して合成
し、出力することができる。
実施例 以下、本発明の実施例について図面を参照しながら説明
する。
jII!1図は本発明の一実施例における静止画像ファ
イリング装置を示す概略ブロック図である。
第1図において、1は入力映像信号をPCM(パルス符
号変調)化するA/D変換器、2はフレームメモリであ
り、静止画像N枚(フレーム)分の記憶容量を持ち、A
/D変換器1で変換された静止画像データ(ディジタル
映像信号)を任意の領域にリアルタイムに書き込むため
の1つの入力ポートと、任意の領域のフレームデータを
独立に、かつリアルタイムに読み出すための複数(図示
例では4つ)の出力ポートと、静止画像データ転送のた
めの1つの入/出力ポートを有している。3は静止画像
データをフレームメモリ2に書き込むアドレスを発生す
る書き込みアドレス発生部、4はフレームメモリ2に書
き込まれた静止画像データが入/出力ボート、パスライ
ン5を介して書き込まれる主記憶装置、6は主記憶装置
4からパスライン5、入/出力ポートを介して静止画像
データをフレームメモリ2の任意の領域に読み出す転送
コントローラ、7はフレームメモリ2の出力ポートから
静止画像データを独立に読み出すアドレスを発生する読
み出しアドレス発生器、8はフレームメモリ2の複数(
図示例では3つ)の出力ポートから出力された静止画像
データをもとに画像を合成する合成器、9は合成器8の
出力信号から出力映像信号に変換するD/A変換器、1
0はフレームメモリ2の残る1つの出力ポートから出力
された静止画像データを出力映像信号に変換するプレビ
ュー用のD/A変換器である。
以上の構成について、その動作と共に更に詳細に説明す
る。
入力映像信号はA/D変換器1でPCM化された後、書
き込みアドレス発生器3からのアドレスに従ってフレー
ムメモリ2の任意の領域に入力ポートからリアルタイム
で書き込まれる。
書き込まれた静止画像データは、入/出力ポートからパ
スライン5を介して主記憶装置4にも書き込まれる。画
像送出時には主記憶装置4に記憶している静止画像デー
タは、パスライン5を介してフレームメモリ2に読み出
される。このとき、静止画像データは転送コントローラ
6の制御により入/出力ポートからフレームメモリ2の
いずれかの領域に読み出される。このようにしてフレー
ムメモリ2に読み出された複数の静止画像データは、読
み出しアドレス発生器7からのアドレスによって選択さ
れ、4静止画像データが出力ポートから独立に、かつリ
アルタイムに出力される。フレームメモリ2の4つの出
力ポートからの4出力中、3出力の静止画像データは合
成器8により合成されて種々の効果が付与され、D/A
変換器9によりD/A変換され、最終出力映像信号が得
られる。フレームメモリ2の残りの1出力は、D/A変
換器10によりD/A変換され、出力映像信号となる。
この出力は、プレビュー出力(ネフスト出力)である。
このように、上記実施例によれば、主記憶装置4からフ
レームメモリ2にあらかじめNフレームの画像データを
読み出すことができ、したがって、Nフレームまでの画
像であれば、任意の時間間隔で切替えて送出することか
できる。更に、読み出しアドレス発生器7によるアドレ
ス変換機能、合成器8による合成機能を併用すれば、さ
まざまな複雑な送出効果を実現することができる。
発明の効果 以上述べたように本発明によれば、主記憶装置からあら
かじめフレームメモリに複数フレームの画像データを転
送しておくことにより、主記憶装置のデータ転送速度に
依存することなく、任意の時間間隔で切替えて出力する
ことができ、しかも、フレームメモリの複数の出力ボー
トからの出力画像データをそれぞれ独立に変換操作して
合成し、出力することができる。
したがって、アニメーション効果を含むさまざまな複雑
な送出効果を得ることができる。
【図面の簡単な説明】
第1図は本発明の一実施例における静止画像ファイリン
グ装置を示す概略ブロック図、第2図は従来の静止画像
ファイリング装置を示す概略ブロック図である。 1・・・A/Df換!、2・・・フレームメモリ、3・
・・書き込みアドレス発生器、4・・・主記憶装置、5
・・・パスライン、6・・・転送コントローラ、7・・
・読み出しアドレス発生器、8・・・合成器、9.10
・・・D/A変換器。 代理人の氏名 弁理士小鍜治 明ほか2名凶     
   q K

Claims (1)

    【特許請求の範囲】
  1.  ディジタル化された映像信号を複数フレーム記憶可能
    な容量を持ち、ディジタル映像信号を任意の領域にリア
    ルタイムで書き込むための入力ポート、任意の領域のフ
    レームデータを独立に、かつリアルタイムに読み出すた
    めの複数の出力ポート、主記憶装置との画像データ転送
    のための入/出力ポートを有するフレームメモリと、こ
    のフレームメモリの複数の出力ポートからの出力画像デ
    ータをそれぞれ独立に変換操作して合成し、出力する手
    段とを備えた静止画像ファイリング装置。
JP2304313A 1990-11-08 1990-11-08 静止画像ファイリング装置 Pending JPH04175083A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2304313A JPH04175083A (ja) 1990-11-08 1990-11-08 静止画像ファイリング装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2304313A JPH04175083A (ja) 1990-11-08 1990-11-08 静止画像ファイリング装置

Publications (1)

Publication Number Publication Date
JPH04175083A true JPH04175083A (ja) 1992-06-23

Family

ID=17931525

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2304313A Pending JPH04175083A (ja) 1990-11-08 1990-11-08 静止画像ファイリング装置

Country Status (1)

Country Link
JP (1) JPH04175083A (ja)

Similar Documents

Publication Publication Date Title
JPH04168865A (ja) コードデータとイメージデータの合成出力方式
JPH0681304B2 (ja) 方式変換装置
JP2643978B2 (ja) パケットデータ生成装置
JPS62256089A (ja) 画像処理装置
JPH0297152A (ja) 時間スイッチ回路
JPH04175083A (ja) 静止画像ファイリング装置
JPS6316736A (ja) 時分割パケツト信号合成装置
JPS6039988A (ja) 画像信号変換装置
JP2000174723A (ja) 通信制御方法及びその装置
JP3118911B2 (ja) 制御信号多重化装置
JP2765887B2 (ja) データ多重方式
JPH04361486A (ja) 画像処理装置
JP2725700B2 (ja) 時分割多元交換方式
JP2600494B2 (ja) 分割hチャンネル交換伝送方式
JPH02107039A (ja) ループバック方式
JPH0250721A (ja) ダブルバッファ回路
JPS614393A (ja) 時間スイツチ回路
JPH0447892A (ja) 画像符号化装置のユーザーデータ多重化方式
JPS63268374A (ja) 映像信号同期化装置
JPH05207264A (ja) 縦横変換用画像メモリ装置
KR960019298A (ko) 반도체 소자의 신호 변환장치
JPH04243334A (ja) シグナリングフォーマット変換方式
JPH06276558A (ja) 時分割交換回路
JPH03162053A (ja) 1チャネル/2チャネル共用送信回路
JPH06296169A (ja) フレームフォーマット変換装置