JPH04150310A - アナログスイッチ回路 - Google Patents

アナログスイッチ回路

Info

Publication number
JPH04150310A
JPH04150310A JP27393290A JP27393290A JPH04150310A JP H04150310 A JPH04150310 A JP H04150310A JP 27393290 A JP27393290 A JP 27393290A JP 27393290 A JP27393290 A JP 27393290A JP H04150310 A JPH04150310 A JP H04150310A
Authority
JP
Japan
Prior art keywords
current control
terminal
input
voltage
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP27393290A
Other languages
English (en)
Inventor
Morikazu Sagawa
守一 佐川
Giichi Mori
森 義一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP27393290A priority Critical patent/JPH04150310A/ja
Publication of JPH04150310A publication Critical patent/JPH04150310A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、切替制御信号により、N波の入力高周波信号
のうち1波を選択するために使用されろアナログスイッ
チ回路に関するものである。
従来の技術 高周波信号のアナログスイッチ回路としては、差動増幅
回路を基本とした回路が広く用いられており、例えば、
昭和60年電子情報通信学会総合全国大会497などに
記載されている構成が知られている。
以下第3図を参照して、従来のアナログスイッチ回路に
ついて説明する。
第3図において、1は電源端子、2は入力端子、3は出
力端子、4は制御端子、5〜6はバイアス供給端子、7
は電流制御用電圧端子、Q1〜Q4はスイッチ制御段、
Q5〜Q6は高周波信号入力段、Q7は電流制御用バイ
ポーラトランジスタ、R】は負荷抵抗、R2は電流制御
抵抗である。
回路電流は電流制御用電圧端子7に印加される電圧、電
流制御用トランジスタQ7、電流制御抵抗R2により決
定される。バイアス供給端子6と同電位の入力端子2に
入力された高周波信号は、制御端子4の印加電圧がバイ
アス供給端子5より高い場合、出力端子3より出力され
るが、制御端子4の印加電圧がバイアス供給端子5より
低い場合には、出力端子3より出力されずに、制御端子
4によりスイッチ動作がなされる。
発明が解決しようとする課題 しかし、以上のような構成では、高周波信号1系統のオ
ン・オフしかできず、アンテナ切替ダイバーシチ受信な
ど2系統の高周波信号を制御信号により選択する目的の
スイッチ回路には使用できない。ま/ζ、トランジスタ
を多段に縦積みしているので、入出力間の分離度は確保
できるが、電源電圧が低い場合には、動作上トランジス
タを多段に縦積みすることが困難になる。
本発明は、従来技術の以上のような課題を解決するもの
で、電源電圧が低い場合でも動作可能で、入力相互間、
入出力間の分離度が高いN入力1出力のアナログスイッ
チ回路を提供することを目的とするものである。
課題を解決するだめの手段 本発明は、N組の単相入力形差動増幅対に電流制御回路
を付加し、切替制御信号に応じて、一つの差動増幅対の
みを動作させるとともに、高周波信号入力側トランジス
タと反対側のトランジスタの負荷を共通にし、切替出力
端子とすることで、電源電圧が低い場合でも、入力相互
間、入出力間の分離度が高いN入力1出力アナログスイ
ッチ回路を折供するものである。
作用 本発明は、N組の単相入力形差動増幅対に電流制御回路
を付加する2段構成をとることで、電源電圧が低い場合
にも動作可能である。また、一方に高周波信号を入力し
、他方に直流電圧を印加する単相入力構成で、出力は、
高周波信号の入力側とは別の能動素子から取り出すと同
時に、切替制御信号に応じて、差動増幅対の一つのみを
動作、他を非動作状態とするように2バイアス電圧を印
5 ・\−一 加することで、入力相互間、入出方間分離度を高めてい
る。
以上本発明は、電流制御回路と基本回路素子であるN組
の単相入力形差動増幅対の高周波信号の入力側とは反対
側のトランジスタの負荷を共通にし、これを出力端とす
るとともに、切替制御信号に応じて、差動増幅対の一つ
のみを動作させるように2バイアス電圧を印加すること
で、入力相互間、入出方間分離度の高いアナログスイッ
チ回路を低電圧で実現するものである。
実施例 以下、図面を参照しながら本発明の第1の実施例につい
て説明する。
第1図は本発明の第1の実施例におけるアナログスイッ
チ回路を示す図である。第1図において、10は電源端
子、11.12は高周波入力端子、13は切替出力端子
、14.15は切替制御信号によって生成されるバイア
ス電圧端子、16は電流制御用電圧端子、Qll〜Q1
4はスイッチ用トランジスタ、Q15は電流制御用トラ
ンジスタ、R11〜R14はバイア6 ベーン スミ圧供給用抵抗、R15は電流制御抵抗、RCは切替
出力用負荷抵抗、RCI、RC2は負荷抵抗、C1、C
2はバイアス電圧供給用容量である。
以上のような構成において、以下その動作について説明
する。回路電流は電流制御用電圧端子16に印加される
電圧、電流制御用トランジスタQ15、電流制御抵抗R
15により決定される。入力端子11.12に入力され
た高周波信号は、切替制御信号により生成されるバイア
ス電圧により、Qll、Q12のトランジスタ対あるい
はQ13、Q14のトランジスタ対のいずれかが動作し
、入力端子11.12に入力された高周波信号のうちど
ちらかが選択されて切替出力端子13より出力される。
この構成では、2組の単相入力差動増幅対に電流制御回
路を付加する縦積2段構成をとることで、電源電圧が低
い場合にも動作が可能である。また、一方に高周波信号
を入力し、他方に直流電圧を印加する単相入力の差動増
幅構成で、出力は、高周波信号の入力側とは別の能動素
子から取り出すこととともに、切替制御信号に応じて、
差動増幅対7 へ−7 の一方を動作させ、他方を非動作状態とするように2バ
イアス電圧を印加することで、入力相互間、入出方間分
離度を高めることができる。
以上の説明から明らかなように、本実施例によれば、2
組の単相入力形差動増幅対に電流制御回路を付加する縦
積2段構成をとっているので、電源電圧が低い場合にも
動作が可能である。また、一方に高周波信号を入力し、
他方に直流電圧を印加する単相入力構成で、出力は高周
波信号の入力側とは別の能動素子から取り出し、切替制
御信号に応じて、差動増幅対の一方のみを動作させるよ
うに2バイアス電圧を印加することで、入力相互間、入
出方間分離度を高めている。
次に本発明の第2の実施例について説明する。
第2図は本発明の第2の実施例において電流制御回路に
抵抗を用いたアナログスイッチ回路を示す図である。第
2図において、第1図の構成と異なる点は、電流制御回
路を抵抗のみで構成した点である。R6は回路の電流を
決定する電流制御抵抗である。第1図と同一の番号を付
したものは、第1図と同様の働きをするものである。
上記構成において、以下その動作について説明する。回
路電流の制御を抵抗で行うことで、電流制御トランジス
タでの電圧降下がなく第1図に示した実施例に比べ、低
い電源電圧まで動作が可能になる。
以上本実施例によれば、電源電圧が低い場合にも動作可
能で、入力相互間、入出方間分離度の高い2人力1出力
アナログスイッチ回路が実現できる。
なお、以上の実施例では差動増幅対が2組の例について
示したが、Nは2以上の任意のN組の場合にも適用でき
ることは言うまでもない。また、3端子増幅素子として
バイポーラトランジスタを用いた例について述べたが、
他の3端子増幅素子を用いても同様の回路が構成される
ことは言うまでもない。
発明の効果 以上のように本発明は、N組の単相入力形差動増幅対に
電流制御回路を付加する縦積2段構成を9 ・\−/ とることで、電源電圧が低い場合でも動作が可能である
。また、一方に高周波信号を入力し、他方に直流電圧を
印加する単相入力の差動増幅構成で、出力は、高周波信
号の入力側とは別の能動素子から取り出すこととともに
、切替制御信号に応じて、差動増幅対の一つのみを動作
させ、他を非動作状態とするように2バイアス電圧を印
加することで、入力相互間、入出方間分離度を高めるこ
とができ入力相互間、入出力間の分離度が高いN入力1
出力アナログスイツチ回路が実現でき、その工業的効果
は大きい。
【図面の簡単な説明】
第1図は本発明の第1の実施例におけるアナログスイッ
チ回路の回路図、第2図は本発明の第2の実施例におけ
るアナログスイッチ回路の回路図、第3図は従来のアナ
ログスイッチ回路の回路図である。 10・・・電源端子、11.12・・・高周波入力端子
、13・・・切替出力端子、14.15・・・バイアス
電圧端子、16・・・電流制御用電圧端子、Qll〜Q
14・・・スイッチ用ト10 ヘーノ ランジスタ、C15・・・電流制御用トランジスタ、R
11〜R14・・・バイアス電圧供給用抵抗、R15、
R16・・・電流制御抵抗、RC・・・切替出力用負荷
抵抗、RCl、RC2・・・負荷抵抗、C1、C2・・
・バイアス電圧供給用容量。 代理人の氏名 弁理士 小鍜治  明 ほか2名第 図 第6図

Claims (3)

    【特許請求の範囲】
  1. (1)単相入力の3端子能動素子対がN(但し、Nは2
    以上)組と前記3端子能動素子対の共通の1端子に接続
    する電流制御回路と前記単相入力の3端子能動素子対に
    切替制御信号に応じて生成される2電圧を供給するバイ
    アス端子とを具備し、切替制御信号に応じて、前記N組
    の単相入力の3端子能動素子対のうち一つの3端子能動
    素子対のみを動作させるとともに、3端子能動素子対の
    高周波入力側の能動素子とは異なる能動素子側の共通に
    した負荷端から出力を取り出すことを特徴とするアナロ
    グスイッチ回路。
  2. (2)電流制御回路として3端子能動素子と抵抗からな
    る回路を用いた請求項1記載のアナログスイッチ回路。
  3. (3)電流制御回路として抵抗からなる回路を用いた請
    求項1記載のアナログスイッチ回路。
JP27393290A 1990-10-11 1990-10-11 アナログスイッチ回路 Pending JPH04150310A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP27393290A JPH04150310A (ja) 1990-10-11 1990-10-11 アナログスイッチ回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP27393290A JPH04150310A (ja) 1990-10-11 1990-10-11 アナログスイッチ回路

Publications (1)

Publication Number Publication Date
JPH04150310A true JPH04150310A (ja) 1992-05-22

Family

ID=17534583

Family Applications (1)

Application Number Title Priority Date Filing Date
JP27393290A Pending JPH04150310A (ja) 1990-10-11 1990-10-11 アナログスイッチ回路

Country Status (1)

Country Link
JP (1) JPH04150310A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007527650A (ja) * 2003-07-07 2007-09-27 メイコム インコーポレイテッド 吸収性マイクロ波単極単投スイッチ
JP2007531348A (ja) * 2003-07-16 2007-11-01 メイコム インコーポレイテッド 無線周波数用双極単投スイッチ

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007527650A (ja) * 2003-07-07 2007-09-27 メイコム インコーポレイテッド 吸収性マイクロ波単極単投スイッチ
JP2007531348A (ja) * 2003-07-16 2007-11-01 メイコム インコーポレイテッド 無線周波数用双極単投スイッチ

Similar Documents

Publication Publication Date Title
US4494077A (en) Amplifier system switchable between two amplifying operations
US3939435A (en) Power amplifier
US6316997B1 (en) CMOS amplifiers with multiple gain setting control
JPS6028449B2 (ja) 可変減衰器
KR970031232A (ko) 차동증폭기를 갖는 이득 제어 증폭회로(gain controlled amplification circuit having differential amplifier)
JP3916006B2 (ja) 無線フロント・エンド回路
EP0711033B1 (en) An operational amplifier which can be switched to different configurations
JPH04150310A (ja) アナログスイッチ回路
US4631490A (en) Audio output amplifying device
JPH079448Y2 (ja) ミューティング回路
US5426396A (en) Differential amplifier multiplexer
JPS60236509A (ja) 差動可変増幅回路
JPS6034095Y2 (ja) 信号切換回路
US5614865A (en) Differential amplifier with improved operational range
JPH04268810A (ja) 遅延回路
JPH0519323B2 (ja)
JPH04906A (ja) 可変抵抗器
JP2000101392A (ja) 多入力バッファアンプおよびこれを用いた回路
JPH04225610A (ja) 加算増幅回路
JPH09139642A (ja) 増幅器
JP2751387B2 (ja) Ecl回路の入力回路
JPS62152087A (ja) 乗算回路
JP2845638B2 (ja) 可変利得回路
JPH11261354A (ja) 利得可変増幅回路
JPS62109413A (ja) 多段電力増幅回路