JPH0398345A - 基準クロック発生回路 - Google Patents
基準クロック発生回路Info
- Publication number
- JPH0398345A JPH0398345A JP1235915A JP23591589A JPH0398345A JP H0398345 A JPH0398345 A JP H0398345A JP 1235915 A JP1235915 A JP 1235915A JP 23591589 A JP23591589 A JP 23591589A JP H0398345 A JPH0398345 A JP H0398345A
- Authority
- JP
- Japan
- Prior art keywords
- phase
- output
- clock pulse
- pulse
- frequency divider
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000001360 synchronised effect Effects 0.000 claims description 11
- 238000010586 diagram Methods 0.000 description 9
- 230000005540 biological transmission Effects 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000002159 abnormal effect Effects 0.000 description 1
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔概 要〕
ディジタルクロックサプライ(以下DCSと称す)から
の現用系及び予備系のクロックを夫々現用系受信部,予
備系受信部にて受信し、セレクタにて切り替え入力させ
、伝送システムの同期端局装置の基準クロックを作或す
る基準クロック発生回路に関し、 回路規模が小さくとも擾乱を防ぐことが出来る基準クロ
ック発生回路の提供を目的とし、入力クロックパルスと
、分周器の出力とを第1の位相比較器にて位相比較し、
比較結果をローパスフィルタを介して電圧制御発振器(
以下■COと称す)に加え、該vCOの出力を該分周器
にて分周する位相同期回路の、該分周器の出力パルスを
第2の位相比較器に入力し、 又該vCOの出力を、カウンタにより構或するクロック
パルス発生器のクロックとして入力し、上記人力クロッ
クパルスと同じ周波数のパルスニウィンドウを持たせた
パルスを出力させ、該パルスを該第2の位相比較器に人
力し、 該分周器の出力パルスが、該ウィンドウの中に入ってい
ない時は、該クロックパルス発生器のカウントをリセッ
トし、該クロックパルス発生器より上記入力クロックパ
ルスに位相同期した基準クロックパルスを出力するよう
にするか又は、入力クロックパルスと、分周器の出力と
を第1.第2の位相比較器にて位相比較し、比較結果を
夫々第1.第2のローパスフィルタを介して■COに加
え、Bvcoの出力を該分周器にて分周し、分周したク
ロックパルスを基準クロックパルスとするように構成す
る。
の現用系及び予備系のクロックを夫々現用系受信部,予
備系受信部にて受信し、セレクタにて切り替え入力させ
、伝送システムの同期端局装置の基準クロックを作或す
る基準クロック発生回路に関し、 回路規模が小さくとも擾乱を防ぐことが出来る基準クロ
ック発生回路の提供を目的とし、入力クロックパルスと
、分周器の出力とを第1の位相比較器にて位相比較し、
比較結果をローパスフィルタを介して電圧制御発振器(
以下■COと称す)に加え、該vCOの出力を該分周器
にて分周する位相同期回路の、該分周器の出力パルスを
第2の位相比較器に入力し、 又該vCOの出力を、カウンタにより構或するクロック
パルス発生器のクロックとして入力し、上記人力クロッ
クパルスと同じ周波数のパルスニウィンドウを持たせた
パルスを出力させ、該パルスを該第2の位相比較器に人
力し、 該分周器の出力パルスが、該ウィンドウの中に入ってい
ない時は、該クロックパルス発生器のカウントをリセッ
トし、該クロックパルス発生器より上記入力クロックパ
ルスに位相同期した基準クロックパルスを出力するよう
にするか又は、入力クロックパルスと、分周器の出力と
を第1.第2の位相比較器にて位相比較し、比較結果を
夫々第1.第2のローパスフィルタを介して■COに加
え、Bvcoの出力を該分周器にて分周し、分周したク
ロックパルスを基準クロックパルスとするように構成す
る。
本発明は、DOSからの現用系及び予備系のクロックを
夫々現用系受信部,予備系受信部にて受信し、セレクタ
にて切り替え入力させ、伝送システムの同期端局装置の
基準クロックを作或する基準クロック発生回路の改良に
関する。
夫々現用系受信部,予備系受信部にて受信し、セレクタ
にて切り替え入力させ、伝送システムの同期端局装置の
基準クロックを作或する基準クロック発生回路の改良に
関する。
基準クロック発生回路は、第1図〜第3図に示す如く、
DCSからの現用系及び予備系のクロックを夫々現用系
受信部20.予備系受信部21にて受信し、セレクタ2
2にて切り替え、通常は現用系受信部20にて受信した
φ。8KHzのクロックパルスを出力し、現用系受信部
20側が異常の時は、予備系受信部21側に切り替えφ
。8KHzのクロックパルスを出力し、この出力した3 4 φ。8KHzのクロックパルスに位相同期した装置内基
準クロックを作或するものである。
DCSからの現用系及び予備系のクロックを夫々現用系
受信部20.予備系受信部21にて受信し、セレクタ2
2にて切り替え、通常は現用系受信部20にて受信した
φ。8KHzのクロックパルスを出力し、現用系受信部
20側が異常の時は、予備系受信部21側に切り替えφ
。8KHzのクロックパルスを出力し、この出力した3 4 φ。8KHzのクロックパルスに位相同期した装置内基
準クロックを作或するものである。
ところが、セレクタ22にて切り替える時及び、誤って
例えば現用系受信部20を取り除くと、セレクタ22に
て予備系受信部21側に切り替えるが、取り除く時及び
切り替えた時に、雑音が発生し、出力のφ。8KHzの
クロックパルスに雑音が重畳する。
例えば現用系受信部20を取り除くと、セレクタ22に
て予備系受信部21側に切り替えるが、取り除く時及び
切り替えた時に、雑音が発生し、出力のφ。8KHzの
クロックパルスに雑音が重畳する。
この重畳した雑音により基準クロック発生回路としては
擾乱を起こさないようにせねばならないが回路規模が小
さくて可能であることが望ましい。
擾乱を起こさないようにせねばならないが回路規模が小
さくて可能であることが望ましい。
第3図は従来例の基準クロック発生回路のブロック図で
ある。
ある。
第3図では、セレクタ22の出力の(A)に示す如きφ
。8KHzのクロックパルスを、位相同期回路10の位
相比較器1及び位相比較器6に入力する。
。8KHzのクロックパルスを、位相同期回路10の位
相比較器1及び位相比較器6に入力する。
位相同期回路10の、位相比較器1では分周器4の出力
の8KHzのクロックパルスと位相比較し、比較結果を
ローパスフィルタ2を介してvCO3に入力し、出力を
分局器4に入力して分周し、φ。8KHzのクロックパ
ルスよりは多少ずれた点で位相同期することがあるが、
位相同期した8KHzのクロックパルスを作威し、VC
O3の出力は、カウンタよりなるクロツクパルス発生器
5のクロックとして入力する。
の8KHzのクロックパルスと位相比較し、比較結果を
ローパスフィルタ2を介してvCO3に入力し、出力を
分局器4に入力して分周し、φ。8KHzのクロックパ
ルスよりは多少ずれた点で位相同期することがあるが、
位相同期した8KHzのクロックパルスを作威し、VC
O3の出力は、カウンタよりなるクロツクパルス発生器
5のクロックとして入力する。
クロックパルス発生器5では、(B)に示す如き、8K
Hzのクロックパルスに例えば±1.5μsのウィンド
ウを付したパルスを発生し、位相比較器6に入力し、セ
レクタ22の出力の(A)に示す如きφ。8KHzのク
ロックパルスと位相比較し、ウィンドウの中に、該φo
8KHzのクロックパルスが入らなければクロックパル
ス発生器5のカウンタをリセットすることで、ウイン、
ドウの中に、該φ。8KHzのクロツクパルスが入いる
ように位相制御し、クロックパルス発生器5の出力より
該φ。8Kt{zのクロックパルスに位相同期した装置
内基準クロックを出力するように5 −6 している。
Hzのクロックパルスに例えば±1.5μsのウィンド
ウを付したパルスを発生し、位相比較器6に入力し、セ
レクタ22の出力の(A)に示す如きφ。8KHzのク
ロックパルスと位相比較し、ウィンドウの中に、該φo
8KHzのクロックパルスが入らなければクロックパル
ス発生器5のカウンタをリセットすることで、ウイン、
ドウの中に、該φ。8KHzのクロツクパルスが入いる
ように位相制御し、クロックパルス発生器5の出力より
該φ。8Kt{zのクロックパルスに位相同期した装置
内基準クロックを出力するように5 −6 している。
この場合、前記説明の如く、セレクタ22による切り替
え等により、セレクタ22の出力に(A)に示す如く雑
音が発生し、該φ。8KHzのクロックパルスに重畳さ
れると、位相比較器6では、雑音を該φ。(3KHzの
クロックパルスと誤認し、雑音がウィンドウの中に入っ
ていなければ、クロックパルス発生器5のカウントをリ
セットしてウィンドウの中に入いるようにしたり、又該
φ。8KHzのクロックパルスがウィンドウの中に入っ
ていなければ、クロックパルス発生器5のカウントをリ
セットしてウィンドウの中に入いるようにしたりして擾
乱を起こすことがある。
え等により、セレクタ22の出力に(A)に示す如く雑
音が発生し、該φ。8KHzのクロックパルスに重畳さ
れると、位相比較器6では、雑音を該φ。(3KHzの
クロックパルスと誤認し、雑音がウィンドウの中に入っ
ていなければ、クロックパルス発生器5のカウントをリ
セットしてウィンドウの中に入いるようにしたり、又該
φ。8KHzのクロックパルスがウィンドウの中に入っ
ていなければ、クロックパルス発生器5のカウントをリ
セットしてウィンドウの中に入いるようにしたりして擾
乱を起こすことがある。
そこで、擾乱検出器7とマスク回路8を設け、擾乱検出
器7にてセレクタ22の出力の雑音を検出し、雑音を検
出した時は、位相比較器6の出力をマスク回路8にてマ
スクするようにしている。
器7にてセレクタ22の出力の雑音を検出し、雑音を検
出した時は、位相比較器6の出力をマスク回路8にてマ
スクするようにしている。
しかしながら、従来のクロックパルス発生器では、擾乱
を防ぐのに、擾乱検出器7とマスク回路8が必要であり
回路規模が大きくなる問題点がある。
を防ぐのに、擾乱検出器7とマスク回路8が必要であり
回路規模が大きくなる問題点がある。
本発明は、回路規模が小さくとも擾乱を防ぐことが出来
る基準クロック発生回路の提供を目的としている。
る基準クロック発生回路の提供を目的としている。
第1図は本発明の実施例の基準クロック発生回路のブロ
ック図、第2図は本発明の他の実施例の基準クロック発
生回路のブロック図である。
ック図、第2図は本発明の他の実施例の基準クロック発
生回路のブロック図である。
第1図に示す如く、入力クロックパルスと、分周器4の
出力とを第1の位相比較器1にて位相比較し、比較結果
をローバスフィルタ2を介して■CO3に加え、該vc
oaの出力を該分周器4にて分周する位相同期回路10
の、該分周器4の声カパルスを第2の位相比較器6に入
力し、又該VCO3の出力を、カウンタにより構戒する
クロックパルス発生器5のクロックとして入力し、上記
人力クロックパルスと同じ周波数のパルスに7 −8 ウィンドウを持たせたパルスを出力させ、該パルスを該
第2の位相比較器6に入力し、 該分周器4の出力パルスが、該ウィンドウの中に入って
いない時は、該クロックパルス発生器5のカウントをリ
セットし、該クロックパルス発生器5より上記入力クロ
ックパルスに位相同期した基準クロックパルスを出力す
るようにする。
出力とを第1の位相比較器1にて位相比較し、比較結果
をローバスフィルタ2を介して■CO3に加え、該vc
oaの出力を該分周器4にて分周する位相同期回路10
の、該分周器4の声カパルスを第2の位相比較器6に入
力し、又該VCO3の出力を、カウンタにより構戒する
クロックパルス発生器5のクロックとして入力し、上記
人力クロックパルスと同じ周波数のパルスに7 −8 ウィンドウを持たせたパルスを出力させ、該パルスを該
第2の位相比較器6に入力し、 該分周器4の出力パルスが、該ウィンドウの中に入って
いない時は、該クロックパルス発生器5のカウントをリ
セットし、該クロックパルス発生器5より上記入力クロ
ックパルスに位相同期した基準クロックパルスを出力す
るようにする。
又は、第2図に示す如く、入力クロックパルスと、分周
器4の出力とを第1,第2の位相比較器l,11にて位
相比較し、比較結果を夫々第1,第2のローパスフィル
タ2.12を介して■CO3に加え、該vcoaの出力
を該分周器4にて分周し、分周したクロックパルスを基
準クロックパルスとする。
器4の出力とを第1,第2の位相比較器l,11にて位
相比較し、比較結果を夫々第1,第2のローパスフィル
タ2.12を介して■CO3に加え、該vcoaの出力
を該分周器4にて分周し、分周したクロックパルスを基
準クロックパルスとする。
第1図の基準クロック発生回路では、入力クロックパル
スを位相同期回路IOに入力し、位相同期回路10の分
周器4の該入力クロックパルスに多少ずれた点で位相同
期することがあるが、位相同期した出力を、第2の位相
比較器6に入力する。
スを位相同期回路IOに入力し、位相同期回路10の分
周器4の該入力クロックパルスに多少ずれた点で位相同
期することがあるが、位相同期した出力を、第2の位相
比較器6に入力する。
一方位相同期回路10のVCO3の出力を、カウンタよ
りなるクロックパルス発生器5のクロックとして入力し
、上記入力クロックパルスと同し周波数のパルスにウィ
ンドウを持たせたパルスを出力させ、該パルスを該第2
の位相比較器6に入力し、 該分周器4の出力パルスが、該ウィンドウの中に入って
いない時は、該クロックパルス発生器5のカウントをリ
セットし、該ウィンドウの中に該入力クロックパルスが
入るように位相制御し、該クロックパルス発生器5の出
力を、該入力クロックパルスに位相同期した装置の基準
クロックとするようにしている。
りなるクロックパルス発生器5のクロックとして入力し
、上記入力クロックパルスと同し周波数のパルスにウィ
ンドウを持たせたパルスを出力させ、該パルスを該第2
の位相比較器6に入力し、 該分周器4の出力パルスが、該ウィンドウの中に入って
いない時は、該クロックパルス発生器5のカウントをリ
セットし、該ウィンドウの中に該入力クロックパルスが
入るように位相制御し、該クロックパルス発生器5の出
力を、該入力クロックパルスに位相同期した装置の基準
クロックとするようにしている。
この場合は、セレクタ22の切り替え等により出力に雑
音が重畳しても、位相同期回路lOにて吸収され、分周
器4の出力は該入力クロックパルスよりは多少ずれた点
で位相同期することがあるが、位相同期した雑音を持た
ないクロックパルス9一 10 となり、位相比較器6では、このクロックパルスと、ク
ロックパルス発生器5のウィンドウとを位相比較し、ウ
ィンドウの中に、分周器4の出力パルスが入るようにす
るので、擾乱検出器7及びマスク回路8は不要とタリ、
回路規模を小さくすることが出来る。
音が重畳しても、位相同期回路lOにて吸収され、分周
器4の出力は該入力クロックパルスよりは多少ずれた点
で位相同期することがあるが、位相同期した雑音を持た
ないクロックパルス9一 10 となり、位相比較器6では、このクロックパルスと、ク
ロックパルス発生器5のウィンドウとを位相比較し、ウ
ィンドウの中に、分周器4の出力パルスが入るようにす
るので、擾乱検出器7及びマスク回路8は不要とタリ、
回路規模を小さくすることが出来る。
第2図の基準クロック発生回路では、入力クロックパル
スと、分周器4の出力とを第1,第2の位相比較器1.
11にて位相比較し、比較結果ヲ夫々第1, 第2のロ
ーパスフィルタ2,l2を介してVC.03に加え、該
vC○3の出力を該分周器4にて分周し、分周したクロ
ックパルスを基準クロックパルスとするようにしている
。
スと、分周器4の出力とを第1,第2の位相比較器1.
11にて位相比較し、比較結果ヲ夫々第1, 第2のロ
ーパスフィルタ2,l2を介してVC.03に加え、該
vC○3の出力を該分周器4にて分周し、分周したクロ
ックパルスを基準クロックパルスとするようにしている
。
このように2つの第1,第2の位相比較器1,11にて
位相比較し、比較結果を夫々第1.第2のローバスフィ
ルタ2,12を介してVCO3に加え位相制御する位相
同期回路では、分周器4の出力は、上記人カクロックパ
ルスに完全に位相同期するので、分周器4の出力は入力
クロックパルスに位相同期した装置の基準クロックとす
ることが出来る。
位相比較し、比較結果を夫々第1.第2のローバスフィ
ルタ2,12を介してVCO3に加え位相制御する位相
同期回路では、分周器4の出力は、上記人カクロックパ
ルスに完全に位相同期するので、分周器4の出力は入力
クロックパルスに位相同期した装置の基準クロックとす
ることが出来る。
又セレクタによる切り替え等により上記人カクロックパ
ルスに雑音が重畳しても、これは位相同期回路で吸収さ
れるので、擾乱検出器7及びマスク回路8は不要となり
、回路規模を小さくすることが出来る。
ルスに雑音が重畳しても、これは位相同期回路で吸収さ
れるので、擾乱検出器7及びマスク回路8は不要となり
、回路規模を小さくすることが出来る。
第l図は本発明の実施例の基準クロック発生回路のブロ
ック図である。
ック図である。
第1図と第3図の従来例と異なる点は、位相比較器1l
の入力を、セレクタ22の出力のφ。8KHzのクロッ
クパルスより、位相同期回路10の分周器4の出力の、
φ。8KHzのクロックパルスよりは多少ずれた点で位
相同期することがあるが、位相同期した8KHzのクロ
ックパルスに替えた点と、擾乱検出器7とマスク回路8
を除いた点である。
の入力を、セレクタ22の出力のφ。8KHzのクロッ
クパルスより、位相同期回路10の分周器4の出力の、
φ。8KHzのクロックパルスよりは多少ずれた点で位
相同期することがあるが、位相同期した8KHzのクロ
ックパルスに替えた点と、擾乱検出器7とマスク回路8
を除いた点である。
このようにすると、セレクタ22の切り替え等により、
φo8KHzのクロックパルスに雑音が=1 1一 −12 重畳しても、位相同期回路10にて吸収され、分周器4
の出力のφ。8KHzのクロックパルスに位相同期した
8KHzのクロックパルスには雑音は重畳しなくなる。
φo8KHzのクロックパルスに雑音が=1 1一 −12 重畳しても、位相同期回路10にて吸収され、分周器4
の出力のφ。8KHzのクロックパルスに位相同期した
8KHzのクロックパルスには雑音は重畳しなくなる。
この8KHzのクロックパルスと、クロックパルス発生
器5より出力するウィンドウとを位相比較器6にて位相
比較し、ウィンドウの中に分周器4の出力パルスが入っ
ていなければ、クロックパルス発生器5のカウンタをリ
セットすることで、ウィンドウの中に分周器4の出力の
8KHzのクロックパルスが入るようにして、クロック
パルス発生器5より、φ。8KHzのクロックパルスに
位相同期した装置の基準クロックを出力するようにして
いる。
器5より出力するウィンドウとを位相比較器6にて位相
比較し、ウィンドウの中に分周器4の出力パルスが入っ
ていなければ、クロックパルス発生器5のカウンタをリ
セットすることで、ウィンドウの中に分周器4の出力の
8KHzのクロックパルスが入るようにして、クロック
パルス発生器5より、φ。8KHzのクロックパルスに
位相同期した装置の基準クロックを出力するようにして
いる。
従って、セレクタ22の切り替え等により、φ。8KH
zのクロックパルスに雑音が重畳しても、擾乱を起こす
ことがなくなるので、擾乱検出器7とマスク回路8は不
要になり、基準クロック発生回路の回路規模を小さくす
ることが出来る。
zのクロックパルスに雑音が重畳しても、擾乱を起こす
ことがなくなるので、擾乱検出器7とマスク回路8は不
要になり、基準クロック発生回路の回路規模を小さくす
ることが出来る。
第2図は本発明の他の実施例の基準クロック発生回路の
ブロック図である。
ブロック図である。
第2図では、セレクタ22の出力のφ。8KHzのクロ
ックパルスを2つの位相比較器1,11に入力し、分周
器4の出力と位相比較し、比較結果をローパスフィルタ
2.12を介してVC○3に入力し、出力を分周器4に
て分周し、位相比較器1.1lに人力するようにしてい
る。
ックパルスを2つの位相比較器1,11に入力し、分周
器4の出力と位相比較し、比較結果をローパスフィルタ
2.12を介してVC○3に入力し、出力を分周器4に
て分周し、位相比較器1.1lに人力するようにしてい
る。
このように2つの、位相比較器1,1lとローパスフィ
ルタ2,12によりVCO3を位相制御する位相同期回
路とすると、分周器4の出力は完全に、セレクタ22の
出力のφ。8KHzのクロックパルスと位相同期するの
で、分周器4の出力を装置内基準クロックとすることが
出来る。
ルタ2,12によりVCO3を位相制御する位相同期回
路とすると、分周器4の出力は完全に、セレクタ22の
出力のφ。8KHzのクロックパルスと位相同期するの
で、分周器4の出力を装置内基準クロックとすることが
出来る。
又この場合も、セレクタ22にて切り替える等で入力す
るφ。8KHzのクロックパルスに雑音が重畳しても、
位相同期回路で吸収されるので、・VCO3の出力には
雑音は発生せず、擾乱検出器7及びマスク回路8は不要
となり、且つクロックパルス発生器5も不要となるので
、更に回路規模を小さくすることが出来る。
るφ。8KHzのクロックパルスに雑音が重畳しても、
位相同期回路で吸収されるので、・VCO3の出力には
雑音は発生せず、擾乱検出器7及びマスク回路8は不要
となり、且つクロックパルス発生器5も不要となるので
、更に回路規模を小さくすることが出来る。
l3
14
〔発明の効果〕
以上詳細に説明せる如く本発明によれば、回路規模が小
さい基準クロック発生回路が得られる効果がある。
さい基準クロック発生回路が得られる効果がある。
第1図は本発明の実施例の基準クロック発生回路のブロ
ック図、 第2図は本発明の他の実施例の基準クロック発生回路の
ブロック図、 第3図は従来例の基準クロック発生回路のブロック図で
ある。 図において、 1.6は位相比較器、 2.12はローバスフィルタ、 3は電圧制御発振器、 4は分周器、 5はクロックパルス発生器、 7は擾乱検出器、 8はマスク回路、 20は現用系受信部、 2lは予備系受信部、 22はセレクタを示す。
ック図、 第2図は本発明の他の実施例の基準クロック発生回路の
ブロック図、 第3図は従来例の基準クロック発生回路のブロック図で
ある。 図において、 1.6は位相比較器、 2.12はローバスフィルタ、 3は電圧制御発振器、 4は分周器、 5はクロックパルス発生器、 7は擾乱検出器、 8はマスク回路、 20は現用系受信部、 2lは予備系受信部、 22はセレクタを示す。
Claims (1)
- 【特許請求の範囲】 1)入力クロックパルスと、分周器(4)の出力とを第
1の位相比較器(1)にて位相比較し、比較結果をロー
パスフィルタ(2)を介して電圧制御発振器(3)に加
え、該電圧制御発振器(3)の出力を該分周器(4)に
て分周する位相同期回路(10)の、該分周器(4)の
出力パルスを第2の位相比較器(6)に入力し、 又該電圧制御発振器(3)の出力を、カウンタにより構
成するクロックパルス発生器(5)のクロックとして入
力し、上記入力クロックパルスと同じ周波数のパルスに
ウィンドウを持たせたパルスを出力させ、該パルスを該
第2の位相比較器(6)に入力し、 該分周器(4)の出力パルスが、該ウィンドウの中に入
っていない時は、該クロックパルス発生器(5)のカウ
ントをリセットし、該クロックパルス発生器(5)より
上記入力クロックパルスに位相同期した基準クロックパ
ルスを出力するようにしたことを特徴とする基準クロッ
ク発生回路。 2)入力クロックパルスと、分周器(4)の出力とを第
1、第2の位相比較器(1、11)にて位相比較し、比
較結果を夫々第1、第2のローパスフィルタ(2、12
)を介して電圧制御発振器(3)に加え、該電圧制御発
振器(3)の出力を該分周器(4)にて分周し、分周し
たクロックパルスを基準クロックパルスとすることを特
徴とする基準クロック発生回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1235915A JPH0398345A (ja) | 1989-09-12 | 1989-09-12 | 基準クロック発生回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1235915A JPH0398345A (ja) | 1989-09-12 | 1989-09-12 | 基準クロック発生回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0398345A true JPH0398345A (ja) | 1991-04-23 |
Family
ID=16993125
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1235915A Pending JPH0398345A (ja) | 1989-09-12 | 1989-09-12 | 基準クロック発生回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0398345A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5883533A (en) * | 1995-09-26 | 1999-03-16 | Nec Corporation | Clock signal generating device having a redundant configuration |
US6972434B2 (en) | 2003-03-10 | 2005-12-06 | Sharp Kabushiki Kaisha | Substrate for display, method of manufacturing the same and display having the same |
JP2009278596A (ja) * | 2008-05-19 | 2009-11-26 | Kawasaki Microelectronics Inc | Pll位相合わせ回路 |
JP2020182198A (ja) * | 2019-04-26 | 2020-11-05 | リオン株式会社 | 時刻同期計測システム |
-
1989
- 1989-09-12 JP JP1235915A patent/JPH0398345A/ja active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5883533A (en) * | 1995-09-26 | 1999-03-16 | Nec Corporation | Clock signal generating device having a redundant configuration |
US6972434B2 (en) | 2003-03-10 | 2005-12-06 | Sharp Kabushiki Kaisha | Substrate for display, method of manufacturing the same and display having the same |
JP2009278596A (ja) * | 2008-05-19 | 2009-11-26 | Kawasaki Microelectronics Inc | Pll位相合わせ回路 |
JP2020182198A (ja) * | 2019-04-26 | 2020-11-05 | リオン株式会社 | 時刻同期計測システム |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5473274A (en) | Local clock generator | |
US5534822A (en) | Parallel phase-locked loop oscillator circuits with average frequency calculation of input stage loop | |
EP1394948B1 (en) | Synchronised sinusoidal signal controller | |
US6166606A (en) | Phase and frequency locked clock generator | |
JPH0398345A (ja) | 基準クロック発生回路 | |
JPS6348928A (ja) | 網同期用クロツク制御方式 | |
JPH03102933A (ja) | 同期クロック選択回路 | |
JP3239945B2 (ja) | クロック切替調整方法及び回路 | |
JPH0730422A (ja) | サンプリングクロック生成回路 | |
JPH0349319A (ja) | 同期検出方式 | |
JP3034388B2 (ja) | 位相同期発振器 | |
KR100253577B1 (ko) | 삼중 위상 동기 루프 | |
JPH03235522A (ja) | 周波数合成方式と周波数合成器 | |
JPH03190336A (ja) | 伝送受信同期回路方式 | |
JP3400758B2 (ja) | 外部基準入力周波数自動切換回路 | |
KR100346725B1 (ko) | 위상동기루우프회로 | |
KR100273965B1 (ko) | 주파수위상동기루프 | |
JP3160904B2 (ja) | 位相同期発振回路装置 | |
JP2002141800A (ja) | 位相同期発振器 | |
KR100217157B1 (ko) | 홀드오버기능을 갖는 아날로그 위상동기루프회로 | |
JP2536959Y2 (ja) | 基準クロック信号生成装置 | |
JPH04284025A (ja) | クロック再生回路 | |
JPH0458614A (ja) | Pllシンセサイザ | |
JPH02206916A (ja) | 位相同期用クロツク切替型位相同期発振回路 | |
JPH0575590A (ja) | 同期クロツク生成回路 |