JPH0394338A - 演算処理装置の障害処理システム - Google Patents

演算処理装置の障害処理システム

Info

Publication number
JPH0394338A
JPH0394338A JP1232313A JP23231389A JPH0394338A JP H0394338 A JPH0394338 A JP H0394338A JP 1232313 A JP1232313 A JP 1232313A JP 23231389 A JP23231389 A JP 23231389A JP H0394338 A JPH0394338 A JP H0394338A
Authority
JP
Japan
Prior art keywords
fault
arithmetic processing
instruction
processing unit
arithmetic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1232313A
Other languages
English (en)
Inventor
Tatsuro Hashiguchi
橋口 達郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Engineering Ltd
Original Assignee
NEC Engineering Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Engineering Ltd filed Critical NEC Engineering Ltd
Priority to JP1232313A priority Critical patent/JPH0394338A/ja
Publication of JPH0394338A publication Critical patent/JPH0394338A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Hardware Redundancy (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 技術分野 木発明は障害処理システムに関し、特に演算処理の高速
化のために設けられている場用演算ユニットの障害処理
システムに関する。
従東技術 情報処理装置では、演算処理部の高速化のために、ベク
トル演算や10進演算等のJ!li用演算処理をなす専
用演算処理ユニットと、越本命令等の通常の処理をなす
l1(本l寅算処理ユニットとが設けられたシステム構
成となっているものがある。
この種の漬算処理装置において、専用演算処理ユニット
に障害が発生した場合でも、演算処理装置全体の障害で
あると1′リ断じて処理している。よって、この障害が
固定的障害であれば命令のりトラ・C処理が失敗するこ
とになり、システム全・体の運転停止を強いられること
になる。
発明の目的 本発明は専用演算処理ユニットに障害が発生しても命令
のりトライを可能としてシステlい運転停止を同避でき
るようにした障害処即ンステムを堤供ずることを目的と
している。
発明の構成 木発明によれば、ベクトル演算や10進演算等のJij
用演算処理をなす専用演算処即ユニットと、基本命令等
の通常の処理をなす基本演算処理ユニットと、これ等演
算処理ユニットの障害処理をなす障害処理手段とを含み
、マイクロプログラムにより制御される演算処理装置の
障害処理システムであって、前記界用rfR算処理ユニ
ットの各々の障害を検出して前記障害処理手段一\報告
する障害検出丁段と、障害が発生した前記専用演算処P
vユニットをシステムから切離し閉塞する閉塞手段と、
障害の検出報告を受けた前記障害処理手段から発生され
る命令再試行指令に応答して、前記命令のマイクロプロ
グラムの再試行開始アドレスを前記基本演算処理ユニッ
トを使用して実行する代替えマ・fクロプログラムルー
チンの開始アドレスへ切替える制御手段とを含むことを
特徴とする障害処理システムが得られる。
実施例 次に、゛木発明の実施例について図面を参照して説明す
る。
第1図は本発明の一実施例を示す{R成図である。
障害処理装冑1は演算処理装置2の障害発生ILL7障
害情報収集、命令リトライ等の回復処理を行なう。
マイクロプログラム制御部3は基本演算処理部4および
複数の専用演算処理部5−1.5−2を制御してソフト
ウエア命令の実行を行なう。
演算処理部は基本演算処理部4と、複数の専用演算処理
部5−1.5−2からなり、前者は基本命令等の通常処
理を実行し、後者はベクトル演算や10進演算等の専用
演算処理を実行するものである。
陣害検出回路6−1.6−2.6−3は対応ずる清算処
理部4.5〜1.,5−2の障害を検出し、障害処理装
置1に対し障害発生を通知し障害処理の要求を行なう。
障害処理装置1は障害処理の結果として対応する演算処
理部っまりユニット部の閉寒をユニット閉塞部7−1.
7−2.7−3に対し夫々指示する。
第2図および第3図はマイクロプログラム制御部を詳細
に説明した構成図である。
次に、これらの図面を使用して本発明の動作について詳
細に説明する。演算処理装置2の専用演算処理部5−1
に障害が発生した場合について以下に示す。まず、専用
演算処理部5−1を10進演算を高速に行なうための処
理部と仮定して説明する。専用演算処理部5−1に障害
が発生すると、対応する障害検出回路6−2にて障害が
検出される。この結果は障害処理装置1に報告される。
障害処理装置1は演算処理装置2の障害情報を収東後命
令リトライを行なうべく障害回復処理を行うが、回復処
理に先立ち障害情報から専用演算処理部5−1に障害が
ある旨認識し、対応するユニット閉塞部7−2に対し該
処理部の閉塞を指示する。
ユニット閉塞部7−2はこの指示に従い基本l寅算処理
部5−1の人出力信号を無効とするよう動作する。従っ
て、マイクロプログラム制御部3からの指示も無効とな
りまた出力も無効となるために、外部への影響もない。
またユニット閉塞部7(7−1.  7−2.  7−
3)はマイクロプログラム制御部3とインタフェースを
有し、第2図、第3図で示すような動作を行う。
第2図の命令レジスタ21は命令コード(OPコード)
とオペランドとからなり、oPコードはマイクロプログ
ラム記憶部23の命令開始番地を記憶する命令開始番地
記憶部22のアドレスを訣定する。
第3図で示すように命令開始番地記憶部22の出力は命
令開始アドレス22aと、代替命令開始アドレス22b
と、さらにどの演算処理部を使用する命令かを宣言する
フィールド22cとからなる。
ユニット閉塞部7から送られた情報(1ビット単位にユ
ニット指定)と命令開始番地記憶部22から読出された
どの演算処理部を使用するか宣言するフィールド22c
とアンドオア回路25にてアンドオア、つまり1ビット
毎に論理積がとられ、その桔果の論理和を行い、出力が
“1”であれば、切Dえ回路26により命令開始アドレ
スは代替命令開始アドレス01リヘ切替えられる。
次に、本発明のマイクロプログラムルーチンと代村マイ
クロプログラムルーチンとの差について説明する。
木来は専用演算処理部5−1は]1〕進演算専用の浦算
処理部てあり、10進演算の命令は該処理部を使用して
高速に実行可能である。代替マイクロプログラムルーチ
ンは処理性能は低ドするが、褪木演算処理部を使用して
実行するように作成されている。
1:l上をまとめると、専用漬算処PT4部に障害が発
生した場合、障害処理装置1により該処理部の閉塞を行
い命令リトライを行う。障害は除去されているため、命
令リトライは代替マイクロプログラムルーチンにより確
実に或功する。以降該処理部を使用する命令は全て代替
マイクロプログラムルーチンにて実行されることになる
のである。
発明の効果 以上説明したように、本発明によれば、10進演算処理
等の専川演算ユニットに陣書が発生した場合、該ユニッ
トを閉塞して命令リトライ可能とすることにより、障害
を除去し確実に命令リトライか可能となるので実行性能
は低下するがシステム辻転の停止を回避でき、51画的
なシステム悴止により修理が可能となるという効果があ
る。
【図面の簡単な説明】
第1図は本発明の実施例のシステムブロック図、第2図
は第1図のマイクロプログラム制御部の詳細を示す図、
第3図は第2図のマイクロプログラムアドレス決定同路
の詳細を示す図である。 主要部分の符号の説明 1・・・・・・障害処理装置 2・・・・・・演算処理装置 3・・・・・・マイクロプログラム制御部4・・・・・
・基本演算処理部 5−1.5−2・・・・・・専用演算処理部61. 6
−2 . 6−3・・・・・・障害検出部7−1 .7
−2.7−3・・・・・・ユニット閉塞部24・・・・
・・マイクロブbグラム アドレス決定部 26・・・・・・切替え回路 第1図

Claims (1)

    【特許請求の範囲】
  1. (1)ベクトル演算や10進演算等の専用演算処理をな
    す専用演算処理ユニットと、基本命令等の通常の処理を
    なす基本演算処理ユニットと、これ等演算処理ユニット
    の障害処理をなす障害処理手段とを含み、マイクロプロ
    グラムにより制御されろ演算処理装置の障害処理システ
    ムであって、前記専用演算処理ユニットの各々の障害を
    検出して前記障害処理手段へ報告する障害検出手段と、
    障害が発生した前記専用演算処理ユニットをシステムか
    ら切離し閉塞する閉塞手段と、障害の検出報告を受けた
    前記障害処理手段から発生される命令再試行指令に応答
    して、前記命令のマイクロプログラムの再試行開始アド
    レスを前記基本演算処理ユニットを使用して実行する代
    替えマイクロプログラムルーチンの開始アドレスへ切替
    える制御手段とを含むことを特徴とする障害処理システ
    ム。
JP1232313A 1989-09-07 1989-09-07 演算処理装置の障害処理システム Pending JPH0394338A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1232313A JPH0394338A (ja) 1989-09-07 1989-09-07 演算処理装置の障害処理システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1232313A JPH0394338A (ja) 1989-09-07 1989-09-07 演算処理装置の障害処理システム

Publications (1)

Publication Number Publication Date
JPH0394338A true JPH0394338A (ja) 1991-04-19

Family

ID=16937248

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1232313A Pending JPH0394338A (ja) 1989-09-07 1989-09-07 演算処理装置の障害処理システム

Country Status (1)

Country Link
JP (1) JPH0394338A (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58129657A (ja) * 1982-01-29 1983-08-02 Nec Corp マイクロプログラム制御装置
JPS59114637A (ja) * 1982-12-22 1984-07-02 Hitachi Ltd デ−タ処理装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58129657A (ja) * 1982-01-29 1983-08-02 Nec Corp マイクロプログラム制御装置
JPS59114637A (ja) * 1982-12-22 1984-07-02 Hitachi Ltd デ−タ処理装置

Similar Documents

Publication Publication Date Title
JP2770913B2 (ja) パリティの置換装置及び方法
JPH0394338A (ja) 演算処理装置の障害処理システム
KR890003322B1 (ko) 데이타처리 시스템
JPS6146543A (ja) 転送装置の障害処理方式
JPS6376028A (ja) 仮想計算機システムにおける命令ステツプ実行制御方式
CA1223079A (en) Data processor having selective breakpoint capability with minimal overhead
JPS59112350A (ja) プログラム監視制御方式
JP3102381B2 (ja) タスクデバッグ装置、タスクデバッグ方法及びその記録媒体
JP2786215B2 (ja) 再開処理制御方式
JPH05274093A (ja) ボリューム障害防止制御方式
JPH0283742A (ja) 障害回復処理方式
JPS60195649A (ja) マイクロプログラム制御型デ−タ処理装置におけるエラ−報告方式
JPH01243132A (ja) 障害処理方式
JPH01166140A (ja) 情報処理装置診断方式
JPH01292552A (ja) 仮想計算機システムにおける周辺系障害処理方式
JPS59229658A (ja) 情報処理装置
JPS5896353A (ja) 情報処理装置の誤動作検出装置
JPS62214445A (ja) 情報処理装置
JPH02285427A (ja) 情報処理装置
JPH0754472B2 (ja) 割込み処理制御方式
JPH04365145A (ja) メモリ障害処理方法
JPH0355640A (ja) 周辺制御装置の障害解析情報採取方式
JPS6083149A (ja) コンピユ−タ
JPS60263232A (ja) マイクロ診断方式
JPH04102930A (ja) 中央処理装置