JPH0368459B2 - - Google Patents

Info

Publication number
JPH0368459B2
JPH0368459B2 JP56164809A JP16480981A JPH0368459B2 JP H0368459 B2 JPH0368459 B2 JP H0368459B2 JP 56164809 A JP56164809 A JP 56164809A JP 16480981 A JP16480981 A JP 16480981A JP H0368459 B2 JPH0368459 B2 JP H0368459B2
Authority
JP
Japan
Prior art keywords
circuit
output
counter
detection time
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP56164809A
Other languages
English (en)
Other versions
JPS5864652A (ja
Inventor
Satomi Takashige
Isao Fujimoto
Juchu Watanabe
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP56164809A priority Critical patent/JPS5864652A/ja
Publication of JPS5864652A publication Critical patent/JPS5864652A/ja
Publication of JPH0368459B2 publication Critical patent/JPH0368459B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/10Indexing; Addressing; Timing or synchronising; Measuring tape travel
    • G11B27/19Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier
    • G11B27/22Means responsive to presence or absence of recorded information signals

Landscapes

  • Indexing, Searching, Synchronizing, And The Amount Of Synchronization Travel Of Record Carriers (AREA)

Description

【発明の詳細な説明】 本発明はテープレコーダで用いるテープ等の記
録媒体に時系列的に記録された少なくとも2つの
情報の間隙すなわち無情報位置の検出時間を設定
する検出時間設定回路、特に再生、録音、早送り
あるいは早戻し時において、2つの情報間に存在
する無情報位置の検出時間を設定する回路に関す
る。
たとえば、テープレコーダ等で使用するテープ
に2曲以上の曲が記録(録音)されている場合、
所望の曲を再生すべくテープを早送りあるいは早
戻し(巻戻し)をする必要性がしばしば生じる。
このためには、曲間に存在する無録音部分を正し
く検知し、テープの走行あるいは停止を制御しな
ければならない。また、再生時と早送りならびに
早戻し時のテープの走行速度は異なるため、この
違いも考慮して無録音部分の正しい検知がなされ
ねばならない。
このような無録音部分の検出にあたり、従来は
大きな時定数をもつ第1の時定数回路と小さな時
定数をもつ第2の時定数回路とを切換可能な関係
で設置し、テープ走行速度の小さい再生時には時
定数の大きな第1の時定数回路を用いて無録音部
分を検出し、一方、テープの走行速度の大きい早
送りもしくは巻戻し時には時定数の小さい第2の
時定数回路を用いて無録音部分を検出する方法が
とられていた。
しかしながら、このような時定数回路を用いる
従来の方法を駆使する回路の半導体集積回路
(IC)化をはかろうとした場合、ICに対して外付
部品として取扱ねばならない回路部品数が多くな
り、外部リード線数に制限の課せられるICにお
いては、このことが大きな不都合として表面化す
るばかりでなく、さらに、これらの外付部品のば
らつきに起因する検出精度の低下も生じるのであ
つた。
本発明は以上説明した従来の方法における不都
合の排除を意図してなされたものであり、記録媒
体の無情報位置をデイジタル的に検出することに
より、回路のIC化を容易にし、また、高い検出
時間精度を得ることのできる検出時間設定回路を
提供するものである。以下に図面を参照して本発
明の検出時間設定回路の構成と動作について説明
する。
図は、本発明の一実施例にかかる検出時間設定
回路の構成例を示す図であり、所定の周波数で
発振する発振回路部1、例えば10個のT形フリツ
プフロツプFF1〜FF10を用いて構成されるととも
に1段目T形フリツプフロツプFF1に発振回路部
1の出力が入力され、かつ記録媒体の記録情報が
消失した時にリセツトが解除されるカウンタ2、
同カウンタの所定の段FF2,FF3の出力ならびに
端子3に入力される検出時間切換信号が入力され
るNAND回路4、カウンタ2の所定の段FF2
最終段FF10の出力ならびに検出時間切換信号を
インバータ5で反転した信号が入力される
NAND回路6、ならびにNAND回路4と6の出
力が入力されるNAND回路7とで構成されてい
る。なお、8は出力端子であり、また端子3に入
力される検出時間切換信号は再生時あるいは録音
時に低レベル“L”となり、一方、早送り時ある
いは早戻し時には高レベル“H”となる。
以上のように構成された図に示す無情報位置検
出回路の端子3の早送り時あるいは早戻し時に対
応して“H”入力が加えられた場合には次のよう
な回路状態が成立する。
すなわち、カウンタ2の2段目ならびに3段目
の出力レベルがともに“H”となる時間をtとす
るとt=6/(秒)である。したがつて、
NAND回路4の出力はカウンタ2へ発振回路部
1の出力が加えられた時刻t0からt(秒)すなわ
ち6/(秒)の時間が経過したところで“H”
から“L”へと変化する。一方、NAND回路6
には、端子3に加わる“H”入力をインバータ5
で反転した“L”出力が加えられているため、そ
の出力レベルは常時“H”となつている。したが
つて、NAND回路4と6の出力が入力端子に結
合されているNAND回路7の出力レベルは
NAND回路4の出力に依存して変化するところ
となり、出力端子8にもt0から6/(秒)の時
間が経過したところで出力パルスが発生する。
一方、再生時に対応して端子3に“L”入力が
加えられた場合には、NAND回路4の1つの入
力が“L”に固定されるため、その出力レベルは
“H”に固定される。また、NAND回路6の入力
はインバータ5で“L”入力を反転して得た
“H”出力ならびにカウンタ2の2段目、10段目
の出力が加えられている。ところで、2段目出力
ならびに10段目出力は、時刻t0から(29+2)/
秒の時間が経過したところでともに“H”とな
る。したがつて、NAND回路6の出力レベルは
時刻t0から(29+2)/秒後に“H”から
“L”へと変化し、この時点と時を同じにして出
力端子8に出力パルスが発生する。
なお、図示した回路では、NAND回路4と6
の双方にカウンタ2の2段目出力を結合している
が、この構成をとることにより端子8に生じる出
力パルスの幅が上述した双方の動作状態の下でも
一定となる。
このように動作する本発明を用いた回路では、
テープの無情報位置を検出するために、テープか
らの信号入力がある場合、カウンタ2はリセツト
され、出力端子8は“L”レベルを維持する。無
録音部分が再生されると信号入力が途だえるので
リセツトが解除され、この時点から発振回路部か
らの入力パルスの計数を開始し、カウンタの出力
状態があらかじめ設定されたカウンタ出力のデコ
ード値になると出力端子8は“H”レベルとな
り、磁気記録再生装置のテープ巻取り機構を制御
する回路部(図示せず)に磁気記録媒体の無音部
分の検出信号(出力端子8の“H”電圧)が送ら
れ、テープ巻取り機構を停止したり、逆転させる
等の制御がなされる。なお、無音部分の検出時間
の設定は検出時間切換用の端子3のレベル設定に
よつて、テープ走行速度の速い早送り時あるいは
巻戻し時にはフリツプフロツプFF2とFF3の出力
をデコードして短い検出時間(分周時間:6/
秒)が設定され、テープ走行速度の遅い再生時に
はフリツプフロツプFF2とFF10の出力をデコード
して長い検出時間(分周時間:(29+2)/秒)
が設定され、一つの時定数回路を有し所定の周波
数で発振する発振回路部の出力信号を基にして、
テープ走行の動作モードに対応した二つの検出時
間が任意に設定することができる。そして、二つ
の検出時間を最適化すると、再生時に記録情報が
消失すると、長い時間を経過した後テープ送りを
停止させ、早送り時には即座にテープ送りを停止
させることができ、再生時でも早送り時でもテー
プをほぼ同一の位置に即座に停止させることがで
きる。
以上説明したことから明らかなように、本発明
の検出時間設定回路によれば、複数のフリツプフ
ロツプからなるカウンタ2の出力のデコード値を
切換ることにより、長短2種類の検出時間の設定
が可能であり、しかも時間設定に関与する回路が
デイジタル回路構成であるため、本発明の回路を
IC化することが容易となる。また、検出時間の
設定が発振回路部1から出力される発振周波数に
基づいて決定されるが、同一の検出時間を得るに
際してフリツプフロツプの段数を多くすれば、発
振回路部1の発振周波数に関与するコンデンサの
容量値を小さくすることが可能となる。そして、
小さな容量値の使用が可能となれば、精度が高く
しかも温度系数の小さなスチロールコンデンサを
用いた発振回路部を構成することが可能となり、
検出精度を著しく高めることもできる。
なお、以上の説明はテープレコーダで用いるテ
ープの無情報位置の検出を例に行つたが、本発明
はVTR用テープあるいはビデオデイスク等の記
録媒体における無情報の位置検出に用いても同様
の効果を得ることができる。
【図面の簡単な説明】
図は本発明の一実施例にかかる検出時間設定回
路の構成を示すブロツク図である。 1……発振回路部、2……カウンタ、3……検
出時間切換入力の印加される端子、4,6,7…
…NAND回路、5……インバータ、8……出力
端子、FF1,FF10……T形フリツプフロツプ。

Claims (1)

  1. 【特許請求の範囲】 1 所定の周波数で発振する発振回路部と、分周
    器を多段接続して構成されるとともに、記録媒体
    の記録情報が消失した時にリセツトが解除され、
    前記発振回路部の出力信号を計数するカウンタ
    と、前記記録媒体の走行速度の大小に対応してレ
    ベルが変化する切換信号の入力される端子と、前
    記カウンタの出力デコード値が前記切換信号のレ
    ベルによつて切換えられ長短2つの検出パルスを
    発生する論理回路部と、前記長短2つの検出パル
    スを出力する出力端子を備えた検出時間設定回
    路。 2 論理回路部が、カウンタ中の第1の分周器の
    出力信号と切換信号が入力される第1の論理積回
    路と、カウンタ中の第2の分周器の出力信号と前
    記切換信号を反転した信号が入力される第2の論
    理積回路を備え、前記第1および第2の論理積回
    路のいずれか一方の出力信号を出力端子に出力す
    ることを特徴とする特許請求の範囲第1項に記載
    の検出時間設定回路。 3 第1および第2の論理積回路の入力端に、第
    1および第2の分周器より前段側に位置する第3
    の分周器の出力が結合されていることを特徴とす
    る特許請求の範囲第2項に記載の検出時間設定回
    路。
JP56164809A 1981-10-14 1981-10-14 無情報位置検出回路 Granted JPS5864652A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56164809A JPS5864652A (ja) 1981-10-14 1981-10-14 無情報位置検出回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56164809A JPS5864652A (ja) 1981-10-14 1981-10-14 無情報位置検出回路

Publications (2)

Publication Number Publication Date
JPS5864652A JPS5864652A (ja) 1983-04-18
JPH0368459B2 true JPH0368459B2 (ja) 1991-10-28

Family

ID=15800323

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56164809A Granted JPS5864652A (ja) 1981-10-14 1981-10-14 無情報位置検出回路

Country Status (1)

Country Link
JP (1) JPS5864652A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5794951A (en) * 1980-12-01 1982-06-12 Pioneer Electronic Corp Setter for recording start position of tape recorder

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5794951A (en) * 1980-12-01 1982-06-12 Pioneer Electronic Corp Setter for recording start position of tape recorder

Also Published As

Publication number Publication date
JPS5864652A (ja) 1983-04-18

Similar Documents

Publication Publication Date Title
JP3333248B2 (ja) デューティ検出回路
JPH0368459B2 (ja)
JPS6128188B2 (ja)
US4463393A (en) Repeat playback device for tape recorder
JPS60193151A (ja) テ−プエンド検出回路
JPS5840255B2 (ja) 磁気テ−プ自動頭出し再生装置
JPH022216B2 (ja)
JPS6042534B2 (ja) テ−プレコ−ダ−の制御回路
JPH04228139A (ja) 自動トラック探索ロッキング状態チェック回路
KR0128055B1 (ko) 테이프 레코더 플레이어의 자동선곡 장치 및 방법
JPS5864653A (ja) 無情報位置検出回路
JPS626587Y2 (ja)
JPS6267754A (ja) リピ−ト装置
JPH0227436Y2 (ja)
JPS624913Y2 (ja)
JPS61105759A (ja) 自動トラツキング制御装置
JPS6320751A (ja) 記録再生装置
KR900008854Y1 (ko) 영상녹화 재생기의 프로그램 자동탐색 회로
JPH0422443Y2 (ja)
JPH0333993Y2 (ja)
JPS58139346A (ja) 磁気記録再生装置
JPS6047656B2 (ja) スピ−ド自動切替回路
JPH04192148A (ja) データ再生装置
JPS58158066A (ja) 磁気記録再生装置
JPS58161165A (ja) 磁気記録再生装置