JPH0348323A - 電子ディスク装置 - Google Patents
電子ディスク装置Info
- Publication number
- JPH0348323A JPH0348323A JP18208689A JP18208689A JPH0348323A JP H0348323 A JPH0348323 A JP H0348323A JP 18208689 A JP18208689 A JP 18208689A JP 18208689 A JP18208689 A JP 18208689A JP H0348323 A JPH0348323 A JP H0348323A
- Authority
- JP
- Japan
- Prior art keywords
- address
- circuit
- track
- memory
- electronic disk
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000006243 chemical reaction Methods 0.000 abstract description 7
- 230000006870 function Effects 0.000 abstract description 3
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野]
本発明は電子ディスク装置に関し,特に,磁気ディスク
サブシステムと同様のソフトウエアビジビリティを有す
る電子ディスクサブシステムに用いられる電子ディスク
装置に関する。
サブシステムと同様のソフトウエアビジビリティを有す
る電子ディスクサブシステムに用いられる電子ディスク
装置に関する。
[従来の技術]
従来,この種の電子ディスク装置は,シリンダ・トラッ
クアドレスをメモリアドレスに変換する変換機能を有し
ておらず,電子ディスク制御装置よりメモリアドレスを
与えられて動作を行っていた。
クアドレスをメモリアドレスに変換する変換機能を有し
ておらず,電子ディスク制御装置よりメモリアドレスを
与えられて動作を行っていた。
[発明が解決しようとする問題点]
従って.従来の電子ディスク装置では,電子ディスク制
御装置にて磁気ディスクサブシステムのソフトウエアビ
ジビリティを実現するために,シリンダ・トラックアド
レスからメモリアドレスへの変換及び逆変換を行う必要
があり.電子ディスク制御装置の負荷が大きくなるとい
う欠点がある。
御装置にて磁気ディスクサブシステムのソフトウエアビ
ジビリティを実現するために,シリンダ・トラックアド
レスからメモリアドレスへの変換及び逆変換を行う必要
があり.電子ディスク制御装置の負荷が大きくなるとい
う欠点がある。
[問題点を解決するための手段]
本発明によれば,シリンダアドレスを保持するシリンダ
アドレスレジスタ回路と,トラックアドレスを保持する
トラックアドレスレジスタ回路と,前記シリンダアドレ
スレジスタ回路及び前記トラックアドレスレジスタ回路
の出力から.対応トラックの先頭を示すメモリアドレス
を発生するトラック先頭メモリアドレス発生回路と.前
記トラック先頭メモリアドレスからの相対アドレスを示
す相対アドレスカウンタ回路と,前記トラック先頭メモ
リアドレス発生回路の出力のトラック先頭メモリアドレ
スと前記相対アドレスカウンタ回路の出力とを加算した
メモリアドレスを生成する加算回路と.前記加算回路の
出力のメモリアドレスにデータ・肯理情報等が読み書き
されるメモリ回路と.電子ディスク制御装置とのインタ
ーフェースを制御するインターフェース制御回路と,前
記相対アドレスカウンタ.前記インターフェース制御回
路,及び前記メモリ回路を制御する電子ディスク制御回
路とを有することを特徴とする電子ディスク装置が得ら
れる。
アドレスレジスタ回路と,トラックアドレスを保持する
トラックアドレスレジスタ回路と,前記シリンダアドレ
スレジスタ回路及び前記トラックアドレスレジスタ回路
の出力から.対応トラックの先頭を示すメモリアドレス
を発生するトラック先頭メモリアドレス発生回路と.前
記トラック先頭メモリアドレスからの相対アドレスを示
す相対アドレスカウンタ回路と,前記トラック先頭メモ
リアドレス発生回路の出力のトラック先頭メモリアドレ
スと前記相対アドレスカウンタ回路の出力とを加算した
メモリアドレスを生成する加算回路と.前記加算回路の
出力のメモリアドレスにデータ・肯理情報等が読み書き
されるメモリ回路と.電子ディスク制御装置とのインタ
ーフェースを制御するインターフェース制御回路と,前
記相対アドレスカウンタ.前記インターフェース制御回
路,及び前記メモリ回路を制御する電子ディスク制御回
路とを有することを特徴とする電子ディスク装置が得ら
れる。
[実施例]
次に本発明について図面を参照して説明する。
第1図は.本発明の一実施例による電子ディスク装置の
ブロック図である。第1図において..シリンダアドレ
スレジスタ回路1はシリンダアドレスを保持し,トラッ
クアドレスレジスタ回路2はトラックアドレスを保持し
ている。アドレス変換回路3はシリンダアドレスレジス
タ回路1及びトラックアドレスレジスタ回路2の出力を
.対応トラックの先頭を示すメモリアドレスに変換する
。
ブロック図である。第1図において..シリンダアドレ
スレジスタ回路1はシリンダアドレスを保持し,トラッ
クアドレスレジスタ回路2はトラックアドレスを保持し
ている。アドレス変換回路3はシリンダアドレスレジス
タ回路1及びトラックアドレスレジスタ回路2の出力を
.対応トラックの先頭を示すメモリアドレスに変換する
。
相対アドレスカウンタ回路4は.トラック先頭メモリア
ドレスからの相対アドレスを示している。
ドレスからの相対アドレスを示している。
加算回路5はアドレス変換回路3の出力のトラック先領
メモリアドレスと相対アドレスカウンタ回路4の出力を
加算しメモリアドレスを生成する。
メモリアドレスと相対アドレスカウンタ回路4の出力を
加算しメモリアドレスを生成する。
メモリ回路6は,加算回路5の出力のメモリアドレスに
データ・管理情報等が読み書きされる。インターフェー
ス制御回路7は,電子ディスク制御装置とのインターフ
ェースを制御する。電子ディスク制御回路8は電子ディ
スク装置内部の制御を行っている。
データ・管理情報等が読み書きされる。インターフェー
ス制御回路7は,電子ディスク制御装置とのインターフ
ェースを制御する。電子ディスク制御回路8は電子ディ
スク装置内部の制御を行っている。
データの書き込み処理において,まず,インターフェー
ス制御回路7を介してシリンダアドレスレジスタ回路1
にシリンダアドレスが.トラックアドレスレジスタ回路
2にトラックアドレスが,相対アドレスカウンタ回路4
に相対アドレスがセットされる。そして,アドレス変換
回路3によりトラック先頭メモリアドレスが生成され,
その値と相対アドレスが加算回路5により加算され,メ
モリアドレスとしてメモリ回路6に与えられる。
ス制御回路7を介してシリンダアドレスレジスタ回路1
にシリンダアドレスが.トラックアドレスレジスタ回路
2にトラックアドレスが,相対アドレスカウンタ回路4
に相対アドレスがセットされる。そして,アドレス変換
回路3によりトラック先頭メモリアドレスが生成され,
その値と相対アドレスが加算回路5により加算され,メ
モリアドレスとしてメモリ回路6に与えられる。
電子ディスク制御回路8はメモリ回路6に書き込みを行
い,相対アドレスカウンタ回路4をカウントアップする
。それにより,加算回路5にて次のメモリアドレスが生
成され,メモリ回路6に与えられる。このようにして.
連続したアドレスにデータの書き込みを行う。データの
読み出しにおいても同様の処理を行う。
い,相対アドレスカウンタ回路4をカウントアップする
。それにより,加算回路5にて次のメモリアドレスが生
成され,メモリ回路6に与えられる。このようにして.
連続したアドレスにデータの書き込みを行う。データの
読み出しにおいても同様の処理を行う。
[発明の効果]
以上説明したように本発明は.シリンダ●トラックアド
レスからメモリアドレスへの変換機能を電子ディスク装
置内で実現することにより,電子ディスク制御装置の処
理を゜軽威するとかできるという効果がある。
レスからメモリアドレスへの変換機能を電子ディスク装
置内で実現することにより,電子ディスク制御装置の処
理を゜軽威するとかできるという効果がある。
第1図は,本発明の一火施例よる電子ディスク装置を示
す図である。 1・・・シリンダアドレスレジスタ回路,2・・・トラ
ックアドレスレジスタ回路,3・・・アドレス変換回路
,4・・・一相対アドレスカウンタ回路,5・・・加算
回路.6・・・メモリ回路.7・・・インターフェース
制御囲路,8・・・電子ディスク制御回路。
す図である。 1・・・シリンダアドレスレジスタ回路,2・・・トラ
ックアドレスレジスタ回路,3・・・アドレス変換回路
,4・・・一相対アドレスカウンタ回路,5・・・加算
回路.6・・・メモリ回路.7・・・インターフェース
制御囲路,8・・・電子ディスク制御回路。
Claims (1)
- 1、シリンダアドレスを保持するシリンダアドレスレジ
スタ回路と、トラックアドレスを保持するトラックアド
レスレジスタ回路と、前記シリンダアドレスレジスタ回
路及び前記トラックアドレスレジスタ回路の出力から、
対応トラックの先頭を示すメモリアドレスを発生するト
ラック先頭メモリアドレス発生回路と、前記トラック先
頭メモリアドレスからの相対アドレスを示す相対アドレ
スカウンタ回路と、前記トラック先頭メモリアドレス発
生回路の出力のトラック先頭メモリアドレスと前記相対
アドレスカウンタ回路の出力とを加算したメモリアドレ
スを生成する加算回路と、前記加算回路の出力のメモリ
アドレスにデータ・管理情報等が読み書きされるメモリ
回路と、電子ディスク制御装置とのインターフェースを
制御するインターフェース制御回路と、前記相対アドレ
スカウンタ、前記インターフェース制御回路、及び前記
メモリ回路を制御する電子ディスク制御回路とを有する
ことを特徴とする電子ディスク装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP18208689A JPH0348323A (ja) | 1989-07-14 | 1989-07-14 | 電子ディスク装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP18208689A JPH0348323A (ja) | 1989-07-14 | 1989-07-14 | 電子ディスク装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPH0348323A true JPH0348323A (ja) | 1991-03-01 |
Family
ID=16112118
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP18208689A Pending JPH0348323A (ja) | 1989-07-14 | 1989-07-14 | 電子ディスク装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPH0348323A (ja) |
-
1989
- 1989-07-14 JP JP18208689A patent/JPH0348323A/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH0348323A (ja) | 電子ディスク装置 | |
| JPH05342096A (ja) | プログラマブルコントローラのプログラム実行方法 | |
| JP2661150B2 (ja) | データ転送装置 | |
| US7298924B2 (en) | Image data enlarging/reducing apparatus enlarging/reducing image data by direct memory access transfer | |
| JPS6034159Y2 (ja) | 変換回路 | |
| JPH0137019B2 (ja) | ||
| JP2000105993A (ja) | レジスタ回路 | |
| JPS6331087A (ja) | メモリアクセス回路 | |
| JP2001100991A (ja) | ディジタル信号処理装置 | |
| JPS62293288A (ja) | 文字パタ−ン転送方式 | |
| JPH023853A (ja) | Cpuのインタフェース方法 | |
| JPS6247779A (ja) | ドツト描画方式 | |
| JPS63136073A (ja) | キヤリ−ビツトを用いた高速ビツト転置方法 | |
| JPS63155225A (ja) | 外部記憶制御装置 | |
| JPS623294A (ja) | ビツトマツプム−バ− | |
| JPH01219930A (ja) | 間接アドレス方式の割り込み制御回路装置 | |
| JPS60196858A (ja) | ラベル付デ−タの入力処理装置 | |
| JPH04365096A (ja) | 文字パターン発生装置 | |
| JPH05274195A (ja) | 定義レコード格納方式 | |
| JPH0982038A (ja) | 記憶装置およびその制御装置 | |
| JPH01130692A (ja) | 映像信号記録方法 | |
| JPH11237956A (ja) | 記憶装置 | |
| JPS6134588A (ja) | 画像記憶制御回路 | |
| JPH0443596B2 (ja) | ||
| JPS63265332A (ja) | プログラムジヤンプ方式 |